最新微机原理课后题答案57章分解.docx

上传人:b****1 文档编号:1591164 上传时间:2022-10-23 格式:DOCX 页数:17 大小:160.49KB
下载 相关 举报
最新微机原理课后题答案57章分解.docx_第1页
第1页 / 共17页
最新微机原理课后题答案57章分解.docx_第2页
第2页 / 共17页
最新微机原理课后题答案57章分解.docx_第3页
第3页 / 共17页
最新微机原理课后题答案57章分解.docx_第4页
第4页 / 共17页
最新微机原理课后题答案57章分解.docx_第5页
第5页 / 共17页
点击查看更多>>
下载资源
资源描述

最新微机原理课后题答案57章分解.docx

《最新微机原理课后题答案57章分解.docx》由会员分享,可在线阅读,更多相关《最新微机原理课后题答案57章分解.docx(17页珍藏版)》请在冰豆网上搜索。

最新微机原理课后题答案57章分解.docx

最新微机原理课后题答案57章分解

第5章存储器系统

一、选择题

1.下列(B)不是半导体存储器芯片的性能指标。

A.存储容量B.存储结构C.集成度D.最大存储时间

2.高速缓存由(B)构成。

A.SRAMB.DRAMC.EPROMD.硬磁盘

3.由2K×1bit的芯片组成容量为4K×8bit的存储器需要(D)个存储芯片。

A.2B.8C.32D.16

4.安排2764芯片内第一个单元的地址是1000H,则该芯片的最末单元的地址是(D)。

A.1FFFHB.17FFHC.27FFHD.2FFFH

5.一片容量为8KB的存储芯片,若用其组成1MB内存,需(C)片。

A.120B.124C.128D.132

6.外存储器包括(ABEF)。

A.软磁盘B.磁带C.SRAMD.BIOSE.硬磁盘F.光盘

7.在多级存储体系结构中,Cache-主存结构主要用于解决(D)的问题。

A.主存容量不足B.主存与辅存速度不匹配

C.辅存与CPU速度不匹配D.主存与CPU速度不匹配

8.动态RAM的特点之一是(BD)。

A.能永久保存存入的信息B.需要刷新电路

C.不需要刷新电路D.存取速度高于静态RAM

二、填空题

1.在分层次的存储系统中,存取速度最快、靠CPU最近且打交道最多的是Cache存储器,它是由DRAM类型的芯片构成,而主存储器则是由SRAM类型的芯片构成。

2.将存储器与系统相连的译码片选方式有线选法、部分地址译码法和全地址译码法。

3.若存储空间的首地址为1000H,存储容量为1K×8、2K×8、4K×8H和8K×8的存储器所对应的末地址分别为13FFH、17FFH、1FFFH和2FFFH。

4.微机系统中存储器通常被视为Cache、主存、辅存三级结构。

三、综合题

1.某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。

答:

存储区总的单元数为:

63FFH-3000H+1=3400H,故总容量13KB。

计算方法:

若直接用十六进制表示,则总容量=(3*163+4*162)/1024;

若将地址表示成二进制,则总容量=213B+212B+210B;

2.下图为SRAM6116芯片与8088系统总线的连接图。

(1)写出6116芯片的存储容量;

(2)分析每片6116所占的内存地址范围。

答:

(1)6116芯片的存储容量是2k*8bit

(2)第一片6116的内存地址范围是F1000H~F17FFH

第二片6116的内存地址范围是F1800H~F1FFFH

 

3.利用6264芯片,在8088系统总线上实现20000H-23FFFH的内存区域,试画出连接电路图。

答:

4.如图所示,IBM-PC/XT计算机扩展槽上与存储器连接的总线信号为20根地址线A19~A0,8根数据线D7~D0以及存储器读写信号和。

使用这些信号扩展1片27256(32K×8EPROM)和1片62256(32K×8RAM)。

要求EPROM的起始地址为C8000H,RAM紧随其后,使用74LS138(3-8译码器),采用全地址译码方式。

(1)试在图中画出计算机的存储器连接图(门电路自选)。

(2)写出各片存储器的地址范围。

答:

地址范围27512:

C8000~CFFFFH,62512:

D0000H~D7FFFH

5.设某系统中的数据总线宽度为8bit,地址总线宽度为16bit。

若采用4K×4的RAM芯片组成16KB的存储系统。

问:

(1)共需多少片4K×4的RAM芯片?

这些芯片应分成多少组?

每组多少片?

答:

共需8片RAM芯片,分成4组,每组2片。

(2)该存储系统至少需要多少根地址总线?

其中多少根低位地址线用于片内自选(译码)?

答:

至少需要14根地址总线,其中12根低位地址线用于片内自选。

(3)设该存储系统从0000H开始占用一段连续地址空间,试给出每组芯片占用的地址范围。

答:

0000~0FFFH1000~1FFFH2000~2FFFH3000~3FFFH

 

第6章输入输出与中断技术

一、单项选择题

1.8086CPU在执行INAL,DX指令时,DX寄存器的内容输出到(A)上。

A.地址总线B.数据总线C.存储器D.寄存器

2.在CPU与外设进行数据传送时,下列(C)方式可提高系统的工作效率。

A.无条件传送B.查询传送C.中断传送D.前三项均可

3.外部设备的端口包括(ABC)。

A.数据端口B.状态端口C.控制端口D.写保护口

4.CPU在数据线上传输的信息可能是(ABC)。

A.数据B.状态C.命令D.模拟量

5.PC/XT机对I/O端口的寻址方式有(AF)。

A.端口直接寻址B.寄存器寻址C.基址寻址

D.变址寻址E.寄存器相对寻址F.DX间接寻址

6.PC机在和I/O端口输入输出数据时,I/O数据须经(AE)传送。

A.ALB.BLC.CLD.DLE.AXF.BXG.CXH.DX

7.程序查询I/O的流程总是按(B)的次序完成一个字符的传输。

A.写数据端口,读/写控制端口B.读状态端口,读/写数据端口

C.写控制端口,读/写状态端口D.随I/O接口的具体要求而定。

8.在CPU与外设之间设计接口电路的目的主要有(ABCD)。

A.解决驱动能力问题B.控制数据传输速度

C.完成数据形式转换D.负责CPU与外设的联络

9.8086CPU工作在总线请求方式时,会让出(D)。

A.地址总线B.数据总线

C.地址和数据总线D.地址、数据和控制总线

10.CPU响应INTR引脚上来的中断请求的条件之一是(B)。

A.IF=0B.IF=1C.TF=0D.TF=1

11.断点中断的中断类型码是(C)。

A.1B.2C.3D.4

12.执行指令IRET后弹出堆栈的寄存器先后顺序为(B)。

A.CS、IP、FlagsB.IP、CS、FlagsC.Flags、CS、IPD.Flags、IP、CS

13.若8259A工作在优先级自动循环方式,则IRQ4的中断请求被响应并且服务完毕后,优先权最高的中断源是(B)。

A.IRQ3B.IRQ5C.IRQ0D.IRQ4

14.PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ6的中断类型码是(B)。

A.75HB.76HC.70HD.1D8H

15.PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断矢量存储的地址是(D)。

A.75HB.280HC.300HD.1D4H

16.当向8259A写入的操作命令字OCW2为01100100时,将结束(E)的中断服务。

A.IRQ0B.IRQ1C.IRQ2D.IRQ3

E.IRQ4F.IRQ5G.IRQ6H.IRQ7

17.3片8259A级联起来,可管理(C)级中断。

A.24B.23C.22D.20E.16F.15

二、多项选择题

1.在PC机工作过程中,8259A所管理的中断源优先级将发生变化的工作方式有(CD)。

A.全嵌套工作方式B.特殊全嵌套方式

C.优先级自动循环方式D.优先级特殊循环方式

2.写入8259A的ICW1为13H,则该8259A芯片的工作方式是(ADE)。

A.上升沿触发中断请求B.仅高电平请求中断C.多片主从方式

D.单片方式E.初始化写入ICW4F.初始化不写入ICW4

3.写入8259A的ICW4为09H,则该8259A芯片的工作方式是(ABD)。

A.全嵌套B.采用8086CPUC.多片主从方式

D.缓冲方式E.自动结束中断F.优先级自动循环

4.写入PC/XT机8259A芯片的操作命令字OCW1是36H,则被屏蔽的中断源是(BCEF)。

A.IR0B.IR1C.IR2D.IR3

E.IR4F.IR5G.IR6H.IR7

5.8086CPU响应硬中断NMI和INTR时,相同的条件是(BD)。

A.允许中断B.当前指令执行结束

C.CPU工作在最大模式下D.不处于DMA操作期间

6.

7.

8.

三、判断题

1.内部中断的优先权总是高于外部中断。

(×)

2.两片8259A级连后可管理16级中断。

(×)

3.8259A所管理的中断源中,优先级低的中断源不可能中断优先级高的中断服务子程序。

(×)

4.若8259A的中断屏蔽字为00H,则8259A所管理的8级中断全被屏蔽。

(×)

5.只要8259A所管理的中断源没有被屏蔽,则任何中断源的中断请求都能得到CPU的响应和服务。

(√)

6.在8259A特殊完全嵌套方式中,同级的中断可实现嵌套。

(√)

四、填空题

1.对I/O端口的编址一般有外设与内存统一编址方式和外设与内存独立编址方式。

PC机采用的是独立编址方式。

2.在PC系列微机中,I/O指令采用直接寻址方式的I/O端口有256个。

采用DX间接寻址方式可寻址的I/O端口有64K个。

3.数据的输入/输出指的是CPU与外设进行数据交换。

4.数据输入/输出的四种方式是无条件传送方式、条件传送方式、中断方式和DMA传送方式。

5.CPU在执行OUTDX,AL指令时,DX寄存器的内容送到地址总线上,AL寄存器的内容送到数据总线上。

6.当CPU执行INAL,DX指令时,引脚为低电平,为低电平,为高电平。

7.中断矢量就是中断服务子程序的入口地址,在内存中占有4个存储单元,其中低地址存储单元存放的是IP内容,高地址存储单元存放的是CS内容。

8.中断返回指令是IRET,该指令将堆栈中保存的断点弹出后依次装入IP寄存器和CS寄存器中,将堆栈中保存的标志装入Flags中。

9.CPU响应8259A中断,在引脚上输出2个负脉冲,在第2个负脉冲期间读入中断类型码。

10.8086CPU共可管理256个中断,中断矢量表放在从00000H地址单元到003FFH地址单元,总共有1K个字节。

11.CPU响应中断后将Flags寄存器入栈保存,然后自动将IF标志和TF标志复位。

若要实现中断嵌套,必须在中断服务子程序中执行一条开中断指令。

12.以下代码完成8086系统中断向量设置的功能,其设置的中断类型为0BH,中断服务程序入口的物理地址为579B4H。

DATASEGMENT

ORG2CH

VAR1DW?

VAR2DW?

DATAENDS

CODESEGMENT

ASSUMECS:

CODE,ES:

DATA

XORAX,AX

MOVES,AX

MOVAX,1234H

MOVES:

VAR1,AX

MOVAX,5678H

MOVES:

VAR2,AX

CODEENDS

13.

五、综合题

1.简述接口编址的方法及其特点。

答:

给接口编

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > IT计算机 > 计算机软件及应用

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1