软考网络工程师知识点汇总.docx

上传人:b****5 文档编号:8289055 上传时间:2023-01-30 格式:DOCX 页数:73 大小:60.73KB
下载 相关 举报
软考网络工程师知识点汇总.docx_第1页
第1页 / 共73页
软考网络工程师知识点汇总.docx_第2页
第2页 / 共73页
软考网络工程师知识点汇总.docx_第3页
第3页 / 共73页
软考网络工程师知识点汇总.docx_第4页
第4页 / 共73页
软考网络工程师知识点汇总.docx_第5页
第5页 / 共73页
点击查看更多>>
下载资源
资源描述

软考网络工程师知识点汇总.docx

《软考网络工程师知识点汇总.docx》由会员分享,可在线阅读,更多相关《软考网络工程师知识点汇总.docx(73页珍藏版)》请在冰豆网上搜索。

软考网络工程师知识点汇总.docx

软考网络工程师知识点汇总

可编辑可修改目录计算机系统知识3硬件知识3计算机结构3计算机组成〔运算器、控制器、存储器、原码、反码、补码〕3指令系统〔指令、寻址方式、CSIC、RISC〕7多处理器〔耦合系统、阵列处理机、双机系统、同步〕11存储器12存储介质12输入输出〔I/O〕系统14操作系统14系统开发和运行根底16软件的分类16软件生存周期16软件开发模型17软件测试17软件工程管理18网络技术19网络体系结构19网络分类19参考模型20数据通信22传输介质22编码和传输23传输技术24过失控制技术24局域网与城域网26IEEE802工程体系结构26和以太网26无线局域网27网桥28虚拟局域网VLAN28广域网与接入网30TCP/IP协议族32概述32网络层协议32ARP地址解析协议32RARP反向地址解析协议33IP协议33进制转换的根底知识33IP地址34关于IP的计算36IP协议40ICMP41

1

可编辑可修改

传输层协议42UDP协议42TCP协议43应用层协议46交换和路由47交换机47交换机工作原理47交换机交换方式47交换机配置48路由49路由根底49常见路由协议50路由信息协议RIP50内部网关路由协议IGRP/EIGRP50开放式最短路径优先协议OSPF51路由交换配置案例52综合案例52OSPF的根本配置61网络操作系统NOS62Windows操作系统62域62活动目录的组成63Linux系统64Linux磁盘管理64文件系统64常用命令及常见配置文件格式64文件类型与权限65应用层协议及网络效劳实现67DNS67根底知识67LINUX实现DNS68Windows实现DNS68DHCP动态主机配置协议69DHCP根底知识69LINUX下DHCP配置69windows下配置DHCP71电子邮件71文件传输协议FTP72

2

可编辑可修改

计算机系统知识硬件知识

计算机结构

计算机组成〔运算器、控制器、存储器、原码、反码、补码〕运算器算术逻辑单元〔ALU〕、累加器、状态存放器、通用存放器组等组成。

算术逻辑运算单元〔ALU〕的

根本功能为加、减、乘、除四那么运算,与、或、非、异或等逻辑操作,以及移位、求补等操

作。

计算机运行时,运算器的操作和操作种类由控制器决定。

运算器处理的数据来自存储器;

处理后的结果数据通常送回存储器,或暂时存放在运算器中。

与ControlUnit共同组成了

CPU的核心局部。

【考试要点】:

运算器组成【参考文档】:

控制器是整个CPU的指挥控制中心,由指令存放器IR(InstructionRegister)、程序计数器PC(ProgramCounter)

和操作控制器0C(OperationController)三个部件组成,对协调整个电脑有序工作极为重要。

【考试要点】:

计数器的用途【参考文档】:

存储器根据存储器在计算机系统中所起的作用,可分为主存储器、辅助存储器、高速缓冲存储器、控

制存储器等。

为了解决对存储器要求容量大,速度快,本钱低三者之间的矛盾,目前

通常采用多级存储器体系结构,即使用高速缓冲存储器、主存储器和外存储器。

名称简称用途特点

高速缓冲存储器Cache高速存取指令和数据存取速度快,但存储容量小

主存储器内存存放计算机运行期间的大量程序和数据存取速度较快,存储容量不大

外存储器外存存放系统程序和大型数据文件及数据库存储容量大,位本钱低

高速缓存是为了解决高速设备和低速设备相连,提高访问速度

3

可编辑可修改

【考试要点】:

高速缓存存在的意义,内存存储机制【参考文档】:

部件输入设备向计算机输入数据和信息的设备。

是计算机与用户或其他设备通信的桥梁。

输出设备〔OutputDevice〕是人与计算机交互的一种部件,用于数据的输出。

【考试要点】:

近几年没有出现过【参考文档】:

原码、补码、反码计算机储存有符号的整数时,是用该整数的补码进行储存的,0的原码、补码都是0,正数

的原码、补码可以特殊理解为相同,负数的补码是它的反码加1。

【考试要点】:

计算,例如给予一个数值算补码和反码

【参考文档】:

&tid=86&page=1&extra=#pid166历年考题及解析●在计算机中,最适合进行数字加减运算的数字编码是〔1〕,最适合表示浮点数阶码的数字

编码是〔2〕

(1)A

.原码

B.反码

C补码

D.移码

(2)A

.原码

B.反码

C补码

D.移码

●〔1〕不属于计算机控制器中的部件。

〔1〕A.指令存放器IRB.程序计数器PC

C.算术逻辑单元ALUD.程序状态字存放器PSW

试题解析:

ALU属于运算器,不属于控制器。

答案:

C

●在CPU与主存之间设置高速缓冲存储器Cache,其目的是为了〔2〕。

〔2〕A.扩大主存的存储容量B.提高CPU对主存的访问效率

C.既扩大主存容量又提高存取速度D.提高外存储器的速度

试题解析:

4

可编辑可修改

Cache是不具有扩大主存容量功能的,更不可能提高外存的访问速度。

但Cache的访

问速度是在CPU和内存之间,可以提高CPU对内存的访问效率。

答案:

B

●计算机在进行浮点数的相加〔减〕运算之前先进行对阶操作,假设x的阶码大于y的

阶码,那么应将〔2〕。

〔2〕A.x的阶码缩小至与y的阶码相同,且使x的尾数局部进行算术左移。

B.x的阶码缩小至与

y

的阶码相同,且使

x的尾数局部进行算术右移。

C.y的阶码扩大至与

x

的阶码相同,且使

y的尾数局部进行算术左移。

D.y的阶码扩大至与

x

的阶码相同,且使

y的尾数局部进行算术右移。

试题解析:

为了减少误差〔保持精度〕,要将阶码值小的数的尾数右移。

答案:

D

●在CPU中,〔3〕可用于传送和暂存用户数据,为

ALU执行算术逻辑运算提

供工作区。

3〕A.程序计数器B.累加存放器C.程序状态存放器D.地址存放器试题解析:

为了保证程序(在操作系统中理解为进程)能够连续地执行下去,CPU必须具有某些手段来确定下一条指令的地址。

而程序计数器正是起到这种作用,所以通常又称为指令计数器。

在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的内存单元地址送入PC,

因此程序计数器〔PC〕的内容即是从内存提取的第一条指令的地址。

当执行指令时,CPU

全国计算机技术与软件专业技术资格〔水平〕考试历年试题

244

将自动修改PC的内容,即每执行一条指令PC增加一个量,这个量等于指令所含的字节数,

以便使其保持的总是将要执行的下一条指令的地址。

状态存放器:

用来标识协处理器中指令执行情况的,它相当于CPU中的标志位存放器。

累加存放器:

主要用来保存操作数和运算结果等信息,从而节省读取操作数所需占用总

线和访问存储器的时间。

5

可编辑可修改

地址存放器:

可作为存储器指针。

答案:

B

●关于在I/O设备与主机间交换数据的表达,〔4〕是错误的。

〔4〕A.中断方式下,CPU需要执行程序来实现数据传送任务。

B.中断方式和DMA方式下,CPU与I/O设备都可同步工作。

C.中断方式和DMA方式中,快速I/O设备更适合采用中断方式传递数据。

D.假设同时接到DMA请求和中断请求,CPU优先响应DMA请求。

试题解析:

快速I/O设备处理的数据量比拟大,更适合采用DMA方式传递数据。

答案:

C

●Cache用于存放主存数据的局部拷贝,主存单元地址与Cache单元地址之间的转换

方式由〔5〕完成。

〔5〕A.硬件B.软件C.用户D.程序员

试题解析:

当然是硬件啦。

答案:

A

●〔1〕是指按内容访问的存储器。

〔1〕A.虚拟存储器B.相联存储器

C.高速缓存〔Cache〕D.随机访问存储器

试题解析:

相联存储器〔associativememory〕也称为按内容访问存储器〔contentaddressed

memory〕,是一种不根据地址而是根据存储内容来进行存取的存储器。

参考答案:

B

●处理机主要由处理器、存储器和总线组成。

总线包括

〔2〕。

〔2〕A.数据总线、地址总线、控制总线B.并行总线、串行总线、逻辑总线

C.单工总线、双工总线、外部总线D.逻辑总线、物理总线、内部总线

试题解析:

6

可编辑可修改

全国计算机技术与软件专业技术资格〔水平〕考试历年试题

276

常识。

参考答案:

A

●计算机中常采用原码、反码、补码和移码表示数据,其中,±0编码相同的是〔3〕。

3〕A.原码和补码B.反码和补码C.补码和移码D.原码和移码试题解析:

常识。

参考答案:

C

指令系统〔指令、寻址方式、CSIC、RISC〕指令告诉计算机从事某一特殊运算的代码数据传送指令、算术运算指令、位运算指令、程序流

程控制指令、串操作指令、处理器控制指令。

指令周期是执行一条指令所需要的时间,一般由假设干个机器周期组成,是从取指令、分析指令

到执行完所需的全部时间。

CPU从内存取出一条指令并执行这条指令的时间总和。

指令不同,所需的机器周

期数也不同。

对于一些简单的的单字节指令,在取指令周期中,指令取出到指令存放器后,

立即译码执行,不再需要其它的机器周期。

对于一些比拟复杂的指令,例如转移指令、乘法

指令,那么需要两个或者两个以上的机器周期。

从指令的执行速度看,单字节和双字节

指令一般为单机器周期和双机器周期,三字节指令都是双机器周期,只有乘、除指令占用4

个机器周期。

在编程时要注意选用具有同样功能而机器指令步骤的并行。

指令流水线:

将指令流的处理过程划分为取指、译码、计算操作数地址、取操作数、执行指

令、写操作数等几个并行处理的过程段。

这就是指令6级流水时序。

在这个流水线中,处理

器有六个操作部件,同时对这六条指令进行加工,加快了程序的执行速度。

目前,几乎所有

的高性能计算机都采用了指令流水线。

周期数少的指令。

例如:

一个指令分为三个步骤,取指4T,分析3T,执行5T。

那么指令周期为5T【取时间值最长的】,串行

7

可编辑可修改

运行100条指令的时间是100*(4+3+5)T=1200T,并行执行100条指令的时间是99*5T+(4+3+5)T=507T

[考试要点]:

指令周期运算时常考的重点

[参考文档]:

寻址方式寻址方式就是寻找操作数或操作数地址的方式。

8086提供了与操作数有关和与I/O端口地

址有关的两类寻址方式。

与操作数有关的寻址方式有七种,分别是立即寻址,存放器寻址,直

接寻址,存放器间接寻址,存放器相对寻址,基址加变址寻址,相对基址加变址寻址;与I/0

端口有关的寻址方式有直接端口寻址和间接端口寻址方式。

[考试要点]:

前些年经常考,主要是存放器寻址

[参考文档]:

无CISC复杂指令集和RISC精简指令集RISC具有简单高效的特色。

对不常用的功能,常通过组合指令来完成。

RISC机器更适合于

专用机;而CISC机器那么更适合于通用机。

[考试要点]:

考察CSIC和RISC的差异[参考文档]:

历年试题及分析●某指令流水线由5段组成,第1、3、5段所需时间为t,第2、4段所需时间分别为

3

t、2t,那么连续输入n条指令时的吞吐率〔单位时间内执行的指令个数〕

TP为〔4〕。

试题解析:

TP=指令总数÷执行这些指令所需要的总时间。

执行这些指令所需要的总时间=〔t+3t+t+2t+t〕+3〔n-1)Δt

参考答案:

B

●现有四级指令流水线,分别完成取指、取作的时间依次为数、运算、传送结果四步

操作。

假设完成上述操9ns、10ns、6ns、8ns。

那么流水线的操作周期应设计为〔2〕ns。

8

可编辑可修改

〔2〕A.6B.8C.9D.10

试题解析:

取最大的那个微指令时间作为流水线操作周期。

答案:

D

●假设每一条指令都可以分解为取指、分析和执行三步。

取指时间t取指=4△t,分析

时间t分析=3△t,执行时间t执行=5△t。

如果按串行方式执行完100条指令需要〔2〕

△t。

全国计算机技术与软件专业技术资格〔水平〕考试历年试题

174

如果按照流水方式执行,执行完100条指令需要〔3〕△t。

2〕A.1190B.1195C.1200D.1205

3〕A.504B.507C.508D.510

试题解析:

串行执行时,总执行时间=100×〔t

取指+t分析+t

执行〕=100×12△t=1200△t。

流水执行的情况可以参看下列图:

连续两条指令的执行时间差为

t执行=5△t,

因此100条指令的总执行时间

=〔t

取指+t分析+t

执行〕+99×t执行=507△t。

答案:

〔2〕C〔3〕B

●假设内存地址区间为

4000H~43FFH,每个存储单位可存储

16位二进制数,该内存区

域由4片存储器芯片构成,那么构成该内存所用的存储器芯片的容量是

〔4〕。

〔4〕A.512×16bitB.256×8bitC

.256×16bitD

.1024×8bit

试题解析:

总存储单位=〔43FFH-4000H+1H

〕=400H=1024

〔H代表16进制〕

每个存储器芯片的容量为:

1024×16/4=4096。

由于每个存储单位可存储

16

位二进制数,所以可以采用

256×16bit

或者512×8bit

芯片。

最好是前者,这样系统控制比拟简单。

答案:

C

9

可编辑可修改

●下面的描述中,〔3〕不是RISC设计应遵循的设计原那么。

〔3〕A.指令条数应少一些

B.寻址方式尽可能少

C.采用变长指令,功能复杂的指令长度长而简单指令长度短

D.设计尽可能多的通用存放器

试题解析:

CISC的特点是多采用变长指令,而RISC刚好相反。

答案:

C

●假设内存按字节编址,用存储容量为32KX8比特的存储器芯片构成地址编号

A0000H至DFFFFH的内存空间,那么至少需要〔1〕片。

〔1〕A.4B.6C.8D.10

试题解析:

DFFFFH-A0000H=3FFFFH<218,32K=215,那么至少需要芯片为218/215=8。

答案:

C

●高速缓存Cache与主存间采用全相联的地址影像方式,高速缓存的容量为

4MB,

分为4块,每块1MB,主存容量为

256MB,假设主存读写时间为30ns,高速缓存的读写时

间为3ns,平均读写时间为,那么该高速缓存的命中率为

〔1〕%。

假设地址更换表如

下所示,那么主存地址为8888888H

时,高速缓存地址为

〔2〕H。

地址更换表

0

38H

1

88H

2

59H

3

67H

1〕A.90B.95C.97D.99

2〕A.488888B.388888C.288888D.188888

试题解析:

设该高速缓存的命中率为x,那么3x+30×〔1-x〕=,解得x=99%。

10

可编辑可修改

主存容量为256MB,每块1MB,那么主存可以分为256/1=256=28

块,即块号为

8位,

那么主存地址的高8位是88H,对应地址更换表,高速缓存地址为

188888H。

答案:

〔1〕D〔2〕D

多处理器〔耦合系统、阵列处理机、双机系统、同步〕SMP对称多处理"〔SymmetricalMulti-Processing〕又叫SMP,是指在一个计算机上聚集了一

组处理器(多CPU),各CPU之间共享内存子系统以及总线结构。

相当于任何任务都平均分配到

每个CPU执行,对于单一任务计算较为有利

非对称多处理器

每个处理器处理不同的任务,如整数运算由特定处理器处理,浮点元素按由专用处理器处理,

分工明确,适合于多种任务计算

【考试要点】:

对称和SMP的简单区别

【参考文档】:

【备注】:

其他考点近几年考的较少,后期总结计算机体系结构分类SISD——单指令流单数据流

SIMD——单指令流多数据流

MISD——多指令流单数据流

MIMD——多指令流多数据流

此处考试一般都比拟简单,只要记住S单I指令M多D数据即可

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无耦合系统

11

可编辑可修改

紧耦合系统:

通过共享主存来实现处理机间通信,处理机相互间关系紧密

松耦合系统:

通过消息传递方式实现处理机间的相互通信,每个处理机是有一个独立性较强的计

算模块组成

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无双机系统双机主从模式:

一台为工作机,另外一台为备份机,正常状态工作机工作,备份机监视工作

机状态,工作机故障,备份机接替工作,工作机正常后,人工或者自动的方式切换到工作机

工作模式

双机互备模式:

都为工作机负载,互相监视状态

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无

存储器

存储介质存储分类根据存储器在计算机系统中所起的作用,可分为主存储器、辅助存储器、高速缓冲存储器、控

制存储器等。

为了解决对存储器要求容量大,速度快,本钱低三者之间的矛盾,目前

通常采用多级存储器体系结构,即使用高速缓冲存储器、主存储器和外存储器。

名称简称用途特点

高速缓冲存储器Cache高速存取指令和数据存取速度快,但存储容量小

主存储器内存存放计算机运行期间的大量程序和数据存取速度较快,存储容量不大

外存储器外存存放系统程序和大型数据文件及数据库存储容量大,位本钱低

高速缓存是为了解决高速设备和低速设备相连,提高访问速度

12

可编辑可修改

按照存取方式分类,可分为RAM〔随机存储器,断电数据丧失,如内存〕、ROM〔只读存储器,有

一特例xPROM是可擦写只读〕、SAM〔串行访问存储器,如磁带〕

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无存储容量1B〔Byte、字节〕=8bit〔位〕

1KB=2^10字节=1024字节

1MB=1024KB

1GB=1024MB

1TB=1024GB

PBEBZBYBNBDB是后面的单位,知道就行

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无高速缓存地址映像直接看题就行,不在此赘述

例如,计算机中有一级、二级缓存,假设算法命中率为80%,CPU从外存调取数据的几率是

1-80%〕〔1-80%〕=4%磁盘阵列存储器RAID0级别:

无容错能力,效率为单磁盘的N倍,利用率100%

RAID1级别:

有容错能力,效率无提高,利用率50%

RAID5级别:

有容错能力,效率略小于单磁盘的N倍,利用率N-1/N

RAID6级别:

有容错能力,效率略小于单磁盘的N倍,利用率N-2/N

【考试要点】:

暂无

13

可编辑可修改

【参考文档】:

暂无

【备注】:

暂无

输入输出〔I/O〕系统

输入输出控制系统中央处理程序控制方式,其中的中断方式是使CPU和外设并行工作,效率很高

直接存储器存取方式DMA,这种方式CPU并未干预

输入输出处理及控制方式,

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无常见接口SCSI,可连接7个外设,支持热插拔〔带点插拔〕

并行端口,双向多位数据同时传送

通用接口总线

RS-232,也叫串行口,比并行口的传输距离远,DB-9和DB-25都是串行口

USB,可连接127个设备,支持热插拔,为s,为480Mb/s,为5Gb/s

IEEE1394,串行口的一种,也叫火线

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无

操作系统RAS通过RAS来衡量计算机系统

R,可靠性,一定时间内正常运行的概率

14

可编辑可修改

A、可用性=平均无故障时间MTBF/〔平均无故障时间MTBF+平均故障修复时间MTTR〕

S、可维修性

例如:

两部件的可靠性分别是R1和R2,串行和并行方式的总体可靠性分别是R1*R2和1-〔1-R1〕〔1-R2〕

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无进程和线程

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无进程的状态及转换

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无死锁【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无

15

可编辑可修改系统开发和运行根底软件的分类

系统软件,如操作系统

支撑软件,如开发工具

应用软件,如office

实时处理软件,一般是工业软件

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无

软件生存周期软件定义问题定义,落实问题的性质、工程目标和规模,明白要解决什么问题

可行性研究,估计系统的本钱和效益

需求分析,明确系统必须具备哪些功能,用数据字典和简要算法描述系统逻辑性

软件开发概要设计,确立总体结构和模块关系,定义模块之间的接口,设计全局数据结构,制定综合测试计

详细设计,设计模块内的细节,如算法、数据结构和接口信息

编码和单元测试,使用程序设计语言实现模块内功能并测试该模块

综合测试运行维护【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无

16

可编辑可修改软件开发模型

瀑布模型,自顶到下的线性模型,开发后期的测试阶段才能发现问题,增加了开发的风险

快速原型模型,

增量模型,先开发核心模块,其他构件逐步附加

螺旋模型,适合于大型复杂工程

喷泉模型,面向对象的典型开发模型

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无

结构化设计、面向对象设计

耦合度:

做到高内聚〔模块内〕低耦合〔模块间〕是一个较科学的做法

程序控制的三种结构,顺序、选择、循环

面向对象方法〔OO〕=对象+类+继承+通过消息的通信

对象是具有特殊属性〔数据〕和行为方式〔方法〕的实体

类是具有相同属性和行为的一个或多个对象的描述

实例是类所描述的一个具体的对象

统一建模语言UML,是一种图示建模语言,UML表示法包括事务、关系和图三种构造块

软件测试

人工测试,也叫代码审查,可调编码错和逻辑错

机器测试——白盒测试,要完全理解程序结构和处理过程,测试逻辑路径,也称为结构测试,逻辑覆

盖是白盒测试的常用方法

机器测试——黑盒测试,测试程序的输入输出,也叫功能测试,黑盒白盒互为补充

软件调试技术一般有蛮干法、原因排除法〔对分查找法、归纳法、演绎法〕、回溯法

【考试要点】:

暂无

【参考文档】:

暂无

【备注】:

暂无

17

可编辑可修改软件工程管理

软件编码规模=(最大规模+4最可能的规模+最小规模)/6

进度安排工具关键日期表

甘特图能直观说明每个任务

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 小学教育 > 数学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1