ImageVerifierCode 换一换
格式:DOCX , 页数:73 ,大小:60.73KB ,
资源ID:8289055      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/8289055.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(软考网络工程师知识点汇总.docx)为本站会员(b****5)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

软考网络工程师知识点汇总.docx

1、软考网络工程师知识点汇总 可编辑可修改目录计算机系统知识 3硬件知识 3计算机结构 3计算机组成运算器、控制器、存储器、原码、反码、 补码 3指令系统指令、寻址方式、 CSIC、RISC 7多处理器耦合系统、阵列处理机、双机系统、同步 11存储器 12存储介质 12输入输出I/O系统 14操作系统 14系统开发和运行根底 16软件的分类 16软件生存周期 16软件开发模型 17软件测试 17软件工程管理 18网络技术 19网络体系结构 19网络分类 19参考模型 20数据通信 22传输介质 22编码和传输 23传输技术 24过失控制技术 24局域网与城域网 26IEEE802工程体系结构 26

2、和以太网 26无线局域网 27网桥 28虚拟局域网 VLAN 28广域网与接入网 30TCP/IP协议族 32概述 32网络层协议 32ARP地址解析协议 32RARP反向地址解析协议 33IP协议 33进制转换的根底知识 33IP地址 34关于IP的计算 36IP协议 40ICMP 411 可编辑可修改传输层协议 42UDP协议 42TCP协议 43应用层协议 46交换和路由 47交换机 47交换机工作原理 47交换机交换方式 47交换机配置 48路由 49路由根底 49常见路由协议 50路由信息协议 RIP 50内部网关路由协议 IGRP/EIGRP 50开放式最短路径优先协议 OSPF

3、51路由交换配置案例 52综合案例 52OSPF的根本配置 61网络操作系统 NOS 62Windows操作系统 62域 62活动目录的组成 63Linux系统 64Linux磁盘管理 64文件系统 64常用命令及常见配置文件格式 64文件类型与权限 65应用层协议及网络效劳实现 67DNS 67根底知识 67LINUX实现DNS 68Windows实现DNS 68DHCP动态主机配置协议 69DHCP根底知识 69LINUX下DHCP配置 69windows下配置DHCP 71电子邮件 71文件传输协议 FTP 722 可编辑可修改计算机系统知识硬件知识计算机结构计算机组成运算器、控制器、存

4、储器、原码、反码、 补码运算器算术逻辑单元 ALU、累加器、状态存放器、通用存放器 组等组成。算术逻辑运算单元 ALU的根本功能为加、减、乘、除四那么运算,与、或、非、异或等逻辑操作,以及移位、求补等操作。计算机运行时,运算器的操作和操作种类由控制器决定。 运算器处理的数据来自存储器;处理后的结果数据通常送回存储器,或暂时存放在运算器中。与 ControlUnit 共同组成了CPU的核心局部。【考试要点】:运算器组成【参考文档】:控制器是整个CPU的指挥控制中心,由指令存放器 IR(InstructionRegister) 、程序计数器PC(ProgramCounter)和操作控制器 0C(O

5、perationController) 三个部件组成, 对协调整个电脑有序工作极为重要。【考试要点】:计数器的用途【参考文档】:存储器根据存储器在计算机系统中所起的作用,可分为 主存储器、辅助存储器、 高速缓冲存储器 、控制存储器等。 为了解决对存储器要求容量大,速度快,本钱低三者之间的矛盾,目前通常采用多级存储器体系结构,即使用高速缓冲存储器、主存储器和外存储器。名称简称用途特点高速缓冲存储器 Cache 高速存取指令和数据 存取速度快,但存储容量小主存储器 内存 存放计算机运行期间的大量程序和数据 存取速度较快,存储容量不大外存储器 外存 存放系统程序和大型数据文件及数据库 存储容量大,位

6、本钱低高速缓存是为了解决高速设备和低速设备相连,提高访问速度3 可编辑可修改【考试要点】:高速缓存存在的意义,内存存储机制【参考文档】:部件输入设备 向计算机输入数据和信息的设备。是计算机与用户或其他设备通信的桥梁。输出设备 OutputDevice 是人与计算机交互的一种部件,用于数据的输出。【考试要点】:近几年没有出现过【参考文档】:原码、补码、反码计算机储存有符号的整数时,是用该整数的补码进行储存的, 0的原码、补码都是 0,正数的原码、补码可以特殊理解为相同,负数的补码是它的反码加 1。【考试要点】:计算,例如给予一个数值算补码和反码【参考文档】:&tid=86&page=1&extr

7、a=#pid166历年考题及解析在计算机中, 最适合进行数字加减运算的数字编码是 1,最适合表示浮点数阶码的数字编码是2(1)A原码B反码C补码D移码(2)A原码B反码C补码D移码1不属于计算机控制器中的部件。1A指令存放器 IRB程序计数器 PCC算术逻辑单元 ALUD程序状态字存放器 PSW试题解析:ALU属于运算器,不属于控制器。答案:C在CPU与主存之间设置高速缓冲存储器 Cache,其目的是为了 2。2A扩大主存的存储容量 B提高CPU对主存的访问效率C既扩大主存容量又提高存取速度 D提高外存储器的速度试题解析:4 可编辑可修改Cache是不具有扩大主存容量功能的,更不可能提高外存的

8、访问速度。但 Cache的访问速度是在 CPU和内存之间,可以提高 CPU对内存的访问效率。答案:B计算机在进行浮点数的相加减运算之前先进行对阶操作,假设 x的阶码大于 y的阶码,那么应将 2。2Ax的阶码缩小至与 y的阶码相同,且使 x的尾数局部进行算术左移。Bx的阶码缩小至与y的阶码相同,且使x的尾数局部进行算术右移。Cy的阶码扩大至与x的阶码相同,且使y的尾数局部进行算术左移。Dy的阶码扩大至与x的阶码相同,且使y的尾数局部进行算术右移。试题解析:为了减少误差保持精度,要将阶码值小的数的尾数右移。答案:D在CPU中,3可用于传送和暂存用户数据,为ALU执行算术逻辑运算提供工作区。3A程序

9、计数器B累加存放器C程序状态存放器D地址存放器试题解析:为了保证程序(在操作系统中理解为进程)能够连续地执行下去,CPU必须具有某些手段来确定下一条指令的地址。而程序计数器正是起到这种作用,所以通常又称为指令计数器。在程序开始执行前,必须将它的起始地址,即程序的一条指令所在的内存单元地址送入 PC,因此程序计数器 PC的内容即是从内存提取的第一条指令的地址。当执行指令时, CPU全国计算机技术与软件专业技术资格水平考试历年试题244将自动修改 PC的内容,即每执行一条指令 PC增加一个量,这个量等于指令所含的字节数,以便使其保持的总是将要执行的下一条指令的地址。状态存放器:用来标识协处理器中指

10、令执行情况的,它相当于 CPU中的标志位存放器。累加存放器:主要用来保存操作数和运算结果等信息,从而节省读取操作数所需占用总线和访问存储器的时间。5 可编辑可修改地址存放器:可作为存储器指针。答案:B关于在 I/O 设备与主机间交换数据的表达, 4是错误的。4A中断方式下, CPU需要执行程序来实现数据传送任务。B中断方式和 DMA方式下,CPU与I/O 设备都可同步工作。C中断方式和 DMA方式中,快速 I/O 设备更适合采用中断方式传递数据。D假设同时接到 DMA请求和中断请求, CPU优先响应 DMA请求。试题解析:快速I/O 设备处理的数据量比拟大,更适合采用 DMA方式传递数据。答案

11、:CCache用于存放主存数据的局部拷贝,主存单元地址与 Cache单元地址之间的转换方式由 5完成。5A硬件B软件C用户D程序员试题解析:当然是硬件啦。答案:A1是指按内容访问的存储器。1A虚拟存储器 B相联存储器C高速缓存 CacheD随机访问存储器试题解析:相联存储器 associativememory 也称为按内容访问存储器 contentaddressedmemory,是一种不根据地址而是根据存储内容来进行存取的存储器。参考答案:B处理机主要由处理器、存储器和总线组成。总线包括2。2A数据总线、地址总线、控制总线 B并行总线、串行总线、逻辑总线C单工总线、双工总线、外部总线 D逻辑总

12、线、物理总线、内部总线试题解析:6 可编辑可修改全国计算机技术与软件专业技术资格水平考试历年试题276常识。参考答案:A计算机中常采用原码、反码、补码和移码表示数据,其中, 0编码相同的是 3。3A原码和补码B反码和补码C补码和移码D原码和移码试题解析:常识。参考答案:C指令系统指令、寻址方式、 CSIC、RISC指令告诉计算机从事某一特殊运算的代码 数据传送指令、算术运算指令、位运算指令、程序流程控制指令、串操作指令、处理器控制指令。指令周期是执行一条指令所需要的时间,一般由假设干个机器周期组成, 是从取指令、分析指令到执行完所需的全部时间。CPU从内存取出一条指令并执行这条指令的时间总和。

13、 指令不同,所需的机器周期数也不同。对于一些简单的的单字节指令,在取指令周期中,指令取出到指令存放器后,立即译码执行,不再需要其它的机器周期。对于一些比拟复杂的指令,例如转移指令、乘法指令,那么需要两个或者两个以上的机器周期。 从指令的执行速度看,单字节和双字节指令一般为单机器周期和双机器周期,三字节指令都是双机器周期,只有乘、除指令占用 4个机器周期。在编程时要注意选用具有同样功能而机器指令步骤的并行。指令流水线:将指令流的处理过程划分为取指、译码、计算操作数地址、取操作数、执行指令、写操作数等几个并行处理的过程段。这就是指令 6级流水时序。在这个流水线中,处理器有六个操作部件,同时对这六条

14、指令进行加工,加快了程序的执行速度。目前,几乎所有的高性能计算机都采用了指令流水线。周期数少的指令。例如:一个指令分为三个步骤,取指 4T,分析3T,执行5T。那么指令周期为 5T【取时间值最长的】,串行7 可编辑可修改运行100条指令的时间是 100*(4+3+5)T=1200T,并行执行 100条指令的时间是 99*5T+(4+3+5)T=507T考试要点:指令周期运算时常考的重点参考文档:无寻址方式寻址方式就是寻找操作数或操作数地址的方式。 8086提供了与操作数有关和与 I/O 端口地址有关的两类寻址方式。 与操作数有关的寻址方式有七种, 分别是立即寻址, 存放器寻址,直接寻址,存放器

15、间接寻址 ,存放器相对寻址,基址加变址寻址,相对基址加变址寻址;与 I/0端口有关的寻址方式有直接端口寻址和间接端口寻址方式。考试要点:前些年经常考,主要是存放器寻址参考文档:无CISC复杂指令集和 RISC精简指令集RISC具有简单高效的特色。 对不常用的功能, 常通过组合指令来完成。 RISC机器更适合于专用机;而 CISC机器那么更适合于通用机。考试要点:考察CSIC和RISC的差异参考文档:历年试题及分析某指令流水线由 5段组成,第 1、3、5段所需时间为 t,第2、4段所需时间分别为3t、2 t,那么连续输入 n条指令时的吞吐率单位时间内执行的指令个数TP为4。试题解析:TP=指令总

16、数执行这些指令所需要的总时间。执行这些指令所需要的总时间 = t+3 t+ t+2 t+ t +3n-1)t参考答案:B现有四级指令流水线,分别完成取指、取作的时间依次为数、运算、传送结果四步操作。假设完成上述操 9ns、10ns、6ns、8ns。那么流水线的操作周期应设计为 2ns。8 可编辑可修改2A6B8C9D10试题解析:取最大的那个微指令时间作为流水线操作周期。答案:D假设每一条指令都可以分解为取指、分析和执行三步。取指时间 t 取指=4t,分析时间t 分析=3t,执行时间 t 执行=5t。如果按串行方式执行完 100条指令需要 2t。全国计算机技术与软件专业技术资格水平考试历年试题

17、174如果按照流水方式执行,执行完 100条指令需要 3t。2A1190B1195C1200D12053A504B507C508D510试题解析:串行执行时,总执行时间=100t取指+t分析+t执行=10012t=1200t。流水执行的情况可以参看下列图:连续两条指令的执行时间差为t执行=5t,因此100条指令的总执行时间=t取指+t分析+t执行+99t执行=507t。答案:2C3B假设内存地址区间为4000H43FFH,每个存储单位可存储16位二进制数,该内存区域由4片存储器芯片构成,那么构成该内存所用的存储器芯片的容量是4。4A51216bitB2568bitC25616bitD10248

18、bit试题解析:总存储单位=43FFH-4000H+1H=400H=1024H代表16进制每个存储器芯片的容量为:102416/4=4096。由于每个存储单位可存储16位二进制数,所以可以采用25616bit或者5128bit的芯片。最好是前者,这样系统控制比拟简单。答案:C9 可编辑可修改下面的描述中, 3不是RISC设计应遵循的设计原那么。3A指令条数应少一些B寻址方式尽可能少C采用变长指令,功能复杂的指令长度长而简单指令长度短D设计尽可能多的通用存放器试题解析:CISC的特点是多采用变长指令,而 RISC刚好相反。答案:C假设内存按字节编址,用存储容量为 32KX8 比特的存储器芯片构成

19、地址编号A0000H至DFFFFH的内存空间,那么至少需要 1片。1A4B6C8D10试题解析:DFFFFHA0000H=3FFFFH218,32K=215,那么至少需要芯片为 218/215=8。答案:C高速缓存Cache与主存间采用全相联的地址影像方式,高速缓存的容量为4MB,分为4块,每块1MB,主存容量为256MB,假设主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为,那么该高速缓存的命中率为1%。假设地址更换表如下所示,那么主存地址为8888888H时,高速缓存地址为2H。地址更换表038H188H259H367H1A90B95C97D992A488888B3888

20、88C288888D188888试题解析:设该高速缓存的命中率为 x,那么3x301x=,解得x=99%。10 可编辑可修改主存容量为256MB,每块1MB,那么主存可以分为256/1=256=28块,即块号为8位,那么主存地址的高8位是88H,对应地址更换表,高速缓存地址为188888H。答案:1D2D多处理器耦合系统、阵列处理机、双机系统、同步SMP对称多处理SymmetricalMulti-Processing 又叫 SMP,是指在一个计算机上聚集了一组处理器(多CPU),各CPU之间共享内存子系统以及总线结构。相当于任何任务都 平均分配到每个CPU执行,对于单一任务计算较为有利非对称多

21、处理器每个处理器处理不同的任务,如整数 运算由特定处理器处理 ,浮点元素按由专用处理器处理,分工明确,适合于 多种任务计算【考试要点】:对称和SMP的简单区别【参考文档】:无【备注】:其他考点近几年考的较少,后期总结计算机体系结构分类SISD单指令流单数据流SIMD单指令流多数据流MISD多指令流单数据流MIMD多指令流多数据流此处考试一般都比拟简单,只要记住 S单I指令M多D数据即可【考试要点】:暂无【参考文档】:暂无【备注】:暂无耦合系统11 可编辑可修改紧耦合系统: 通过共享主存来实现处理机间通信 ,处理机相互间关系紧密松耦合系统: 通过消息传递方式实现处理机间的相互通信 ,每个处理机是

22、有一个独立性较强的计算模块组成【考试要点】:暂无【参考文档】:暂无【备注】:暂无双机系统双机主从模式:一台为工作机,另外一台为备份机,正常状态工作机工作,备份机监视工作机状态,工作机故障,备份机接替工作,工作机正常后,人工或者自动的方式切换到工作机工作模式双机互备模式:都为工作机负载,互相监视状态【考试要点】:暂无【参考文档】:暂无【备注】:暂无存储器存储介质存储分类根据存储器在计算机系统中所起的作用,可分为 主存储器、辅助存储器、 高速缓冲存储器 、控制存储器等。 为了解决对存储器要求容量大,速度快,本钱低三者之间的矛盾,目前通常采用多级存储器体系结构,即使用高速缓冲存储器、主存储器和外存储

23、器。名称简称用途特点高速缓冲存储器 Cache 高速存取指令和数据 存取速度快,但存储容量小主存储器 内存 存放计算机运行期间的大量程序和数据 存取速度较快,存储容量不大外存储器 外存 存放系统程序和大型数据文件及数据库 存储容量大,位本钱低高速缓存是为了解决高速设备和低速设备相连,提高访问速度12 可编辑可修改按照存取方式分类,可分为 RAM随机存储器,断电数据丧失,如内存 、ROM只读存储器, 有一特例xPROM是可擦写只读 、SAM串行访问存储器,如磁带【考试要点】:暂无【参考文档】:暂无【备注】:暂无存储容量1BByte、字节=8bit位1KB=210字节=1024字节1MB=1024

24、KB1GB=1024MB1TB=1024GBPBEBZBYBNBDB是后面的单位,知道就行【考试要点】:暂无【参考文档】:暂无【备注】:暂无高速缓存地址映像直接看题就行,不在此赘述例如,计算机中有一级、二级缓存,假设算法 命中率为 80%,CPU从外存调取数据的几率是1-80%1-80%=4%磁盘阵列存储器RAID0级别:无容错能力, 效率为单磁盘的 N倍,利用率 100%RAID1级别:有容错能力,效率无提高, 利用率50%RAID5级别:有容错能力,效率略小于单磁盘的 N倍,利用率N-1/NRAID6级别:有容错能力,效率略小于单磁盘的 N倍,利用率 N-2/N【考试要点】:暂无13 可编

25、辑可修改【参考文档】:暂无【备注】:暂无输入输出I/O系统输入输出控制系统中央处理程序控制方式,其中的中断方式是使 CPU和外设并行工作,效率很高直接存储器存取方式 DMA,这种方式 CPU并未干预输入输出处理及控制方式,【考试要点】:暂无【参考文档】:暂无【备注】:暂无常见接口SCSI,可连接7个外设,支持热插拔带点插拔并行端口,双向多位数据同时传送通用接口总线RS-232,也叫串行口,比 并行口的传输距离远, DB-9和DB-25都是串行口USB,可连接 127个设备,支持热插拔 ,为s,为480Mb/s,为5Gb/sIEEE1394,串行口的一种,也叫火线【考试要点】:暂无【参考文档】:

26、暂无【备注】:暂无操作系统RAS通过RAS来衡量计算机系统R,可靠性,一定时间内正常运行的概率14 可编辑可修改A、可用性=平均无故障时间 MTBF/平均无故障时间 MTBF+平均故障修复时间 MTTRS、可维修性例如:两部件的可靠性分别是 R1和R2,串行和并行方式的总体可靠性分别是 R1*R2和1-1-R11-R2【考试要点】:暂无【参考文档】:暂无【备注】:暂无进程和线程【考试要点】:暂无【参考文档】:暂无【备注】:暂无进程的状态及转换【考试要点】:暂无【参考文档】:暂无【备注】:暂无死锁【考试要点】:暂无【参考文档】:暂无【备注】:暂无15 可编辑可修改系统开发和运行根底软件的分类系统

27、软件,如操作系统支撑软件,如开发工具应用软件,如 office实时处理软件,一般是工业软件【考试要点】:暂无【参考文档】:暂无【备注】:暂无软件生存周期软件定义问题定义,落实问题的性质、工程目标和规模,明白要解决什么问题可行性研究,估计系统的本钱和效益需求分析,明确系统必须具备哪些功能, 用数据字典和简要算法描述系统逻辑性软件开发概要设计,确立 总体结构和模块关系,定义模块之间的接口 ,设计全局数据结构, 制定综合测试计划详细设计,设计 模块内的细节,如算法、数据结构和接口信息编码和单元测试,使用程序设计语言实现模块内功能并测试该模块综合测试运行维护【考试要点】:暂无【参考文档】:暂无【备注】

28、:暂无16 可编辑可修改软件开发模型瀑布模型,自顶到下的线性模型 ,开发后期的测试阶段才能发现问题, 增加了开发的风险快速原型模型,增量模型,先开发核心模块,其他构件逐步附加螺旋模型,适合于大型复杂工程喷泉模型,面向对象的典型开发模型【考试要点】:暂无【参考文档】:暂无【备注】:暂无结构化设计、面向对象设计耦合度:做到高内聚模块内低耦合模块间是一个较科学的做法程序控制的三种结构,顺序、选择、循环面向对象方法 OO=对象+类+继承+通过消息的通信对象是具有特殊属性数据和行为方式方法的实体类是具有相同属性和行为的一个或多个对象的描述实例是类所描述的一个具体的对象统一建模语言 UML,是一种图示建模语言,UML表示法包括事务、关系和图三种构造块软件测试人工测试,也叫代码审查,可调编码错和逻辑错机器测试白盒测试,要 完全理解程序结构和处理过程,测试逻辑路径,也称为结构测试,逻辑覆盖是白盒测试的常用方法机器测试黑盒测试,测试程序的 输入输出,也叫功能测试 ,黑盒白盒互为补充软件调试技术一般有蛮干法、原因排除法对分查找法、归纳法、演绎法 、回溯法【考试要点】:暂无【参考文档】:暂无【备注】:暂无17 可编辑可修改软件工程管理软件编码规模=(最大规模+4最可能的规模+最小规模)/6进度安排工具关键日期表甘特图能直观说明每个任务

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1