数字电子技术经验试题答卷试题参考答案汇总.docx
《数字电子技术经验试题答卷试题参考答案汇总.docx》由会员分享,可在线阅读,更多相关《数字电子技术经验试题答卷试题参考答案汇总.docx(49页珍藏版)》请在冰豆网上搜索。
数字电子技术经验试题答卷试题参考答案汇总
数字电子技术基础试卷试题答案汇总
一、填空题(每空1分,共20分)
1、逻辑代数中3种基本运算是(与运算、或运算、非运算)
2、逻辑代数中三个基本运算规则(代入规则、反演规则、对偶规则)
3、逻辑函数的化简有公式法,卡诺图两种方法。
4、A+B+C=A’B’C’。
5、TTL与非门的uI≤UOFF时,与非门关闭,输出高电平,uI≥UON时,与非门导通,输出低电平。
6、组合逻辑电路没有记忆功能。
7、竞争冒险的判断方法代数方法,卡诺图法。
8、触发器它2稳态,主从RS触发器的特性方程Q’’=S+RQ’SR=0,
主从JK触发器的特性方Q’’=JQ’+K’Q,D触发器的特性方程Q’’=D。
二、选择题(每题1分,共10分)
1、相同为“0”不同为“1”它的逻辑关系是(C)
A、或逻辑B、与逻辑C、异或逻辑
2、Y(A,B,C,)=∑m(0,1,2,3)逻辑函数的化简式(C)
A、Y=AB+BC+ABCB、Y=A+BC、Y=
(A)
3、
A、Y=
B、Y处于悬浮状态C、Y=
4、下列图中的逻辑关系正确的是(A)
A.Y=
B.Y=
C.Y=
5、下列说法正确的是(A)
A、主从JK触发器没有空翻现象B、JK之间有约束
C、主从JK触发器的特性方程是CP上升沿有效。
6、下列说法正确的是(C)
A、同步触发器没有空翻现象B、同步触发器能用于组成计数器、移位寄存器。
C、同步触发器不能用于组成计数器、移位寄存器。
7、下列说法是正确的是(A)
A、异步计数器的计数脉冲只加到部分触发器上B、异步计数器的计数脉冲同时加到所有触发器上C、异步计数器不需要计数脉冲的控制
8、下列说法是正确的是(A)
A、施密特触发器的回差电压ΔU=UT+-UT-B、施密特触发器的回差电压越大,电路的抗干扰能力越弱C、施密特触发器的回差电压越小,电路的抗干扰能力越强
9、下列说法正确的是(C)
A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态
C、多谐振荡器有两个暂稳态
10、下列说法正确的是(A)
A、555定时器在工作时清零端应接高电平
B、555定时器在工作时清零端应接低电平
C、555定时器没有清零端
三、判断题(每题1分,共10分)
1、A+AB=A+B(错)
2、当输入9个信号时,需要3位的二进制代码输出。
(错)
3、单稳态触发器它有一个稳态和一个暂稳态。
(对)
4、施密特触发器有两个稳态。
(对)
5、多谐振荡器有两个稳态。
(错)
6、D/A转换器是将模拟量转换成数字量。
(错)
7、A/D转换器是将数字量转换成模拟量。
(错)
8、主从JK触发器在CP=1期间,存在一次性变化。
(对)
9、主从RS触发器在CP=1期间,R、S之间不存在约束。
(错)
10、所有的触发器都存在空翻现象。
(错)
四、化简逻辑函数(每题5分,共10分)
1、
2、Y(A,B,C,)=∑m(0,1,2,3,4,6,8,9,10,11,14)
五、画波形图(每题5分,共10分)
1、
2、
六、设计题(每题10分,共20分)
1、某车间有A、B、C、D四台发电机,今要求
(1)A必须开机
(2)其他三台电动机中至少有两台开机,如不满足上述要求,则指示灯熄灭。
试用与非门完成此电路。
2、试用CT74LS160的异步清零功能构成24进制的计数器。
七、数制转换(10分)
(156)10=(10011100)2=(234)8=(9C)16
(111000.11)2=(58.75)10=(70.6)8
八、分析题(10分)
由555定时器组成的多谐振荡器。
已知VDD=12V、C=0.1μF、R1=15KΩ、R2=22KΩ。
试求:
(1)多谐振荡器的振荡频率。
(2)画出的uc和uo波形。
一、填空题
1、与运算、或运算、非运算。
2、代入规则、反演规则、对偶规则。
3、公式法、卡诺图法。
4、
=
5、关闭、高电平、开通、低电平。
6、记忆
7、代数方法、卡诺图法。
8、两个稳态、Qn+1=S+RQn
RS=0(约束条件)(CP下降沿)
(CP下降沿)
Qn+1=D(CP上升沿)
二、选择题
1、C2、C3、A4、A5、A
6、C7、A8、A9、C10、A
三、判断题
1、ⅹ2、ⅹ3、√4、√5、ⅹ
6、ⅹ7、ⅹ8、√9、ⅹ10、ⅹ
四、化简逻辑函数
1、
2、
五、画波形图
1、
2、
六、设计题
1、
2、
七、数制转换
(156)10=(10011100)2=(234)8=(9C)16
(111000.11)2=(56.75)10=(70.6)8
八、分析题
T=0.7(R1+2R2)C=0.7×(15+2×22)×0.1=4.13s
《数字电子技术》试卷
姓名:
_________班级:
__________考号:
___________成绩:
____________
本试卷共6页,满分100分;考试时间:
90分钟;考试方式:
闭卷
题号
一
二
三
四
(1)
四
(2)
四(3)
四(4)
总分
得分
一、填空题(每空1分,共20分)
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数()。
2.三态门电路的输出有高电平、低电平和(高阻态)3种状态。
3.TTL与非门多余的输入端应接(高电平或悬空)。
4.TTL集成JK触发器正常工作时,其
和
端应接(高)电平。
5.已知某函数
,该函数的反函数
=()。
6.如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。
7.典型的TTL与非门电路使用的电路为电源电压为(5)V,其输出高电平为(3.6)V,输出低电平为(0.35)V,CMOS电路的电源电压为(3~18)V。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出
应为(10111111)。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。
该ROM有(11)根地址线,有(16)根数据读出线。
10.两片中规模集成电路10进制计数器串联后,最大计数容量为(100)位。
11.下图所示电路中,Y1=
Y1
Y2
Y3
(A’B);Y2=(AB+A’B’);Y3=(AB’)。
12.某计数器的输出波形如图1所示,该计数器是(5)进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为(低)有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)
(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)
1. 函数F(A,B,C)=AB+BC+AC的最小项表达式为(A)。
A.F(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m(3,5,6,7)
C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)
2.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出
的值是(C)。
A.111B.010C.000D.101
3.十六路数据选择器的地址输入(选择控制)端有(C)个。
A.16B.2C.4D.8
4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是(A)。
A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000
C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111
5.已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是(C)。
A.11111101B.10111111C.11110111D.11111111
6.一只四输入端或非门,使其输出为1的输入变量取值组合有(A)种。
A.15 B.8C.7 D.1
7.随机存取存储器具有(A)功能。
A.读/写B.无读/写C.只读D.只写
8.N个触发器可以构成最大计数长度(进制数)为(D)的计数器。
111
A.NB.2NC.N2D.2N
9.某计数器的状态转换图如下,
其计数的容量为(B)
A.八B.五
C.四D.三
10.已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为(C)。
A
B
Qn+1
说明
0
0
Qn
保持
0
1
0
置0
1
0
1
置1
1
1
Qn
翻转
A.Qn+1=AB.
C.
D.Qn+1=B
11.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为(A)。
12.函数F=AB+BC,使F=1的输入ABC组合为( D )A.ABC=000 B.ABC=010C.ABC=101 D.ABC=110
13.已知某电路的真值表如下,该电路的逻辑表达式为(C)。
A.
B.
C.
D.
A
B
C
Y
A
B
C
Y
0
0
0
0
1
0
0
0
0
0
1
1
1
0
1
1
0
1
0
0
1
1
0
1
0
1
1
1
1
1
1
1
14.四个触发器组成的环行计数器最多有(D)个有效状态。
A.4B.6C.8D.16
三、判断说明题(本大题共2小题,每小题5分,共10分)
(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。
)
1、逻辑变量的取值,1比0大。
(×)
2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(√)。
3.八路数据分配器的地址输入(选择控制)端有8个。
(×)
4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
(×)
5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。
(√)
6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
(√)
7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。
(√)
8.时序电路不含有记忆功能的器件。
(×)
9.计数器除了能对输入脉冲进行计数,还能作为分频器用。
(√)
10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.(√)
四、综合题(共30分)
1.对下列Z函数要求:
(1)列出真值表;
(2)用卡诺图化简;(3)画出化简后的逻辑图。
(8分)
Z=
BC=0
2.试用3线—8线译码器74LS138和门电路实现下列函数。
(8分)
Z(A、B、C)=AB+
C
74LS138
3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。
(8分)
74LS161逻辑功能表
CTP
CTT
CP
Q3Q2Q1Q0
0
1
1
1
CRLDCTPCTTD3D2D1D0
Q3Q2Q1Q0
CO
74LS161
CP
CP
&
“1”
“1”
“1”
1
×
0
1
1
1
×
×
0
×
1
×
×
×
0
1
×
×
×
0000
D3D2D1D0
Q3Q2Q1Q0
Q3Q2Q1Q0
加法计数
4.触发器电路如下图所示,试根据CP及输入波形画出输出端Q1、Q2的波形。
设各触发器的初始状态均为“0”(6分)。
CP
A
Q1
Q2
《数字电子技术》A卷标准答案
一、填空题(每空1分,共20分)
1. 147,932.高阻
3.高电平或悬空4.高
5.
=
6.77.5,3.6,0.35,3—18
8.101111119.11,16
10.10011.Y1=AB;Y2=AB+AB;Y3=AB
13.514.低
二、选择题(共30分,每题2分)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
A
C
C
A
C
A
A
D
B
C
A
D
C
D
B
三、判断题(每题2分,共20分)
1
2
3
4
5
6
7
8
9
10
×
√
×
×
√
√
√
×
√
√
四、综合题(共30分,每题10分)
1.解:
(1)真值表(2分)
(2)卡诺图化简(2分)
ABC
1
0
BC
A
01
00
10
11
×
×
1
1
1
1
Z
000
0
001
1
010
1
011
×
100
1
101
1
110
0
111
×
(3)表达式(2分,(4)逻辑图(2分)
A
Z=
=A⊕B+C
BC=0
2.解:
Z(A、B、C)=AB+
C=AB(C+
)+
C(B+
)
Z
=ABC+AB
+
BC+
C
=m1+m3+m6+m7
=
(4分)
(4分)
“1”
3.解:
1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。
(2分)
2.该电路构成同步十进制加法计数器。
(2分)
10
3.状态图(4分)
Q1
Q2
4.Q1、Q2的波形各3分。
《数字电子技术》试卷
姓名:
_________班级:
__________考号:
___________成绩:
____________
本试卷共6页,满分100分;考试时间:
90分钟;考试方式:
闭卷
题号
一
二
三
四
(1)
四
(2)
四(3)
四(4)
总分
得分
一、填空题(每空1分,共20分)
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数()。
2.三态门电路的输出有高电平、低电平和()3种状态。
3.TTL与非门多余的输入端应接()。
4.TTL集成JK触发器正常工作时,其
和
端应接()电平。
5.已知某函数
,该函数的反函数
=()。
6.如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
7.典型的TTL与非门电路使用的电路为电源电压为()V,其输出高电平为()V,输出低电平为()V,CMOS电路的电源电压为()V。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出
应为()。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。
该ROM有()根地址线,有()根数据读出线。
10.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
11.下图所示电路中,Y1=
Y1
Y2
Y3
();Y2=();Y3=()。
12.某计数器的输出波形如图1所示,该计数器是()进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)
(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)
1. 函数F(A,B,C)=AB+BC+AC的最小项表达式为()。
A.F(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m(3,5,6,7)
C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)
2.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出
的值是()。
A.111B.010C.000D.101
3.十六路数据选择器的地址输入(选择控制)端有()个。
A.16B.2C.4D.8
4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。
A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000
C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111
5.已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是()。
A.11111101B.10111111C.11110111D.11111111
6.一只四输入端或非门,使其输出为1的输入变量取值组合有()种。
A.15 B.8C.7 D.1
7.随机存取存储器具有()功能。
A.读/写B.无读/写C.只读D.只写
8.N个触发器可以构成最大计数长度(进制数)为()的计数器。
111
A.NB.2NC.N2D.2N
9.某计数器的状态转换图如下,
其计数的容量为()
A.八B.五
C.四D.三
10.已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为()。
A
B
Qn+1
说明
0
0
Qn
保持
0
1
0
置0
1
0
1
置1
1
1
Qn
翻转
A.Qn+1=AB.
C.
D.Qn+1=B
11.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为()。
12.函数F=AB+BC,使F=1的输入ABC组合为( )A.ABC=000 B.ABC=010C.ABC=101 D.ABC=110
13.已知某电路的真值表如下,该电路的逻辑表达式为()。
A.
B.
C.
D.
A
B
C
Y
A
B
C
Y
0
0
0
0
1
0
0
0
0
0
1
1
1
0
1
1
0
1
0
0
1
1
0
1
0
1
1
1
1
1
1
1
14.四个触发器组成的环行计数器最多有()个有效状态。
A.4B.6C.8D.16
三、判断说明题(本大题共2小题,每小题5分,共10分)
(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。
)
1、逻辑变量的取值,1比0大。
()
2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小()。
3.八路数据分配器的地址输入(选择控制)端有8个。
()
4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
()
5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。
()
6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()
7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。
()
8.时序电路不含有记忆功能的器件。
()
9.计数器除了能对输入脉冲进行计数,还能作为分频器用。
()
10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.()
四、综合题(共30分)
1.对下列Z函数要求:
(1)列出真值表;
(2)用卡诺图化简;(3)画出化简后的逻辑图。
(8分)
Z=
BC=0
(1)真值表(2分)
(2)卡诺图化简(2分)
(3)表达式(2分)逻辑图(2分)
2.试用3线—8线译码器74LS138和门电路实现下列函数。
(8分)
Z(A、B、C)=AB+
C
74LS138
3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。
(8分)
74LS161逻辑功能表
CTP
CTT
CP
Q3Q2Q1Q0
0
1
1
1
CRLDCTPCTTD3D2D1D0
Q3Q2Q1Q0
CO
74LS161
CP
CP
&
“1”
“1”
“1”
1
×
0
1
1
1
×
×
0
×
1
×
×
×
0
1
×
×
×
0000
D3D2D1D0
Q3Q2Q1Q0
Q3Q2Q1Q0
加法计数
4.触发器电路如下图所示,试根据CP及输入波形画出输出端Q1、Q2的波形。
设各触发器的初始状态均为“0”(6分)。
CP
A
Q1
Q2
《数字电子技术》A卷标准答案
一、填空题(每空1分,共20分)
1. 147,932.高阻
3.高电平或悬空4.高
5.
=
6.77.5,3.6,0.35,3—18
8.101111119.11,16
10.10011.Y1=AB;Y2=AB+AB;Y3=AB
13.514.低
二、选择题(共30分,每题2分)
1
2
3
4
5
6
7
8
9
10
11
12
13
14