数字电子技术基础试题填空.docx

上传人:b****5 文档编号:5537319 上传时间:2022-12-19 格式:DOCX 页数:8 大小:127.74KB
下载 相关 举报
数字电子技术基础试题填空.docx_第1页
第1页 / 共8页
数字电子技术基础试题填空.docx_第2页
第2页 / 共8页
数字电子技术基础试题填空.docx_第3页
第3页 / 共8页
数字电子技术基础试题填空.docx_第4页
第4页 / 共8页
数字电子技术基础试题填空.docx_第5页
第5页 / 共8页
点击查看更多>>
下载资源
资源描述

数字电子技术基础试题填空.docx

《数字电子技术基础试题填空.docx》由会员分享,可在线阅读,更多相关《数字电子技术基础试题填空.docx(8页珍藏版)》请在冰豆网上搜索。

数字电子技术基础试题填空.docx

数字电子技术基础试题填空

一、填空题:

(每空1分,共10分)

1.(30.25)10=(11110.01)2=(1E.4)16

2.逻辑函数L=-----+A+B+C+D=

(1)_。

3.三态门输出的三种状态分别为:

高电平、低电平和高阻态。

4.主从型JK触发器的特性方程f-J。

5.用4个触发器可以存储£位二进制数。

6.存储容量为4KX8位的RAM存储器,其地址线为空条、数据线为色条。

1.八进制数(34.2)8的等值二进制数为(11100.01)2;十进制数98的8421BCD码

为(10011000)8421BCD。

2.TTL与非门的多余输入端悬空时,相当于输入卫电平。

3.图15所示电路中的最简逻辑表达式为AB。

 

图15

4.一个JK触发器有两个稳态,它可存储一位二进制数。

5.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。

6.常用逻辑门电路的真值表如表1所示,则F1、F2、F3分别属于何种常用逻辑门。

A

B

F1

F2

F3

0

0

1

1

0

0

1

0

1

1

1

0

0

1

1

1

1

1

0

1

表1

F1

;F2

:

F3分别为:

同或,与非门,或门

1.(11011)

2=

(__27_

_)10

2.8421BCD码的1000相当于十进制的数值8。

3.格雷码特点是任意两个相邻的代码中有__位二进制数位不同。

4•逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的一与或运算—互换,

_原变量互换,__反变量__互换,就得到F的反函数F。

5.二极管的单向导电性是外加正向电压时导诵,外加反向电压时截止。

6.晶体三极管作开关应用时一般工作在输出特性曲线的饱和区和截止区。

7.TTL三态门的输出有三种状态:

高电平、低电平和高阻状态。

8.集电极开路门的英文缩写为OC门,工作时必须外加上拉电阻_和电源。

9.一个2线—4线译码器,其输入端的数目与输出端数目相比较,后者较—。

10.输出n位代码的二进制编码器,一般有玺个输入信号端。

11•全加器是指能实现两个加数和(低位)进位信号____三数相加的算术运算逻辑电路。

12.时序逻辑电路的输出不仅与当前输入状态有关,而且与—输出的原始状态—有关。

13.与非门构成的基本RS锁存器的特征方程是S+RQn_,约束条件是RS=0

同步时序电路和

14•时序逻辑电路中,按照触发器的状态是否同时发生变化可分为异步时序电路。

15.JK触发器当J=K=—___时,触发器Qn+1=Qn。

16•用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成

的脉冲周期T__0.7(R1+2R2)C__。

17.A/D转换需要经过采样、保持、量化和编码四个步骤。

18.根据D/A转换器分辨率计算方法,4位D/A转换器的分辨率为6.7%。

19.DAC的转换精度包括分辨率和转换误差。

20.为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率

fimax的关系是fs》2imax。

21•在A/D转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称采

样。

22.在A/D转换中,用二进制码表示指定离散电平的过程称为量化。

23.CPLD的含义是复杂可编程逻辑器件。

24.MAX+PLUSH中用于仿真文件的编辑器是波形编辑器。

25.MAX+PLUSn中采用图形编辑器设计时的后缀名为gdf。

26.在MAX+PLUSn集成环境下,为图形文件产生一个元件符号的主要用途是被高层次电路设计调用。

27.VHDL语言中,实体定义设计的输入输出端口。

28.STD库是VHDL语言的标准库,包含了VHDL语言中的标准包集合。

29.VHDL语言程序中,关键字实体的英文是entity。

30.VHDL语言程序中,关键字结构体的英文是Architecture。

31.VHDL语言程序保存时的文件名必须与实体名相同。

32.F<=(AANDB)OR(NOTAANDNOTB)运算的结果是_ABAB(同或)。

33.VHDL语言中,逻辑操作符“NXOR的功能是同或。

1、逻辑代数的三种.基本运算规贝U代入定理、反演定理、对偶定理。

2、逻辑函数的描述方法有逻辑函数式、逻辑图、波形图、卡诺图、逻辑真值表等。

3、将8k总位的RAM扩展为64kX8位的RAM,需用16片8k>4位的RAM,同时

还需用一片3线-8线译码器。

4、三态门电路的输出有高电平、低电平和高阻3

种状态。

5、Y=ABC+AD+C的对偶式为YD=(A+B+C)(A+D)C。

6、一个10位地址码、8位输出的ROM,其存储容量为8K或213。

7、若用触发器组成某十一进制加法计数器,需要4个触发器,有5

个无效状态。

8、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用施密特触发器电路。

9、图2所示电路中,74161为同步4位二进制加计数器,Rd为异步清零端,则该电路为六进制计数器。

n

10、图3所示电路中触发器的次态方程Qn+1为—AQ一。

KP5Q,a5卜」SI&1('<>—

3.写出下列公式:

AFA二1;tAU=B;AIAU=_A+B_•△十U=ab。

4•含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)°TTL、CMOS

电路中,工作电压为5V的是TTL;要特别注意防静电的是CMOS。

5.要对256个存贮单元进行编址,则所需的地址线是8条。

6.输出端一定连接上拉电阻的是OC门;三态门的输出状态有丄、_0_、高阻态三种

状态。

7.施密特触发器有2个稳定状态•,多谐振荡器有0个稳定状态。

&下图是由触发器构成的时序逻辑电路。

试问此电路的功能是移位寄存器,

是同步时序电路(填同步还是异步),当Rd=1时,QoQiQ2Q3=0000,当Rd=0,

Di=1,当第二个CP脉冲到来后,Q°Q1Q2Q3=0100。

稳态。

以上三种电路均可由555定时器外接少量阻容元件构成。

5.

常用逻辑门电路的真值表如右图所示,则F1、F2、F3分

别属于何种常用逻辑门。

F1同或,F2与非门,F3A

或非。

6.OC门的输出端可并联使用,实现线与功能:

三态门

的输出状态有0、_!

高阻三种状态。

7.时序逻辑电路的输出不仅和输入有关,而且还与

电路原来状态有关。

1.(11001101011.101)2=1647.62510=1011001000111.011000100101_8421BCD

2.已知N的补码是1.10110101,则N的原码是1.01001011:

反码是1.10110100

3.假设乙为电路的输出,为为电路的输入,yi为电路的状态,乙=fi(X1…xn,y1…yn),i=1,2…r,乙描述的是组合逻辑电路;Zi=fi(x1…xn),i=1,2…r,乙描述的

是时序逻辑电路。

5.如用0V表示逻辑1,-10V表示逻辑0,这属于正逻辑。

6.不会出现的变量取值所对应的最小项叫约束项。

7•对160个符号进行二进制编码,则至少需要_8位二进制数。

&逻辑函数F=ABBC的最小项之和表达式为ABCABCABCABC。

9.三态门除了输出高电平和低电平之外,还有第三种输出状态,即高阻态状态。

10.RS触发器的特性方程为Qn1*SRQ、_SR=0__

1.二进制码11011010表示的十进制数为218,十六进制为DA。

2.D触发器的特征方程为QnD,JK触发器的特征方程为Qn1JQKQ。

3.在数字电路中三极管工作在_0和J状态,所以数字电路只有两个状态。

4.A=(-59)10,A的原码是1111011,补码是1000101。

5.使用与非门时多余的输入端应接高电平,或非门多余的输入端应接低电平。

6•如果对72个符号进行二进制编码,则至少要7_位二进制代码。

7.函数丫AABA(CD),其反函数为AAB(ACD),对偶式为

AAB(ACD)。

6.米利型时序电路输出信号与_输入_和_触发器状态_有关,没有输入变量的时序电路

又称穆尔型电路。

————

7.如果某计数器中的触发器不是同时翻转,这种计数器称为异步计数器,n进制计数

器中的n表示计数器的_计数状态个数_,最大计数值是n-1_o(图一)

1•逻辑函数有四种表示方法,它们分别是(真值表)(逻辑图)(逻辑表达式)(卡诺图)。

2.将2004个“1”异或起来得到的结果是(0)。

3•由555定时器构成的三种电路中,(施密特触发器)(单稳态触发器)是脉冲的整形电路。

4.TTL器件输入脚悬空相当于输入(高)电平。

5.基本逻辑运算有:

(与八(或)和(非)运算。

6•采用四位比较器对两个四位数比较时,先比较(最高)位。

7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;

&如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器

9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL)电路和

(CMOS)电路。

10.施密特触发器有

(2)个稳定状态•,多谐振荡器有(0)个稳定状态。

11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;

12.两二进制数相加时,不考虑低位的进位信号是(半)加器。

13.不仅考虑两个本位(低位)相加,而且还考虑来自低位进位相加的运算电路,称为全加器。

14.时序逻辑电路的输出不仅和该时刻输入变量的取值有关,而且还与该时刻电路所处的状态有关。

15.计数器按CP脉冲的输入方式可分为同步计数器和异步计数器。

16.触发器根据逻辑功能的不同,可分为RS触发器、T触发器、T,触发器、JK触发器、D触发器等。

17.根据不同需要,在集成计数器芯片的基础上,通过采用反馈归零法、预置数法、进位输出置最小数法等方法可以实现任意进制的技术器。

18.4.一个JK触发器有2个稳态,它可存储」位二进制数。

19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。

20.把JK触发器改成T触发器的方法是J=K=T。

1•逻辑代数的三个重要规则是代入规则、对偶规则、反演规则。

2.0C门称为集电极开路门,多个0C门输出端并联到一起可实现线与功能。

3•触发器有2个稳态,存储8位二进制信息要8个触发器。

4.寄存器按照功能不同可分为两类:

移位寄存器和数码寄存器。

5•施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要

的参数为脉宽。

6存储器的存储容量和存取时间是反映系统性能的两个重要指标。

7.将模拟信号转换为数字信号,需要经过采样」持」化』码四个过程。

8.存储器的存储容量是指存储单元的总和。

某一存储器的地址线为A14〜

Ao,数据线为D3〜Do,其存储容量是215X4。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 研究生入学考试

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1