数电复习题文档格式.docx
《数电复习题文档格式.docx》由会员分享,可在线阅读,更多相关《数电复习题文档格式.docx(8页珍藏版)》请在冰豆网上搜索。
第3章逻辑门电路
各种门的逻辑功能及应用;
三态逻辑门及集电极开路逻辑门的概念及应用;
集成逻辑门的性能参数及其物理意义;
集成逻辑门的种类、型号;
(集成逻辑门的内部电路不作考试要求。
)
补充题:
1.集电极开路的与非门也叫(OC),使用集电极开路的与非门,其输出端和电源之间应外接(上拉电阻)电阻。
2.三态门的输出端有(0)、
(1)和(Z)三种状态。
3.三态门输出为高阻状态时,(b)是正确的说法。
(a)用电压表测量指针不动(b)相当于悬空
(c)电压不高不低(d)测量电阻指针不动
4.以下电路中可以实现“线与”功能的有(c):
(a)与非门(b)三态输出门(c)集电极开路门
5.最流行的数字IC是(TTL)和(CMOS)集成电路。
6.字母TTL代表(transistortransistorlogic),
7.字母CMOS代表(complementarymetaloxidesemicoductor)。
8.(高级肖特基)TTL子系列传输延时最短?
(低功耗和高级低功耗肖特基)TTL子系列功耗最小?
9.CMOS门电路比TTL门电路的集成度(高)、带负载能力(强)、功耗(小)。
10.对于TTL集成电路,如用万用表测得某输出端电压为2V,则输出电平为:
c
(a)高电平(b)低电平(c)既不是高电平也不是低电平
11.对于TTL集成电路,3V输入为(b)输入。
(a)禁止(b)高电平(c)低电平
12.对于TTL集成电路,0.5V输入为(c)输入。
13.输入信号经多级门传输到输出端所经过的门越多,总的延迟时间就(多)。
14.扇出系数N越大,说明逻辑门的负载能力(强)(强,弱)。
15.功耗极低是(a)数字IC系列的显著特点。
(a)CMOS(b)TTL
16.(a)集成电路的特点是具有很好的抗干扰能力。
17.所有TTL子系列的(b)特性都相同。
(a)速度(b)电压
18.TTL集成电路中,(高级肖特基TTL)子系列速度最快。
19.下列(c)不是TTL集成电路。
(a)74LS00(b)74AS00(c)74HC00(d)74ALS00
第4章组合逻辑电路
组合逻辑电路的分析:
给定逻辑电路(集成门构成的及常用中规模组合逻辑器件构成的),确定其逻辑功能;
组合逻辑电路的设计:
根据某实际问题和要求,设计出相应的逻辑电路。
该逻辑电路可用集成门实现或用译码器实现或用数据选择器实现;
常用中规模组合逻辑器件的功能及应用。
4.1.24.1.54.1.64.2.14.2.24.2.44.2.54.2.74.4.44.4.54.4.64.4.7
4.4.144.4.194.4.214.4.294.4.304.4.32
第5章锁存器与触发器
锁存器的概念及输出波形的画法;
D,JK触发器的逻辑功能及输出波形的画法;
D,JK触发器构成2、4分频电路;
D,JK触发器的异步置位端、异步清零端的作用及用法。
5.2.45.4.15.4.35.4.55.4.65.4.75.4.8
第6章时序逻辑电路
同步时序逻辑电路分析;
异步时序逻辑电路分析;
同步时序逻辑电路的设计;
自启动功能的概念及判断;
移位寄存器74HC194的功能;
集成计数器74LS161(74HCT161或74LVC161)、74LS90(74HC390或74LS290)、74LS192的逻辑功能及应用:
掌握反馈清零法和反馈置数法构成任意进制计数器,既会分析,也会设计。
掌握上述集成计数器的扩展,即多片集成计数器构成任意进制计数器。
6.1.26.1.36.2.16.2.26.2.36.2.46.2.66.3.36.3.46.3.66.5.96.5.106.5.116.5.126.5.136.5.146.5.156.5.166.5.176.5.186.5.19
第7章存储器
RAM、ROM的概念,字、字长、地址、存储单元、存储容量等;
存储器的位扩展、字扩展方法;
存储器数据线根数、地址线根数、地址范围的确定;
SRAM、DRAM的存储单元电路及存储数据原理的区别。
7.1.1~7.1.47.2.5
第8章脉冲波形的变换与产生
集成单稳态触发器、集成施密特触发器的用法;
采用石英晶体的多谐振荡器;
555定时器及应用:
(1)555定时器构成施密特触发器
(2)555定时器构成单稳态触发器
(3)555定时器构成多谐振荡器
包括:
电路形式、工作原理、参数计算和输出波形画法;
555定时器在实际生活或工作中的应用分析。
8.1.38.1.48.2.28.4.38.4.48.4.5
第9章A/D及D/A
A/D及D/A的基本概念、输出与输入之间的正比例关系;
集成A/D及集成D/A的使用方法;
A/D转换的4个基本过程;
A/D及D/A的性能指标特别是分辨率的物理意义;
量化、量化单位、量化误差的概念;
不同结构的A/D转换器的工作原理及特点;
A/D及D/A的简单计算。
9.1.19.1.29.1.49.1.59.1.69.2.1
第9章补充题:
1.D/A转换器的转换特性,是指其输出(模拟量)(模拟量,数字量)和输入(数字量)(模拟量,数字量)之间的转换关系。
2.如果D/A转换器输入为n位二进制数Dn-1Dn-2…D1D0,Kv为其电压转换比例系数,则输出模拟电压为
)。
3.常见的D/A转换器有(二进制权电阻网络)D/A转换器、(倒T型电阻网络)D/A转换器、(权电流型D/A转换器)D/A转换器、(权电容网络)D/A转换器、以及(开关树型)D/A转换器等几种类型。
4.如分辨率用D/A转换器的最小输出电压VLSB与最大输出电压VFSR的比值来表示。
则8位D/A转换器的分辨率为(
5.已知D/A转换电路中,当输入数字量为10000000时,输出电压为6.4V,则当输入为01010000时,其输出电压为( 4V )。
6.某8位A/D转换器的输入模拟电压满量程为5V,当输入电压为1.96V时,求对应的输出数字量?
7.A/D转换器的转换过程通过(采样)、(保持)、(量化)和(编码)四个步骤完成。
8.A/D转换器采样过程中要满足采样定理,即采样频率(的一半大于)输入信号的最大频率。
9.A/D转换器量化误差的大小与(量化的方法)和(编码位数)有关。
10.A/D转换器按照工作原理的不同可分为(直接)A/D转换器和(间接)A/D转换器。
11.如果将一个最大幅值为5.1V的模拟信号转换为数字信号,要求模拟信号每变化20mV能使数字信号最低位LSB发生变化,那么应选用(8)位的A/D转换器。
12.已知A/D转换器的分辨率为8位,其输入模拟电压范围为0~5V,则当输出数字量为10000001时,对应的输入模拟电压为(2.53)。
六、时序逻辑电路如图4所示,
(1)写出驱动方程(激励方程)、时钟方程、状态方程和输出方程。
(2)画出完整的状态转换图(顺序按Q1Q0排列)。
(3)确定电路的逻辑功能。
(4)检查能否自启动。
解
(1)驱动方程:
图4
(3)此电路为模为4的减计数器.Z为借位信号
(4)此电路能自启动.
八、某控制系统要求产生的信号
、
与系统时钟CP的时序关系如图6所示,试用4位二进制计数器74HCT161、集成单稳74LS121设计该信号产生电路,画出电路图。
图6
注意:
还有其他的设计方法
九、分析如图示电路:
(1)请说明555构成什么类型的电路?
(2)画出移位寄存器74LS194构成的计数器的状态图;
(3)画出移位寄存器各输出端的波形。
(1)多谐振荡器电路
(2)
(3)
试确定它是几进制计数器。
图在11111111时同步置01010010,为174进制计数器。
(82-255)
考试说明:
课程成绩由两部分组成:
期末考试70%,平时成绩30%
期末考试的内容增加机考部分:
试卷笔试80%,实验部分的机考20%
试卷笔试内容将增加实验中可编程部分的内容