数字电子钟基于Multisim.docx

上传人:b****1 文档编号:17410164 上传时间:2023-04-24 格式:DOCX 页数:6 大小:93.20KB
下载 相关 举报
数字电子钟基于Multisim.docx_第1页
第1页 / 共6页
数字电子钟基于Multisim.docx_第2页
第2页 / 共6页
数字电子钟基于Multisim.docx_第3页
第3页 / 共6页
数字电子钟基于Multisim.docx_第4页
第4页 / 共6页
数字电子钟基于Multisim.docx_第5页
第5页 / 共6页
点击查看更多>>
下载资源
资源描述

数字电子钟基于Multisim.docx

《数字电子钟基于Multisim.docx》由会员分享,可在线阅读,更多相关《数字电子钟基于Multisim.docx(6页珍藏版)》请在冰豆网上搜索。

数字电子钟基于Multisim.docx

数字电子钟基于Multisim

CKBOODwasrevisedintheearlymorningofDecember17,2020.

 

数字电子钟基于Multisim

基于Multisim10——数字电子钟的设计

学校:

河南理工大学

院系:

计算机学院通信工程

姓名:

罗韬

指导老师:

苏玉娜

日期:

2013年01月07日

一、设计基本要求、设计目的

随着现代电子技术的发展,人们正处于一个信息时代,现代信息的存储、处理和传输越来越趋于数字化,数字逻辑几乎应用于每一电子设备或电子系统中。

掌握基数字电路技术基础,已成为当代工科大学生的基本要求。

此次要求是设计一个常用的二十四进制数字电子钟,设计的基本要求如下:

1.采用七段数码管显示,显示范围为00时00分00秒到23时59分59秒;

2.电路具有时间校正功能,暂停功能。

设计实验平台采用Multisim10软件并进行仿真。

二、基本元器件的选择与原理

随着数字电子技术的飞速发展,现已生产出形式各异,功能强大的各种元器件,以满足在不同场合、不同条件下的设计要求。

选择适合自己设计的元器件,可最大程度的实现高效、节能等等要求。

2.1多谐振荡器

单稳态触发器和施密特触发器主要用于脉冲的整形,多谐振荡器则用于产生脉冲信号。

而利用555集成定时器,可以方便地构成施密特触发器、单稳态触发器和多谐振荡器,并且带负载能力较强。

此次数字电子钟的计数脉冲则由多谐振荡器提供。

脉冲频率取决于RC定时电路。

在Multisim10下构建多谐振荡器,如下图:

振荡周期T=0.7(R43+2*R44)*C1

振荡频率f=1/T

当R43=R44=5.1KΩ,C1=100nF时,T≈1ms。

2.2计数器

计数器——用于统计输入脉冲CP个数的电路。

计数器的分类:

按照计数进制可分为二进制计数器和非二进制计数器;按数字的增减趋势可分为加法计数器、减法计数器和可逆计数器;按计数器中触发器是否与计数脉冲同步可分为同步计数器和异步计数器。

此次设计电子钟统一使用74LS161计数芯片。

74LS161是一种4位二进制同步加法计数器。

(采用下降沿触发方式)

74LS161的功能表

清零

预置

使能

时钟

预置数据输入

输出

工作模式

RD

LD

EP

ET

CP

D3

D2

D1

D0

Q3

Q2

Q1

Q0

0

X

X

X

X

X

X

X

X

0

0

0

0

异步清零

1

0

X

X

d3

d2

d1

d0

d3

d2

d1

d0

同步置数

1

1

0

X

X

X

X

X

X

保持

数据保持

1

1

X

0

X

X

X

X

X

保持

数据保持

1

1

1

1

X

X

X

X

计数

加法计数

2.2.1分秒位实现六十进制

电子钟的分秒位是六十进制,在Multisim中电路设计如图:

U1(秒数个位)芯片CP端接多谐振荡器,通过与非门实现同步置数、与门与非门共同作用实现向高位进一。

各芯片EP、ET、LOAD端直接接5V电源。

2.2.2小时位实现二十四进制

电子钟的小时位是六十进制,在Multisim中电路设计如图:

同样通过与非门实现同步置数、与门与非门共同作用实现向高位进一。

各芯片EP、ET、LOAD端直接接5V电源。

2.3译码器和显示器

2.3.1译码器

译码器——将输入的代码转换成特定的输出信号。

七段显示译码器74LS48是一种与共阴极数字显示器配合使用的集成译码器,它的功能是将输入的4位二进制代码转换成显示器所需要的七个段信号a~g。

a~g为译码输出端,与显示器端口一一对应相接。

芯片如下图:

具体功能表如下:

74LS48的逻辑功能表

功能(输入)

输入

输入/输出

显示

字体

LT

RBI

A3

A2

A1

A0

BI/RBO

0

1

1

0

0

0

0

1

0

1

1

X

0

0

0

1

1

1

2

1

X

0

0

1

0

1

2

3

1

X

0

0

1

1

1

3

4

1

X

0

1

0

0

1

4

5

1

X

0

1

0

1

1

5

6

1

X

0

1

1

0

1

6

7

1

X

0

1

1

1

1

7

8

1

X

1

0

0

0

1

8

9

1

X

1

0

0

1

1

9

10

1

X

1

0

1

0

1

11

1

X

1

0

1

1

1

12

1

X

1

1

0

0

1

13

1

X

1

1

0

1

1

14

1

X

1

1

1

1

15

1

X

1

1

1

1

1

灭灯

X

X

X

X

X

X

0

灭零

1

0

0

0

0

0

0

实灯

0

X

X

X

X

X

1

8

我们只用到十进制显示即可。

2.3.2七段数码管

可将经过译码器译码后的输入信号直观地显示出来,需注意的是,CA型七段数码管一端接电源,而CK型则接地,a~g端需先接电阻(1KΩ即可)后才能与译码器相接。

颜色自选。

2.4其他元器件

还需电源、电阻(1KΩ)、开关、二极管若干。

三、虚拟实验平台与仿真

Multisim是美国国家仪器(NI)有限公司推出的以Windows为基础的仿真工具,适用于板级的模拟/数字电路板的设计工作。

它包含了电路原理图的图形输入、电路硬件描述语言输入方式,具有丰富的仿真分析能力。

本次设计实验采用Multisim10汉化版本。

3.1基本数字时钟的实现

未加任何控制端,没有暂停和校对功能,最基础的数字时钟的设计电路图如下:

3.2拥有暂停功能、校对功能的数字时钟

通过与门实现暂停功能和校对功能,能分别对小时位,分钟位,秒钟位进行校对。

当断开J1开关,时钟将停止计数,并保持时刻的显示。

最高能以每10秒的校对精确度对时钟进行校对,每断开一次开关,将产生一次下降沿,并使计数器进1。

校正完成后需将所有的开关都呈闭合状态。

具体电路设计图如下:

四、参考文献

[1]数字电子技术基础/艾永乐,付子义主编.—北京中国电力出版社,2008年.

[2]计算机辅助电路分析——Mulitisim,重庆大学电工电子实验教学示范中心.

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 农林牧渔 > 林学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1