信号发生器调研报告Word格式.docx
《信号发生器调研报告Word格式.docx》由会员分享,可在线阅读,更多相关《信号发生器调研报告Word格式.docx(6页珍藏版)》请在冰豆网上搜索。
近年来由于电子器件的发展以及数字化微处理器技术的发展,信号发生器有了迅速的发展,出现了合成信号发生器、程控信号发生器等新种类。
各类信号发生器的性能指标也都有了大幅度提高,据调查得知,在低价格、高时钟频率、高性能的新一代DDS问世后,以后信号发生器的发展不可估量!
信号发生器应用己经遍及国民经济的各个领域,深入了人们的日常生活。
增加课题应用技术的论述,所以我选择利用FPGA实现信号发生器的设计
我作为新时代大学生中的一员,在学习了通信工程专业知识后,又加入了WNC企业中实习。
实物接触应用机会多了,对信号发生器了解日渐加深,我想把理论知识转变为实际运用——完成信号发生器的设计与实现。
在实际操作中找到自己不足,学习更全面的知识应用。
自六十年代以来,信号发生器迅速的发展,种类繁多,可分为:
1、正弦信号发生器:
正弦信号主要用于测量电路和系统的频率特性、非线性失真、增益及灵敏度等。
按频率覆盖范围分为低频信号发生器、高频信号发生器和微波信号发生器;
按输出电平可调节范围和稳定度分为简易信号发生器(即信号源)、标准信号发生器(输出功率能准确地衰减到-100分贝毫瓦以下)和功率信号发生器(输出功率达数十毫瓦以上);
按频率改变的方式分为调谐式信号发生器、扫频式信号发生器、程控式信号发生器和频率合成式信号发生器等。
2、低频信号发生器:
包括音频(200~20000赫)和视频(1赫~10兆赫)范围的正弦波发生器。
主振级一般用RC式振荡器,也可用差频振荡器。
为便于测试系统的频率特性,要求输出幅频特性平和波形失真小。
3、高频信号发生器:
频率为100千赫~30兆赫的高频、30~300兆赫的甚高频信号发生器。
一般采用LC调谐式振荡器,频率可由调谐电容器的度盘刻度读出。
主要用途是测量各种接收机的技术指标。
输出信号可用内部或外加的低频正弦信号调幅或调频,使输出载频电压能够衰减到1微伏以下。
(图1)的输出信号电平能准确读数,所加的调幅度或频偏也能用电表读出。
此外,仪器还有防止信号泄漏的良好屏蔽。
4、微波信号发生器:
从分米波直到毫米波波段的信号发生器。
信号通常由带分布参数谐振腔的超高频三极管和反射速调管产生,但有逐渐被微波晶体管、场效应管和耿氏二极管等固体器件取代的趋势。
仪器一般靠机械调谐腔体来改变频率,每台可覆盖一个倍频程左右,由腔体耦合出的信号功率一般可达10毫瓦以上。
简易信号源只要求能加1000赫方波调幅,而标准信号发生器则能将输出基准电平调节到1毫瓦,再从后随衰减器读出信号电平的分贝毫瓦值;
还必须有内部或外加矩形脉冲调幅,以便测试雷达等接收机。
5、扫频和程控信号发生器:
扫频信号发生器能够产生幅度恒定、频率在限定范围内作线性变化的信号。
在高频和甚高频段用低频扫描电压或电流控制振荡回路元件(如变容管或磁芯线圈)来实现扫频振荡;
在微波段早期采用电压调谐扫频,用改变返波管螺旋线电极的直流电压来改变振荡频率,后来广泛采用磁调谐扫频,以YIG铁氧体小球作微波固体振荡器的调谐回路,用扫描电流控制直流磁场改变小球的谐振频率。
扫频信号发生器有自动扫频、手控、程控和远控等工作方式。
6、频率合成式信号发生器:
这种发生器的信号不是由振荡器直接产生,而是以高稳定度石英振荡器作为标准频率源,利用频率合成技术形成所需之任意频率的信号,具有与标准频率源相同的频率准确度和稳定度。
输出信号频率通常可按十进位数字选择,最高能达11位数字的极高分辨力。
频率除用手动选择外还可程控和远控,也可进行步级式扫频,适用于自动测试系统。
直接式频率合成器由晶体振荡、加法、乘法、滤波和放大等电路组成,变换频率迅速但电路复杂,最高输出频率只能达1000兆赫左右。
用得较多的间接式频率合成器是利用标准频率源通过锁相环控制电调谐振荡器(在环路中同时能实现倍频、分频和混频),使之产生并输出各种所需频率的信号。
这种合成器的最高频率可达吉赫。
高稳定度和高分辨力的频率合成器,配上多种调制功能(调幅、调频和调相),加上放大、稳幅和衰减等电路,便构成一种新型的高性能、可程控的合成式信号发生器,还可作为锁相式扫频发生器。
7、函数发生器:
又称波形发生器。
它能产生某些特定的周期性时间函数波形(主要是正弦波、方波、三角波、锯齿波和脉冲波等)信号。
频率范围可从几毫赫甚至几微赫的超低频直到几十兆赫。
除供通信、仪表和自动控制系统测试用外,还广泛用于其他非电测量领域。
图2为产生上述波形的方法之一,将积分电路与某种带有回滞特性的阈值开关电路(如施米特触发器)相连成环路,积分器能将方波积分成三角波。
施米特电路又能使三角波上升到某一阈值或下降到另一阈值时发生跃变而形成方波,频率除能随积分器中的RC值的变化而改变外,还能用外加电压控制两个阈值而改变。
将三角波另行加到由很多不同偏置二极管组成的整形网络,形成许多不同斜度的折线段,便可形成正弦波。
另一种构成方式是用频率合成器产生正弦波,再对它多次放大、削波而形成方波,再将方波积分成三角波和正、负斜率的锯齿波等。
对这些函数发生器的频率都可电控、程控、锁定和扫频,仪器除工作于连续波状态外,还能按键控、门控或触发等方式工作。
8、脉冲信号发生器:
产生宽度、幅度和重复频率可调的矩形脉冲的发生器,可用以测试线性系统的瞬态响应,或用模拟信号来测试雷达、多路通信和其他脉冲数字系统的性能。
脉冲发生器主要由主控振荡器、延时级、脉冲形成级、输出级和衰减器等组成。
主控振荡器通常为多谐振荡器之类的电路,除能自激振荡外,主要按触发方式工作。
通常在外加触发信号之后首先输出一个前置触发脉冲,以便提前触发示波器等观测仪器,然后再经过一段可调节的延迟时间才输出主信号脉冲,其宽度可以调节。
有的能输出成对的主脉冲,有的能分两路分别输出不同延迟的主脉冲。
9、随机信号发生器:
随机信号发生器分为噪声信号发生器和伪随机信号发生器两类。
10、噪声信号发生器:
完全随机性信号是在工作频带内具有均匀频谱的白噪声。
常用的白噪声发生器主要有:
工作于1000兆赫以下同轴线系统的饱和二极管式白噪声发生器;
用于微波波导系统的气体放电管式白噪声发生器;
利用晶体二极管反向电流中噪声的固态噪声源(可工作在18吉赫以下整个频段内)等。
噪声发生器输出的强度必须已知,通常用其输出噪声功率超过电阻热噪声的分贝数(称为超噪比)或用其噪声温度来表示。
噪声信号发生器主要用途是:
①在待测系统中引入一个随机信号,以模拟实际工作条件中的噪声而测定系统的性能;
②外加一个已知噪声信号与系统内部噪声相比较以测定噪声系数;
③用随机信号代替正弦或脉冲信号,以测试系统的动态特性。
例如,用白噪声作为输入信号而测出网络的输出信号与输入信号的互相关函数,便可得到这一网络的冲激响应函数。
11、伪随机信号发生器:
用白噪声信号进行相关函数测量时,若平均测量时间不够长,则会出现统计性误差,这可用伪随机信号来解决。
当二进制编码信号的脉冲宽度墹T足够小,且一个码周期所含墹T数N很大时,则在低于fb=1/墹T的频带内信号频谱的幅度均匀,称为伪随机信号。
只要所取的测量时间等于这种编码信号周期的整数倍,便不会引入统计性误差。
二进码信号还能提供相关测量中所需的时间延迟。
伪随机编码信号发生器由带有反馈环路的n级移位寄存器组成,所产生的码长为N=2-1。
二.国内外发展状况
1、发展史:
单片微型计算机简称信号发生器,是指集成在一块芯片上的计算机,信号发生器的产生与发展和微处理器的产生与发展大体同步自1971年美国Intel公司首先推出4位微处理器以来它的发展到目前为止大致可分为5个阶段:
第1阶段(1971~1976):
信号发生器发展的初级阶段。
发展了各种4位信号发生器。
第2阶段(1976~1980):
初级8位机阶段。
以1976年Intel公司推出的MCS—48系列为代表,采用将8位CPU、8位并行I/O接口、8位定时/计数器、RAM和ROM等集成于一块半导体芯片上的单片结构,功能上可满足一般工业控制和智能化仪器、仪表等的需要。
第3阶段(1980~1983):
高性能信号发生器阶段。
这一阶段推出的高性8位信号发生器普遍带有串行口,有多级中断处理系统,多个16位定时器/计数器。
片内RAM、ROM的容量加大且寻址范围可达64KB。
第4阶段(1983~80年代末):
16位信号发生器阶段。
1983年Inte公司又推出了高性能的16位信号发生器MCS—96系列,网络通信能力有显着提高。
第5阶段(90年代):
信号发生器在集成度、功能、速度、可靠性、应用领域等全方位向更高水平发展。
2、现状:
目前,信号发生器正朝着高性能和多品种方向发展,尤其是八位信号发生器已成为当前信号发生器中的主流。
信号发生器的发展具体体现在如下四个方面:
(1)CPU功能增强:
CPU功能增强主要表现在运算速度和精度的提高方面。
为了提高运算速度和精度,信号发生器通常采用布尔处理机和把CPU的字长增加到16位或32位。
例如MCS—96/98和HPCI6040等信号发生器。
(2)内部资源增多:
ROM容量已达32KB,RAM数量已达1KB,并具有掉电保护功能,常用I/O电路有串行和并行I/O接口,A/D和D/A转换器,定时器/计数器,定时输出和信号捕捉输入,系统故障监测和DMA通道电路等。
(3)引脚的多功能化:
随着芯片内部功能的增强和资源的丰富,信号发生器所需的引脚数也会相应增加,这是不可避免的。
例如:
一个能寻址1MB存储空间的信号发生器需要20条地址线和8条数据线。
太多的引脚不仅会增加制造时的困难,而且也会使芯片的集成度大为减小。
为了减少引脚数量,提高应用灵活性,信号发生器中普遍采用一脚多用的设计方案。
(4)低电压和低功耗:
在许多应用场合,信号发生器不仅要有很小的体积,而且还需要较低的工作电压和极小的功耗。
因此,信号发生器普遍采用CHMOS工艺,并增加空闲和掉电两种工作方式。
三.研究内容
本课题要求对信号发生器采用编程语言进行设计实现,并用仿真软件进行验证。
可以综合运用前序课程《电力电子技术》、《电子设计自动化(EDA)》、《通信原理》等课程中的相关内容,结合图书馆资源完成对整个控制结构的设计,以采用编程语对信号发生器进行设计实现并仿真验证,具有一定的实际意义。
学习相关资料,在掌握工作原理的基础上,运用Verilog数字设计和EDA知识,完成设计与实现。
四.研究方法及手段
第一,通过查阅资料、自我学习以及向他人请教,掌握概念和基本思路,并在此基础上总结方法。
第二,自我分析,查阅资料提出信号发生器实现的办法;
第三,明确制作类型,选择相应的电位器、电压放大器、衰减器、功率放大器等。
第四,利用QuartusⅡ进行编程调试,仿真验证。
设计过程中要注意如下几点:
(1)注意理解掌握各种分段方式的异同点。
(2)设计信号发生器时,通过插入死区延迟时间有效地防止逆变器桥臂短路事故的发生。
(3)震荡现象。
由于FPGA的编程软件QuartusⅡ自身带有一些IP核使得编程实现SVPWM会相对简单一些,所以要对FPGA的编程语言VHDL进行详细的了解并掌握。
参考各种相关文献进行学习,掌握其中的要点,结合自己所学,对SVPWM进行编程设计以及仿真验证,以达到课题要求。
五.毕业设计进度计划
第一周:
实习调研,根据题目,查找课题相关资料文献,初步从整体上了解课题。
并撰写调研报告。
第二周:
学习相关资料,完成并上交不少于3000字的调研报告,学习编程语言VHDL的语法。
第三周:
继续学习相关资料,开始翻译相关的外文文献,学习编程语言VHDL的语法。
第四周:
继续学习相关资料,完成并上交不少于3000字的与研究内容相关的英文文章翻译,学习编程语言VHDL的语法。
第五周:
阅读国内外有关的相关资料并总结信号发生器的特点,学习编程语言VHDL的语法。
第六周:
总结分析信号发生器的工作原理,进行分块总结,确定总体方案。
第七周:
阅读资料,理解掌握信号发生器各个分块工作原理,学习编程语言VHDL的语法。
第八周:
根据总体方案对各个分块进行编程实现,生成分块IP核。
第九周:
第十周:
将各个分块的IP核进行综合调试。
第十一周:
检查验证最终综合模块的工作情况,进行错误纠正。
第十二周:
继续检查修改各个模块的工作情况,并修改错误。
第十三周:
完善修改综合程序,进行最终的结果仿真,验证结果,撰写毕业论文提纲,规划论文内容,并开始着手写毕业论文初稿。
第十四周:
整理材料,文件图标等,完成毕业论文的撰写,交指导教师审查。
第十五周:
论文修改,打印,装订成册,并提交。
复习各种资料,准备答辩。
第十六周:
答辩,毕业论文成绩评定。
第十七周:
整理毕业论文及相关资料,完成成册。
六.主要参考文献
[1]中国信号发生器行业现状调研分析及市场前景预测报告.报告编号:
159A71A
[2]韩广兴等编着.电子元器件与实用电路基础[M].电子工业出版社,2005
[3]康华光.电子技术基础(模拟部分)[M].高等教育出版社,2007
[4]康华光.电子技术基础(数字部分)[M].高等教育出版社,2007
[5]潘松.黄继业..EDA技术与VHDL[M].清华大学出版社,2005:
317—347
[6]李俊.EDA技术与VHDL编程[M].高等教育出版社,2012:
47—94
[7]李季.信号发生器发展浅析(上)[J].电子产品世界.2002(19)
[8]李季.信号发生器发展浅析(下)[J].电子产品世界.2002(19)
[9]张兰英.?
?
[D].哈尔滨理工大学2010
[10]PongPrototypingbyVHDL,2008:
56-63
[11]TestermanC,VanderGriendR.EvaluationofankleinstabilityusingtheBiodexStabilitySystem.[J].Foot&
ankleinternational/AmericanOrthopaedicFootandAnkleSociety[and]SwissFootandAnkleSociety,1999,20(5).