计算机组成原理试题.docx

上传人:b****5 文档编号:8297547 上传时间:2023-01-30 格式:DOCX 页数:12 大小:387.12KB
下载 相关 举报
计算机组成原理试题.docx_第1页
第1页 / 共12页
计算机组成原理试题.docx_第2页
第2页 / 共12页
计算机组成原理试题.docx_第3页
第3页 / 共12页
计算机组成原理试题.docx_第4页
第4页 / 共12页
计算机组成原理试题.docx_第5页
第5页 / 共12页
点击查看更多>>
下载资源
资源描述

计算机组成原理试题.docx

《计算机组成原理试题.docx》由会员分享,可在线阅读,更多相关《计算机组成原理试题.docx(12页珍藏版)》请在冰豆网上搜索。

计算机组成原理试题.docx

计算机组成原理试题

一、单项选择题(每题2分)

第二章:

1.指令格式中的地址结构是指( 1 )。

①指令中给出几个地址②指令中采用几种寻址方式

③指令中如何指明寻址方式④地址段占多少位

2.减少指令中地址数的办法是采用(1  )

①隐地址②寄存器寻址③寄存器间址④变址寻址

3.为了缩短指令中某个地址段(或地址码)的位数,有效的方法是采取( 4 )。

①立即寻址②变址寻址③间接寻址④寄存器寻址

4.零地址指令是采用(3  )方式的指令。

①立即寻址②间接寻址③堆栈寻址④寄存器寻址

5.单地址指令(3  )。

①只能对单操作数进行加工处理

②只能对双操作数进行加工处理

③既能对单操作数进行加工处理,也能对双操作数进行运算

④无处理双操作数的功能

6.三地址指令常用于( 3 )中。

①微型机②小型机③大型机④所有大﹑小﹑微机

7.在以下寻址方式中,哪一种可缩短地址字段的长度( 4 )。

①立即寻址②直接寻址③存储器间址④寄存器间址

8.隐地址是指(4)的地址。

①用寄存器号表示②存放在主存单元中

③存放在寄存器中④事先约定,指令中不必给出

9.堆栈指针SP的内容是

(1)。

①栈顶地址②栈底地址③栈顶内容④栈底内容

10.在浮点加减运算中,对阶的原则是

(2)。

①大的阶码向小的阶码对齐②小的阶码向大的阶码对齐

③被加数的阶码向加数的阶码对齐④加数的阶码向被加数的阶码对齐

第三章:

1.在同步控制方式中(3 )。

①各指令的执行时间相同②各指令占用的节拍数相同

③由统一的时序信号进行定时控制④CPU必须采用微程序控制方式                           

2.异步控制方式常用于( 3 )。

①CPU控制②微程序控制

③系统总线控制④CPU内部总线控制

3.采用异步控制的目的( 1 )。

1提高执行速度

2简化控制时序

3降低控制器成本

4支持微程序控制方式

4.通用寄存器是( 4 )。

1可存放指令的寄存器

2可存放程序状态字的寄存器

3本身具有计数逻辑与移位逻辑的寄存器

4可编程指定多种功能的寄存器

5.采用微程序控制的目的是(2  )。

1提高速度

2简化控制器设计与结构

3使功能很简单的控制器能降低成本

4不再需要机器语言

6.在微程序控制中,机器指令和微指令的关系是(2  )。

1每一条机器指令由一条微指令来解释执行

2每一条机器指令由一段微程序来解释执行

3一段机器指令组成的工作程序,可由一条微指令来解释执行

4一条微指令由若干条机器指令组成

7.三级时序系统提供的三级时序信号是( 3 )。

1指令周期、工作周期、节拍

2指令周期、机器周期、时钟周期

3工作周期、节拍、脉冲

4指令周期、微指令周期,时钟周期

8.组合逻辑设计方式的主要优点是(3)。

①设计效率高②易于扩展③产生微命令速度快④便于检查和调试

9.运算器是由多种部件组成的,其核心部件是(4)。

①数据寄存器

②数据选择器③累加器④算术逻辑运算单元

10.中断向量表用来存放(②)。

①向量地址②中断服务程序入口地址

③返回地址④断点地址

11.在组合逻辑控制方式中,微命令由(③)产生。

①一条微指令②一段微程序③硬件电路④编码

第四章:

1.磁盘存储器多用作(3)

(1)主存

(2)高速缓存(3)辅存(4)固存

2.主存储器一般

(1)

(1)采用奇偶校验

(2)采用海明校验

(3)采用循环码校验(4)需同时采用两种校验

3.动态RAM的特点是(4)

(1)工作中存储内容会产生变化

(2)工作中需动态的改变访问存地址(3)每次读出后,需根据原存内容重写一次

(4)每隔一定时间,需根据原存内容重写一次

4.表示主存容量,通常以

(2)为单位。

(1)数据块数

(2)字节数(3)扇区数(4)记录相数

5.在下列存储器中,(3)存取时间长短与信息所在的位置有关。

(1)主存

(2)高速缓存(3)磁带(4)固存

6.磁表面存储器所记录的信息

(1)

(1)能长期保存

(2)不能长期保存(3)读出后,原存信息既被破坏(4)读出若干次后要重写

7.静态RAM的特点是

(2)

(1)写入的信息静止不变

(2)在不停电的情况下,信息能长期保持不变

(3)只读不写,因而信息不再变化(4)停电后,信息仍能长久保持不变

8.CPU可直接变成访问的存储器是

(1)

(1)主存储器

(2)虚拟存储器(3)磁盘存储器(4)磁带存储器

9.在下列存储器中,允许随机访问的存储器是(4)

(1)磁带

(2)磁盘(3)磁鼓(4)半导体存储器

第五章:

1.不同工作速度的设备之间进行信息交换(3)

1必须采用异步控制

2必须采用同步控制

3即可以采用同步控制,也可以采用异步控制

4不能用时钟周期提供时间划分基准

2.响应中断(3)

1可在任一时钟周期结束时

2可在任一工作周期结束时

3必须在一条指令执行完毕时

4必须在执行完当前程序段时

3.外部接口是

(2)的逻辑部件

1CPU与系统总线之间

2系统总线与外部设备之间

3主存与外围设备之间

4运算器与外围设备之间

4.并行接口是指

(2)

1接口与系统总线之间采取

2接口与外围设备之间采取并行传送

3系统总线采用并行传送

4接口采用中断方式

6中断屏蔽字的作用是

(2)

①暂停外设对主存的访问

②暂停对某些中断的响应

③暂停对一切中断的响应

④暂停CPU对主存的访问

7向量中断的向量地址是(3)

 ①通过软件查询产生

②由中断总服务程序统一产生

③由中断源硬件提供

 ④由处理程序直接查表获得

8.在打印机接口中,一般采用(1 )

①中断方式

②DMA方式

③通道方式

④IOP方式

9、在DMA传送阶段,总线控制权由(4)掌握。

①CPU②总线控制器

③外部设备④DMA控制器

10.从数据传送格式出发,常将接口划分为

(1)。

①并行接口与串行接口②同步接口与异步接口

③中断接口与DMA接口④通用接口与专用接口

11.DMA方式是指(4)。

①CPU与外设之间传输数据

②CPU与内存之间传输数据

③外设与外设之间传输数据④内存与外设之间传输数据

12.中断方式适用于(③)。

①批量I/O传送②高速I/O传送

③中、低速I/O传送④任意I/O传送

第六章:

1。

键盘输入装置(4)

(1)必须具有编码输出功能

(2)都采取非编码输出

(3)每个键必对应一根输出线

(4)可采用编码输出,也可采取非编码输出

2.打印机接口应选

(2)

(1)直接程序传送方式接口

(2)中断接口

(3)DMA接口

(4)既可选用中断接口,也可选用DMA接口

3.下列设备中,哪种适于通过DMA方式与主机进行信息交换(4)。

(1)键盘

(2)电传输入机

(3)针式打印机

(4)磁盘

4.字符显示器的字符发生器中,存放的是

(2)。

(1)字符的ASCII码

(2)字符的点阵信息

(3)字符代码所在单元的地址码

(4)字符的显示属性信息

二、判断题(每题2分)

第2章

1.在浮点加减运算中,对阶时既可以将小阶增大,也可以将大阶减小。

(错误)

2.采用隐地址可以减少指令中地址个数。

(正确)

3.浮点数的取值范围取决于阶码的位数,浮点数的精度取决于尾数的位数。

(正确)

4.一个正数的补码和它的原码相同,而一个负数的补码和它的原码不同。

(正确)

5.在浮点数表示中,引入规格化的目的是为了充分利用尾数部分的有效位数,使精度尽可能地高。

(正确)

6.指令中地址码部分所指定的寄存器中的内容是操作数的有效地址的寻址方式称为寄存器寻址。

(错误)

第3章

1.在补码除法中,上商规则是够减时商1(错误)

2.在补码除法中,如余数为正,则商1。

(错误)

3.补码除法与原码除法相反,够减商0,不够减商1.(错误)

4.在微程序控制方式中,一条机器指令由若干条微指令解释执行。

(正确)

5.采用组合逻辑控制方式便于修改与扩展指令系统的功能。

(错误)

6.加法器是构成运算器的主要部件,为了提高运算速度,运算器中通常都采用并行加法器。

(正确)

7.负数补码的移位规则:

数符不变,左移时空位补1,右移时空位补0。

(错误)

8.控制存储器是用来存放微程序的存储器,它的速度应该比主存储器的速度快。

(正确)

第4章

1.静态存储器是指在断电后仍能长期保持信息不变。

(错误)

2.动态存储器是指断电后信息将会丢失,因而在恢复供电后需要重写。

(正确)

3.静态存储器是依靠双稳态触发器来存储信息。

(正确)

4.在生成CRC校验码时,采用不同的生成多项式,所得到CRC校验码的校错能力是相同的。

(错误)

5.Cache存储器保存RAM存储器的信息副本,所以占部分RAM地址空间。

(错误)

6.主存与磁盘均用于存放程序和数据,一般情况下,CPU从主存取得指令和数据,如果在主存中访问不到,CPU才到磁盘中取得指令和数据。

(正确)

7.当CPU要访问数据时,它先访问虚存,之后再访问主存。

(错误)。

第5章

1.串行接口与CPU之间采用串行传送。

(错误)

2.磁盘存储器采用顺序访问方式。

(错误)

3.中断向量表中存放中断服务程序的入口地址。

(正确)

4.串行接口与系统总线之间一般采用串行方式传送数据。

(错误)

5.CPU通常在一个总线周期结束时响应中断请求。

(错误)

6.DMA方式具有随机性。

(正确)

第6章

1.显示器的刷新存储器(或称显示缓冲存储器)的容量是仅由分辨率决定的。

(错误)

2.帧是指显示器一次光栅扫描完整个屏幕构成的图像。

(正确)

3.若显示器的灰度级为16,则每个像素的显示数据位数至少是8。

(错误)

4.计算机的外围设备是指除了CPU和内存以外的其它设备。

(正确)

5.分辨率是指显示器一屏所能表示的像素的最大个数。

(正确)

三、简答题:

(每题6分)

1.冯.诺依曼思想包含哪些要点?

2.X补=11.110011,Y补=11.101101,试计算X补+Y补。

3.X补=11.101101,Y补=11.010011,计算X补-Y补。

4.在多级存储系统中,主存、CACHE、外存各起什么作用?

它们之间关系如何?

5.SRAM依靠什么原理存储信息?

DRAM又依靠什么原理存储信息?

6.欲写入代码10011100(不含效验位)

(1)采用奇效验,写出配效验位后的效验码

(2)采用偶效验,写出配效验位后的效验码

7.何谓局部存储器?

何谓共享存储器?

8.请说明中断的I/O控制方式的优缺点及应用场合。

9.请说明DMA的I/O控制方式的优缺点及应用场合。

10.简述CRT显示器由字符代码到字符点阵的转换过程。

四、应用题:

(每题10分)

1.拟出MOV(R1)+,X(R0)的指令流程。

FT:

M->IR,PC+1->PC

ST:

PC->MAR

M->MDR->C

C+R0->MAR

M->MDR->C

PC+1->PC

DT:

R1->MAR

R1+1->R1

ET:

C->MDR

MDR->M

PC->MAR

2.拟出SUB(R1)+,(R2))的指令流程。

FT:

M->IR,PC+1->PC

ST:

R2->MAR

M->MDR->C

DT:

R1->MAR

M->MDR->D

R1+1->R1

ET:

C-D->MDR

MDR->M

PC->MAR

3.某半导体存储器容量8Kx8位,可选RAM芯片容量2Kx4/片,地址总线A15-A0,双向数据线D7-D0。

请设计并画出存储逻辑图,并注明地址分配与片选逻辑式及片选信号。

4.某半导体存储器容量7Kx8位,其中固化区4Kx8,可选EPROM芯片容量2Kx8/片,随机读写区容量3Kx8,可选RAM芯片容量2Kx4/片、1Kx4/片,地址总线A15-A0,双向数据线D7-D0。

请设计并画出存储逻辑图,并注明地址分配与片选逻辑式及片选信号。

 

Welcome!

!

!

欢迎您的下载,

资料仅供参考!

 

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 外语学习 > 日语学习

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1