信号完整性分析信号反射.docx

上传人:b****5 文档编号:7834739 上传时间:2023-01-26 格式:DOCX 页数:12 大小:408.88KB
下载 相关 举报
信号完整性分析信号反射.docx_第1页
第1页 / 共12页
信号完整性分析信号反射.docx_第2页
第2页 / 共12页
信号完整性分析信号反射.docx_第3页
第3页 / 共12页
信号完整性分析信号反射.docx_第4页
第4页 / 共12页
信号完整性分析信号反射.docx_第5页
第5页 / 共12页
点击查看更多>>
下载资源
资源描述

信号完整性分析信号反射.docx

《信号完整性分析信号反射.docx》由会员分享,可在线阅读,更多相关《信号完整性分析信号反射.docx(12页珍藏版)》请在冰豆网上搜索。

信号完整性分析信号反射.docx

信号完整性分析信号反射

信号完整性:

信号反射

信号沿传输线向前传播时,每时每刻都会感受到一个瞬态阻抗,这个阻抗可能是传输线本身的,也可能是中途或末端其他元件的。

对于信号来说,它不会区分到底是什么,信号所感受到的只有阻抗。

如果信号感受到的阻抗是恒定的,那么他就会正常向前传播,只要感受到的阻抗发生变化,不论是什么引起的(可能是中途遇到的电阻,电容,电感,过孔,PCB转角,接插件),信号都会发生反射。

 

那么有多少被反射回传输线的起点?

衡量信号反射量的重要指标是反射系数,表示反射

电压和原传输信号电压的比值。

反射系数定义为:

ρ= 

其中:

Z1为变化前的阻

抗,Z2为变化后的阻抗。

假设PCB线条的特性阻抗为50欧姆,传输过程中遇到一个100欧姆的贴片电阻,暂时不考虑寄生电容电感的影响,把电阻看成理想的纯电阻,那么反射系

数为:

ρ=

,信号有1/3被反射回源端。

如果传输信号的电压是3.3V电压,反射电压就是1.1V。

 纯电阻性负载的反射是研究反射现象的基础,阻性负载的变化无非是以下四种情况:

阻抗增加有限值、减小有限值、开路(阻抗变为无穷大)、短路(阻抗突然变为0)。

 

阻抗增加有限值:

 

反射电压上面的例子已经计算过了。

这时,信号反射点处就会有两个电压成分,一部分是从源端传来的3.3V电压,另一部分是在反射电压1.1V,那么反射点处的电压为二者之和,即4.4V。

 

阻抗减小有限值:

 

仍按上面的例子,PCB线条的特性阻抗为50欧姆,如果遇到的电阻是30欧姆,则反射

系数为 ρ=

=-0.25,反射电压为3.3*(-0.25)V=-0.825V。

此时反射点电压为3.3V+(-0.825V)=2.475V。

 

开路:

 

开路相当于阻抗无穷大,反射系数按公式计算为1。

即反射电压3.3V。

反射点处电压为6.6V。

可见,在这种极端情况下,反射点处电压翻倍了。

 

短路:

 

短路时阻抗为0,电压一定为0。

按公式计算反射系数为-1,说明反射电压为-3.3V,因此反射点电压为0。

 

由于反射现象的存在,信号传播路径中阻抗发生变化的点,其电压不再是原来传输的电压。

这种反射电压会改变信号的波形,从而可能会引起信号完整性问题。

 

信号完整性分析---信号反射及阻抗匹配

信号反射产生的原因,当信号从阻抗为Z0 进入阻抗为Zl的线路时,由于阻抗不匹配的原因,有部分信号会被反射回来,也可以用 “传输线上的回波来概括”。

如果源端、负载端和传输线具有相同的阻抗,反射就不会发生了。

 

反射的影响:

 如果负载阻抗小于传输线阻抗,反射电压为负,反之,如果负载阻抗大于传输线阻抗,反射电压为正。

实际问题中,PCB上传输线不规则的几何形状,不正确的信号匹配,经过连接器的传输及电源平面不连续等因素均会导致反射情况发生,而表现出诸如过冲、下冲以及振荡等信号失真的现象。

 

过冲,当信号的第一个波峰超过原来设定的最大值,信号的第一个波谷超过原来设定的最大值时,为过冲,也就是冲过头了。

下冲,当信号的第二个波峰波谷超过设定值时,称为下冲。

过大的过冲会导致元件保护二极管损坏,而下冲严重时会产生假时钟,导致系统误读写操作。

 

如果过冲过大我们可以采用阻抗匹配的方式消除过冲。

震荡:

信号的反射也会引起信号震荡,而震荡的本质跟过冲/下冲是一样的,在一个周期,信号反复的过冲下冲我们称之为信号震荡。

震荡是消除电路多余能量的一种方式。

通过震荡的信号,可以将反射而产生的多余能量给消耗掉。

 欠阻尼(振铃)是指终端的阻尼小,过阻尼(环绕)是指终端的阻尼大了。

 (不只是分布式电路才会产生振荡,集总电路由于LC振荡也会产生振荡,其振荡的大小和电路的品质因素Q有关,Q值代表了电路号的衰减速度,Q值越高衰减越慢。

可以通过单位时间电路储存的能量与丢失的能量比值来衡量) Q<1/2的时候就不存在过冲或者振荡。

 

阻抗匹配,由于源端与负载端的阻抗不匹配才引起信号的反射,因此要进行阻抗匹配,从而降低反射系数,可以在源端串接阻抗,或者负载端并行接阻抗。

反射系数公式:

P=(Z1-Z0)/(Z1+Z0) 

 

阻抗匹配端接技术汇总 

单电阻端接 

经总结:

串联电阻匹配一般适用于单个负载的情况。

 一、 串行端接串行匹配:

(不太适用太高的高速) 

 

二 、并行端接并行匹配:

(更适用于高速)  

1、单电阻并行端接 

 

缺点:

降低了输出的高电平,匹配电阻接地会造成下降沿过快(接电源上升源变快),这样会导致波形占空比不平衡    

2、 戴维宁并行接法 

 

优点:

综合适用上下来电阻,平衡输出高低电平,减小因占空比失调能力消耗 

缺点:

静态直流功率过大,在TTL和CMOS电路中不常用。

 

3、并行AC端接 

 

优点:

AC端接避免较多的电源消耗, 

缺点:

由于电容的大小很难确定,大电容会吸收较大电流增加电源损耗,小电容则会减弱匹配效果,建议通过仿真来确定电容值。

 应用:

并联交流匹配一般用在多接收端和时钟信号线。

 (二极管端接法,此法不属于阻抗匹配的思路,而是通过二极管的钳位来减小过冲与下冲,尽管成本会提高,但是系统整体布局布线开销可能会减小,因为不需要考虑精确控制传输线的阻抗匹配,它的缺点在于二极管本身不会消耗振铃信号,因此反射回来的信号会对电源或者地产生噪声,开关速度不够高,对较高速系统不太适用) 

串扰:

如果足够细心你会发现,有时对于某根信号线,从功能上来说并没有输出信号,但测量时,会有幅度很小的规则波形,就像有信号输出。

这时你测量一下与它邻近的信号线,看看是不是有某种相似的规律!

对,如果两根信号线靠的很近的话,通常会的。

这就是串扰。

当然,被串扰影响的信号线上的波形不一定和邻近信号波形相似,也不一定有明显的规律,更多的是表现为噪声形式。

串扰在当今的高密度电路板中一直是个让人头疼的问题,由于布线空间小,信号必然靠得很近,因此你比须面对它,只能控制但无法消除。

对于受到串扰的信号线,邻近信号的干扰对他来说就相当于噪声。

串扰大小和电路板上的很多因素有关,并不是仅仅因为两根信号线间的距离。

当然,距离最容易控制,也是最常用的解决串扰的方法,但不是唯一方法。

这也是很多工程师容易误解的地方。

轨道塌陷:

 

  噪声不仅存在于信号网络中,电源分配系统也存在。

我们知道,电源和地之间电流流经路径上不可避免存在阻抗,除非你能让电路板上的所有东西都变成超导体。

那么,当电流变化时,不可避免产生压降,因此,真正送到芯片电源管脚上的电压会减小,有时减小得很厉害,就像电压突然产生了塌陷,这就是轨道塌陷。

轨道塌陷有时会产生致命的问题,很可能影响你的电路板的功能。

高性能处理器集成的门数越来越多,开关速度也越来越快,在更短的时间消耗更多的开关电流,可以容忍的噪声变得越来越小。

但同时控制噪声越来越难,因为高性能处理器对电源系统的苛刻要求,构建更低阻抗的电源分配系统变得越来越困难。

你可能注意到了,又是阻抗,理解阻抗是理解信号完整性问题的关键。

   

重视信号上升时间    

信号的上升时间,对于理解信号完整性问题至关重要,高速pcb设计中的绝大多数问题都和它有关,你必须对它足够重视。

   

信号上升时间并不是信号从低电平上升到高电平所经历的时间,而是其中的一部分。

业界对它的定义尚未统一,最好的办法就是跟随上游的芯片厂商的定义,毕竟这些巨头有话语权。

通常有两种:

第一种定义为10-90上升时间,即信号从高电平的10%上升到90%所经历的时间。

另一种是20-80上升时间,即信号从高电平的20%上升到80%所经历的时间。

两种都被采用,从IBIS模型中可看到这点。

对于同一种波形,自然20-80上升时间要更短。

 

对于我们终端应用来说,精确的数字有时并不是很重要,而且这个数值芯片厂商通常也不会直接给我们列出,当然有些芯片可以从IBIS模型致估计这个值,不幸的是,不是每种芯片你都能找到IBIS模型。

重要的是我们必须建立这样的概念:

上升时间对电路性能有重要的影响,只要小到某一围,就必须引起注意,哪怕是一个很模糊的围。

没有必要精确定义这个围标准,也没有实际意义。

你只需记住,现在的芯片加工工艺使得这个时间很短,已经到了ps级,你应该重视他的影响的时候了。

   

随着信号上升时间的减小,反射、串扰、轨道塌陷、电磁辐射、地弹等问题变得更严重,信号上升时间的减小,从频谱分析的角度来说,相当于信号带宽的增加,也就是信号中有更多的高频分量,正是这些高频分量使得设计变得更加困难。

互连线必须作为传输线来对待,从而产生了很多以前没有的问题。

   

因此,学习信号完整性,你必须有这样的概念:

信号陡峭的上升沿,是产生信号完整性问题的罪魁祸首。

信号上升时间与带宽

   要重视信号上升时间,很多信号完整性问题都是由信号上升时间短引起的。

本文就谈谈一个基础概念:

信号上升时间和信号带宽的关系

对于数字电路,输出的通常是方波信号。

方波的上升边沿非常陡峭,根据傅立叶分析,任何信号都可以分解成一系列不同频率的正弦信号,方波中包含了非常丰富的频谱成分。

抛开枯燥的理论分析,我们用实验来直观的分析方波中的频率成分,看看不同频率的正弦信号是如何叠加成为方波的。

首先我们把一个1.65v的直流和一个100MHz的正弦波形叠加,得到一个直流偏置为1.65v的单频正弦波。

我们给这一信号叠加整数倍频率的正弦信号,也就是通常所说的谐波。

3次谐波的频率为300MHz,5次谐波的频率为500MHz,以此类推,高次谐波都是100MHz的整数倍。

图1是叠加不同谐波前后的比较,左上角的是直流偏置的100MHz基频波形,右上角时基频叠加了3次谐波后的波形,有点类似于方波了。

左下角是基频+3次谐波+5次谐波的波形,右下角是基频+3次谐波+5次谐波+7次谐波的波形。

这里可以直观的看到叠加的谐波成分越多,波形就越像方波。

影响信号完整性的不是波形的重复频率,而是信号的上升时间。

 

什么是地弹 

所谓“地弹”,是指芯片部“地”电平相对于电路板“地”电平的变化现象。

以电路板“地”为参考,就像是芯片部的“地”电平不断的跳动,因此形象的称之为地弹(ground bounce)。

当器件输出端有一个状态跳变到另一个状态时,地弹现象会导致器件逻辑输入端产生毛刺。

那么“地弹”是如何产生的呢?

首先我们要明白,对于任何封装的芯片,其引脚会存在电感电容等寄生参数, 而地弹正是由于引脚上的电感引起的。

我们可以用下图来直观地解释一下。

图中开关Q的不同位置代表了输出的“0”“1”两种状态。

假定由于电路状态装换,开关Q接通RL低电平,负载电容对地放电,随着负载电容压下降,它积累的电荷流向地,在接地回路上形成一个大的电流浪涌。

随着放电电流建立然后衰减,这一电流变化作用于接地引脚的电感LG,这样在芯片外的电路板“地”与芯片的地之间,会形成一定的电压差,如图中VG。

这种由于输出转换引起的芯片部参考地电位漂移就是地弹。

芯片A的输出变化,产生地弹。

这对芯片A的输入逻辑是有影响的。

接收逻辑把输入电压和芯片部的地电压差分比较确定输入,因此从接收逻辑来看就象输入信号本身叠加了一个与地弹噪声相同的噪声。

理解临界长度

理解临界长度最好从时间角度来分析。

信号在pcb走线上传输需要一定的时间,普通FR4板材上传输时间约为每纳秒6英寸,当然表层走线和层走线速度稍有差别。

当走线上存在阻抗突变就会发生信号反射,这和走线长度无关。

但是,如果走线很短,在源端信号还没上升到高电平时,反射信号就已经回到源端,那么发射信号就被淹没在上升沿中,信号波形没有太大的改变。

走线如果很长,发射端信号已经到达高电平,反射信号才到达源端,那么反射信号就会叠加在高电平位置,从而造成干扰。

那么走线长度就有一个临界值,大于这个值,返回信号叠加在高电平处,小于这个值反射信号被上升沿淹没。

这个临界值就是临界长度,注意,这种定义非常不准确,因为只考虑了一次反射情况,这里只是为了理解概念需要,暂时这样说。

   

那么准确的定义是什么?

实际中反射都是发生多次的,虽然第一次信号反射回到源端的时间小于信号上升沿时间,但是后面的多次反射还会叠加在高电平位置,对信号波形造成干扰。

那么,临界长度的合理定义应该是:

能把反射信号的干扰控制在可容忍的围的走线长度。

这一长度上的信号往返时间要比信号上升时间小很多。

试验中发现的经验数据为,当信号在pcb走线上的时延高于信号上升沿的20%时,信号会产生明显的振铃。

对于上升时间为1ns的方波信号来说,pcb走线长度为0.2*6=1.2inch以上时,信号就会有严重的振铃。

所以临界长度就是1.2inch,大约3cm。

你可能注意到了,又是信号上升时间!

再一次强调,信号上升时间在高速设计中占有重要地位。

特性阻抗 

当信号在传输线上传播时,信号感受到的瞬态阻抗与单位长度电容和材料的介电常数有关,可表示为:

Z=

如果PCB上线条的厚度和宽度不变,并且走线和返回平面间距离不变,那么信号感受到的瞬态阻抗就不变,传输线是均匀的。

对于均匀传输线,恒定的瞬态阻抗说明了传输线的特性,称为特性阻抗。

 

如果PCB上线条的厚度增大或者宽度增加,单位长度电容增加,特性阻抗就变小。

同样,走线和返回平面间距离减小,电容增大,特性阻抗也减小。

 

一个很重要的特性阻抗就是自由空间的特性阻抗,也叫自由空间的波阻抗,在EMC中非常重要。

自由空间特性阻抗为 Z0=

=377Ω。

 

对于常见的FR4板材的PCB板上, 特性阻抗的典型结构如图所示。

对于微带线,线宽W是介质厚度h的2倍。

对于带状线,线条两侧介质总厚度b是线宽W的两倍。

 

 FR4板材的PCB板上, 特性阻抗传输线另一个特性是:

 单位长度电容=3.3pF/in 

单位长度电容=8.3nH/in 

 了解这些特殊的特性阻抗,对于设计电路板有一定的参考意义,能让我们在制作电路前有个直觉的认识。

多长的走线才是传输线

这和信号的传播速度有关,在FR4板材上铜线条号速度为6in/ns。

简单的说,只要信号在走线上的往返时间大于信号的上升时间,PCB上的走线就应当做传输线来处理。

 

我们看信号在一段长走线上传播时会发生什么情况。

假设有一段60英寸长的PCB走线,如图1所示,返回路径是PCB板层靠近信号线的地平面,信号线和地平面间在远端开路。

信号在这条走线上向前传播,传输到走线尽头需要10ns,返回到源端又需要10ns,则总的往返时间是20ns。

如果把上面的信号往返路径看成普通的电流回路的话,返回路径上应该没有电流,因为在远端是开路的。

但实际情况却不是这样,返回路径在信号上后最初的一段时间有电流。

 

在这段走线上加一个上升时间为1ns的信号,在最初的1ns时间,信号还线条上只走了6英寸,不知道远端是开路还是短路,那么信号感觉到的阻抗有多大,怎么确定?

如果把信号往返路径看成普通的电流回路的话就会产生矛盾,所以,必须按传输线处理。

 

实际上,在信号线条和返回地平面间存在寄生电容,如图2所示。

当信号向前传播过程中,A点处电压不断不变化,对于寄生电容来说,变化的电压意味着产生电流,方向如图中虚线所示。

因此信号感受到的阻抗就是电容呈现出来的阻抗,寄生电容构成了电流回流的路径。

信号在向前传播所经过的每一点都会感受到一个阻抗,这个阻抗是变化的电压施加到寄生电容上产生的,通常叫做传输线的瞬态阻抗。

 

当信号到达远端,远端的电压升至信号的最终电压后,电压不再变化。

虽然寄生电容还是存在,但是没有电压的变化,电容相当于开路,这对应的就是直流情况。

 

因此,这个信号路径短期的表现和长期的表现不一样,在起始一小段时间,表现就是传输线。

即使传输线远端开路,在信号跳变期间,传输线前段的性能也会像一个阻值有限的电阻。

信号振铃是怎么产生的

信号的反射可能会引起振铃现象,一个典型的信号振铃如图1所示

如果信号传输过程中感受到阻抗的变化,就会发生信号的反射。

这个信号可能是驱动端发出的信号,也可能是远端反射回来的反射信号。

根据反射系数的公式,当信号感受到阻抗变小,就会发生负反射,反射的负电压会使信号产生下冲。

信号在驱动端和远端负载之间多次反射,其结果就是信号振铃。

大多数芯片的输出阻抗都很低,如果输出阻抗小于PCB走线的特性阻抗,那么在没有源端端接的情况下,必然产生信号振铃。

 

信号振铃根本原因是负反射引起的,其罪魁祸首仍然是阻抗变化,又是阻抗!

在研究信号完整性问题时,一定时时注意阻抗问题。

 

负载端信号振铃会严重干扰信号的接受,产生逻辑错误,必须减小或消除,因此对于长的传输线必须进行阻抗匹配端接。

PCB走线宽度变化产生的反射

在进行PCB布线时,经常会发生这样的情况:

走线通过某一区域时,由于该区域布线空间有限,不得不使用更细的线条,通过这一区域后,线条再恢复原来的宽度。

走线宽度变化会引起阻抗变化,因此发生反射,对信号产生影响。

那么什么情况下可以忽略这一影响,又在什么情况下我们必须考虑它的影响?

 

有三个因素和这一影响有关:

阻抗变化的大小、信号上升时间、窄线条上信号的时延。

 

首先讨论阻抗变化的大小。

很多电路的设计要求反射噪声小于电压摆幅的5%(这和信号上的噪声预算有关),根据反射系数公式:

可以计算出阻抗大致的变化率要求为:

 。

你可能知道,电路板上阻抗的典型指标为+/-10%,根本原因就在这。

如果阻抗变化只发生一次,例如线宽从8mil变到6mil后,一直保持6mil宽度这种情况,要达到突变处信号反射噪声不超过电压摆幅的5%这一噪声预算要求,阻抗变化必须小于10%。

这有时很难做到,以 FR4板材上微带线的情况为例,我们计算一下。

如果线宽8mil

,线条和参考平面之间的厚度为4mil,特性阻抗为46.5欧姆。

线宽变化到6mil后特性阻抗变成54.2欧姆,阻抗变化率达到了20%。

反射信号的幅度必然超标。

至于对信号造成多大影响,还和信号上升时间和驱动端到反射点处信号的时延有关。

但至少这是一个潜在的问题点。

幸运的是这时可以通过阻抗匹配端接解决问题。

如果阻抗变化发生两次,例如线宽从8mil变到6mil后,拉出2cm后又变回8mil。

那么在2cm长6mil宽线条的两个端点处都会发生反射,一次是阻抗变大,发生正反射,接着阻抗变小,发生负反射。

如果两次反射间隔时间足够短,两次反射就有可能相互抵消,从而减小影响。

假设传输信号为1V,第一次正反射有0.2V被反射,1.2V继续向前传输,第二次反射有-0.2*1.2 = 0.24v被反射回。

再假设6mil线长度极短,两次反射几乎同时发生,那么总的反射电压只有0.04V,小于5%这一噪声预算要求。

因此,这种反射是否影响信号,有多大影响,和阻抗变化处的时延以及信号上升时间有关。

研究及实验表明,只要阻抗变化处的时延小于信号上升时间的20%,反射信号就不会造成问题。

如果信号上升时间为1ns,那么阻抗变化处的时延小于0.2ns对应1.2

英寸,反射就不会产生问题。

也就是说,对于本例情况,6mil宽走线的长度只要小于3cm

就不会有问题。

 当PCB走线线宽发生变化时,要根据实际情况仔细分析,是否造成影响。

需要关注的参数有三个:

阻抗变化有多大、信号上升时间是多少、线宽变化的颈状部分有多长。

根据上面的方法大致估算一下,适当留出一定的余量。

如果可能的话,尽量让减小颈状部分长度。

需要指出的是,实际的PCB加工中,参数不可能像理论中那样精确,理论能对我们的设计提供指导,但不能照搬照抄,不能教条,毕竟这是一门实践的科学。

估算出的值要根据实际情况做适当的修订,再应用到设计中。

如果感觉经验不足,那就先保守点,然后在根据制造成本适当调整。

接收端容性负载的反射

信号的接收端可能是集成芯片的一个引脚,也可能是其他元器件。

不论接收端是什么,实际的器件的输入端必然存在寄生电容,接受信号的芯片引脚和相邻引脚之间有一定的寄生电容,和引脚相连的芯片部的布线也会存在寄生电容,另外引脚和信号返回路径之间也会存在寄生电容。

 

 好复杂,这么多寄生电容!

其实很简单,想想电容是什么?

两个金属板,中间是某种绝缘介质。

这个定义中并没有说两个金属板是什么形状的,芯片两个相邻引脚也可以看做是电容的两个金属板,中间介质是空气,不就是一个电容么。

芯片引脚和PCB板层的电源或地平面也是一对金属板,中间介质是PCB板的板材,常见的是FR4材料,也是一个电容。

下面研究一下信号终端的电容有什么影响。

将模型简化,用一个分立电容元件代替所有寄生电容,如图1所示。

我们考察B点电容的阻抗情况。

电容的电流为:

 

 随着电容的充电,电压变化率逐渐减小(电路原理中的瞬态过程),电容的充电电流也不断减小。

即电容的充电电流是随时间变化的。

 

 电容的阻抗为:

Z=

 

因此电容所表现出来的阻抗随时间变化,不是恒定的。

正是这种阻抗的变化特性决定了电容对信号影响的特殊性。

如果信号上升时间小于电容的充电时间,最初电容两端的电压迅速上升,这时阻抗很小。

随着电容充电,电压变化率下降,充电电流减小,表现为阻抗明显增大。

充电时间无穷大时,电容相当于开路,阻抗无穷大。

      

阻抗的变化必然影响信号的反射。

在充电的开始一段时间,阻抗很小,小于传输线的特性阻抗,将发生负反射,反射回源端A点的信号将产生下冲。

随着电容阻抗的增加,反射逐渐过渡到正反射,A点的信号经过一个下冲会逐渐升高,最终达到开路电压。

 

 因此电容负载使源端信号产生局部电压凹陷。

精确波形和传输线的特性阻抗、电容量、信号上升时间有关。

 

 对于接收端,很明显,就是一个RC充电电路,不是很严谨,但是和实际情况非常相似。

电容两端电压,即B点电压随RC充电电路的时间常数呈指数增加(基本电路原理)。

因此电容对接收端信号上升时间产生影响。

 

    RC充电电路的时间常数为 

,这是B点电压上升到电压终值的

即37%所需的时间。

B点电压10%~90%上升时间为  

如果传输线特性阻抗为50欧姆,电容量10pF,则10~90充电时间为1.1ns。

如果信号上升时间小于1.1ns,那么B点电压上升时间主要由电容充电时间决定。

如果信号上升时间大于1.1ns,末端电容器作用是使上升时间进一步延长,增加约1.1ns(实际应比这个值小)。

图2显示了终端电容负载对驱动端和接受端产生影响的示意图,放在这里,让大家能有个感性的认识。

 

  至于信号上升时间增加的精确值是多少,对于电路设计来说没必要,只要定性的分析,有个大致的估算就可以了。

因为计算再精确也没实际意义,电路板的参数也不精确!

对于设计者来说,定性分析并了解影响,大致估算出影响在那个量级,能给电路设计提供指导就可以了,其他的事软件来做吧。

举个例子,如果信号上升时间1ns,电容使信号上升时间增加远小于1ns,比如0.2 ns,那么这么一点点增加可能不会有什么影响。

如果电容造成的上升时间增加很多,那可能就会对电路时序产生影响。

那么多少算很多?

看看电路的时序余量吧,这涉及到电路的时序分析和时序设计。

  

    总之接收端电容负载的影响有两点:

 

1、使源端(驱动端)信号产生局部电压凹陷。

     

2、接收端信号上升时间延长。

   在电路设计中这两点都要考虑

特性阻抗和频率有关吗?

特性阻抗是从理论上分析传输线时经常提到的一个量,从传输线的角度来说,它可以用下面的公式表示 

,L表示传输线的单位长度电感,C为单位长度电容。

乍一看,似乎公式中没有任何变化的量。

但是特性阻抗真的是个恒定的量吗?

我们使用Polar软件对横截面固定的传输线进行扫频计算,频率围定在100MHz~10GHz,来看看场求解器给出的结果,特性阻抗随着频率的升高变小了,罪魁祸首是电感导线的电感由两部分组成:

导线的部电感和导线的外部电感。

当频率升高时,导线的部电感减小,外部电感不变,总电感减小,因而导致了特性阻抗减小。

电感的定义是指围绕在电流周围的磁力线匝数。

电感随频率减小,直觉告诉我们一定是导线中电流分布发生了变化,当频率升高时,电流向导线表面集中,在导线部电流密度减小,当然电感减小。

电感的本质,是围绕在电流

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 工学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1