计算机学科专业基础综合组成原理输入输出IO系统一doc.docx
《计算机学科专业基础综合组成原理输入输出IO系统一doc.docx》由会员分享,可在线阅读,更多相关《计算机学科专业基础综合组成原理输入输出IO系统一doc.docx(24页珍藏版)》请在冰豆网上搜索。
![计算机学科专业基础综合组成原理输入输出IO系统一doc.docx](https://file1.bdocx.com/fileroot1/2022-12/14/625f544c-72b0-45b5-a98c-f0465bbd5c17/625f544c-72b0-45b5-a98c-f0465bbd5c171.gif)
计算机学科专业基础综合组成原理输入输出IO系统一doc
计算机学科专业基础综合组成原理-输入输出(I/O)系统
(一)
(总分:
130.00,做题时间:
90分钟)
一、li{list-style-type:
n(总题数:
74,分数:
130.00)
1.CPU响应中断的时间是{{U}}{{/U}}。
∙A.中断源提出请求
∙B.取指周期结束
∙C.执行周期结束
∙D.间址周期结束
(分数:
2.00)
A.
B.
C.
D.
2.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作{{U}}{{/U}}。
∙A.停止CPU访问主存
∙B.周期挪用
∙C.DMA与CPU交替访问
∙D.DMA
(分数:
2.00)
A.
B.
C.
D.
3.中断向量地址是{{U}}{{/U}}。
∙A.子程序入口地址
∙B.中断服务程序入口地址
∙C.中断服务程序入口地址的地址
∙D.例行程序入口地址
(分数:
2.00)
A.
B.
C.
D.
4.DMA方式下,设备与主存间的数据交换以{{U}}{{/U}}为基本单位进行。
∙A.数据块
∙B.字节
∙C.字
∙D.位
(分数:
2.00)
A.
B.
C.
D.
5.下列磁记录方式中不具备自同步能力的是{{U}}{{/U}}。
∙A.归零制
∙B.不归零制
∙C.调频制
∙D.调相制
(分数:
2.00)
A.
B.
C.
D.
6.中断向量表用于保存{{U}}{{/U}}。
∙A.被中断程序的返回地址
∙B.中断服务子程序入口地址
∙C.中断优先级
∙D.中断源编码
(分数:
2.00)
A.
B.
C.
D.
7.RS232C接口传送ASCⅡ码字符时以7位数据位、1位起始位、1位校验位和1位停止位的格式传送,波特率9600,则字符传送速率为{{U}}{{/U}}字符/秒。
∙A.960
∙B.873
∙C.1371
∙D.480
(分数:
2.00)
A.
B.
C.
D.
8.分辨率是显示器的主要性能参数之一,它的含义是{{U}}{{/U}}。
∙A.显示屏幕的水平扫描率和垂直扫描率
∙B.显示屏幕上光栅的列数和行数
∙C.可显示的不同颜色的总数
∙D.同一副画面允许显示不同颜色的最大数目
(分数:
2.00)
A.
B.
C.
D.
9.磁盘和磁带,按存取方式分()。
∙A.二者都是直接存取系统
∙B.二者都是顺序存取系统
∙C.磁盘是直接存取系统,磁带是顺序存取系统
∙D.磁带是直接存取系统,磁盘是顺序存取系统
(分数:
2.00)
A.
B.
C.
D.
10.采用DMA方式传送数据时,每传送一个数据要占用{{U}}{{/U}}。
∙A.一个指令周期
∙B.一个微指令周期
∙C.一个机器周期
∙D.一个存储周期
(分数:
2.00)
A.
B.
C.
D.
11.中断屏蔽字的作用是{{U}}{{/U}}。
∙A.暂停外设对主存的访问
∙B.暂停对某些中断源的响应
∙C.暂停CPU对主存的访问
∙D.暂停对一切中断源的处理
(分数:
2.00)
A.
B.
C.
D.
12.在中断响应周期,CPU主要完成以下工作{{U}}{{/U}}。
∙A.关中断,保护断点,发中断响应信号并形成能转移地址
∙B.开中断,保护断点,发中断响应信号并形成能转移地址
∙C.关中断,执行中断服务程序
∙D.开中断,执行中断服务程序
(分数:
2.00)
A.
B.
C.
D.
13.CPU响应DMA请求的条件是{{U}}{{/U}}。
∙A.当前指令周期结束
∙B.当前机器周期结束
∙C.当前指令周期结束,且没有NMI请求
∙D.当前机器周期结束,且没有NMI请求。
(分数:
2.00)
A.
B.
C.
D.
14.对于低速输入输出设备,应当选用的通道是{{U}}{{/U}}。
∙A.数组多路通道
∙B.字节多路通道
∙C.选择通道
∙D.DMA专用通道
(分数:
2.00)
A.
B.
C.
D.
15.在中断周期中,由{{U}}{{/U}}将允许中断触发器置“0”。
A.关中断指令B.中断隐指令C.开中断指令D.清0指令(分数:
2.00)
A.
B.
C.
D.
16.以下四个步骤在通道工作过程中的正确顺序是{{U}}{{/U}}。
1)组织I/O操作2)向CPU发中断请求
3)编制通道程序4)启动I/O通道
∙A.1234
∙B.2314
∙C.4321
∙D.3412
(分数:
2.00)
A.
B.
C.
D.
17.下面论述正确的是{{U}}{{/U}}。
∙A.在统一编址方式下,不可访问外设
∙B.具有专门输入输出指令的计算机的外设可以单独编址
∙C.访问存储器的指令,只能访问存储器,一定不能访问外设
∙D.只有输入输出指令才可以访问外设
(分数:
2.00)
A.
B.
C.
D.
18.下列关于虚拟存储器的论述中,正确的是{{U}}{{/U}}。
∙A.对应用程序员透明,对系统程序员不透明
∙B.对应用程序员不透明,对系统程序员透明
∙C.对应用程序员、系统程序员都不透明
∙D.对应用程序员、系统程序员都透明
(分数:
2.00)
A.
B.
C.
D.
19.在单级中断系统中,CPU一旦响应中断,则立即关闭{{U}}{{/U}}触发器,以防止本次中断服务结束前同级的其他中断源产生另一次中断,导致中断服务程序被干扰。
∙A.中断允许
∙B.中断请求
∙C.中断屏蔽
∙D.中断保护
(分数:
2.00)
A.
B.
C.
D.
20.在磁盘存储器中,以下正确的描述是{{U}}{{/U}}。
∙A.各磁道的位密度相等
∙B.内圈磁道的位密度较大
∙C.外圈磁道的位密度较大
∙D.内外圈磁道的位密度相等
(分数:
2.00)
A.
B.
C.
D.
21.FM的编码效率是{{U}}{{/U}}。
∙A.50%
∙B.25%
∙C.75%
∙D.100%
(分数:
2.00)
A.
B.
C.
D.
22.在统一编址的设计方法中进行I/O操作的指令是{{U}}{{/U}}。
∙A.控制指令
∙B.运算指令
∙C.访存指令
∙D.I/O指令
(分数:
2.00)
A.
B.
C.
D.
23.采用中断方式进行数据传送的设备可以是{{U}}{{/U}}。
∙A.外部设备
∙B.cache
∙C.浮点数部件
∙D.主存储器
(分数:
2.00)
A.
B.
C.
D.
24.进入中断服务子程序,首先要完成的任务是{{U}}{{/U}}。
∙A.取中断类型号
∙B.保护CPU现场
∙C.为申请设备服务
∙D.任意一项均可
(分数:
2.00)
A.
B.
C.
D.
25.下列是按顺序访问的存储器是{{U}}{{/U}}。
∙A.主存储器
∙B.相联存储器
∙C.双端口存储器
∙D.磁带
(分数:
2.00)
A.
B.
C.
D.
26.磁盘存储器采用()。
∙A.随机存取方式
∙B.顺序存取方式
∙C.直接存取方式
∙D.上述任意一种存取方式
(分数:
2.00)
A.
B.
C.
D.
27.在CRT字符显示器中,当字符计数器计数一个循环后,{{U}}{{/U}}。
∙A.访问显存VRAM
∙B.访问字符发生器ROM
∙C.发水平同步信号
∙D.发垂直同步信号
(分数:
2.00)
A.
B.
C.
D.
28.CPU响应中断的条件是{{U}}{{/U}}。
∙A.屏蔽标志为1
∙B.屏蔽标志为0
∙C.开中断标志为1
∙D.开中断标志为0
(分数:
2.00)
A.
B.
C.
D.
29.在DMA方式的数据传送阶段,总线控制权由{{U}}{{/U}}掌握。
∙A.CPU
∙B.DMA控制器
∙C.总线控制器
∙D.外部设备
(分数:
2.00)
A.
B.
C.
D.
30.对输入/输出系统产生决定性影响的是{{U}}{{/U}}基本要求。
1.异步性2.同步性3.分时性
4.实时性5.设备相关性6.设备无关性
∙A.2,3,5
∙B.1,4,6
∙C.2,4.6
∙D.1,3,5
(分数:
2.00)
A.
B.
C.
D.
31.通道处理器不具备{{U}}{{/U}}功能。
∙A.中断
∙B.DMA
∙C.程序控制
∙D.数据运算
(分数:
2.00)
A.
B.
C.
D.
32.选择通道上可以连接若干个设备,其数据传送是以{{U}}{{/U}}为单位进行的。
∙A.位
∙B.字节
∙C.字
∙D.数据块
(分数:
2.00)
A.
B.
C.
D.
33.CPU响应DMA请求的条件是当前{{U}}{{/U}}执行完。
∙A.时钟周期
∙B.总线周期
∙C.硬件和软件
∙D.固件
(分数:
2.00)
A.
B.
C.
D.
34.中断的概念是指{{U}}{{/U}}。
∙A.暂停正在运行的程序
∙B.暂停对内存的访问
∙C.暂停CPU运行
∙D.暂停I/O设备的输入或输出
(分数:
2.00)
A.
B.
C.
D.
35.在DMA方式传送数据的过程中,由于没有破坏{{U}}{{/U}}的内容,所以CPU可以正常工作(除访存外)。
∙A.程序计数器
∙B.程序计数器和寄存器
∙C.指令寄存器
∙D.非以上答案
(分数:
2.00)
A.
B.
C.
D.
36.I/O接口中数据缓冲器的作用是{{U}}{{/U}}。
∙A.用来暂存外设和CPU之间传送的数据
∙B.用来暂存外设的状态
∙C.用来暂存CPU发出的命令
∙D.以上都是
(分数:
2.00)
A.
B.
C.
D.
37.为了实现多级中断,保存现场信息最有效的方法是采用{{U}}{{/U}}。
A.通用寄存器B.堆栈C.存储器D.外存(分数:
2.00)
A.
B.
C.
D.
38.通道对CPU的请求形式是{{U}}{{/U}}。
∙A.总线请求
∙B.中断
∙C.通道命令
∙D.通道状态字
(分数:
2.00)
A.
B.
C.
D.
39.下列有关采用DMA方式进行输入输出的描述中.正确的是{{U}}{{/U}}。
∙A.一个完整的DMA过程,部分由DMAC控制,部分由CPU控制
∙B.一个完整的DMA过程,完全由CPU控制
∙C.一个完整的DMA过程,完全由CPU采用周期窃取方式控制
∙D.一个完整的DMA过程,完全由DMAC控制,CPU不介入任何控制
(分数:
2.00)
A.
B.
C.
D.
40.当有中断源发出请求时,CPU可以执行响应的中断服务程序,提出中断请求的可以是{{U}}{{/U}}。
A.通用寄存器B.专用寄存器C.外部事件D.Cache(分数:
2.00)
A.
B.
C.
D.
41.在DMA传送方式中,由{{U}}{{/U}}发出DMA请求。
∙A.外部设备
∙B.DMA控制器
∙C.CPU
∙D.内存
(分数:
2.00)
A.
B.
C.
D.
42.下列称述中正确的是{{U}}{{/U}}。
∙A.在DMA周期内,CPU不能执行程序
∙B.中断发生时,CPU首先执行入栈指令将程序计数器内容保存起来
∙C.DMA传送方式时,DMA控制器每传送一个数据就窃取一个指令周期
∙D.输入输出操作的最终目的是要实现CPU与外设之间的数据传输
(分数:
2.00)
A.
B.
C.
D.
43.下述打印机属于击打式的是{{U}}{{/U}}。
A.激光打印机B.喷墨打印机C.热敏打印机D.针式打印机(分数:
2.00)
A.
B.
C.
D.
44.一个计算机系统有三个I/O通道:
(1)字节多路通道,带有传输速率为1.2KB/s的CRT终端5台,传输速率为7.5KB/s的打印机2台;
(2)选择通道,带有传输速率为800KB/s的温盘一台,
(3)数组多路通道,带传输速率为800KB/s及600KB/s的磁盘各一台,则通道的最大速率为{{U}}{{/U}}KB/s。
∙A.1821
∙B.2421
∙C.1621
∙D.3221
(分数:
2.00)
A.
B.
C.
D.
45.一个CRT显示器,显示具有16级灰度的图片,已知CRT的分辨率为800×600(像素),那么该显示器的刷新存储器的容量至少为{{U}}{{/U}}。
∙A.240MB
∙B.32MB
∙C.240KB
∙D.32KB
(分数:
2.00)
A.
B.
C.
D.
46.外部打印机适合于连接到{{U}}{{/U}}。
∙A.数组多路通道
∙B.字节多路通道
∙C.选择通道
∙D.任意一种通道
(分数:
2.00)
A.
B.
C.
D.
47.在统一编址的方式下,存储单元和I/O设备是靠{{U}}{{/U}}来区分的。
∙A.不同的地址码
∙B.不同的地址线
∙C.不同的控制线
∙D.不同的数据线
(分数:
2.00)
A.
B.
C.
D.
48.计算机所配置的显示器中,若显示控制卡上刷新存储器的容量为1MB,则当采用800×600像素的分辨模式时,每个像素最多可以有{{U}}{{/U}}种不同颜色。
∙A.256
∙B.65536
∙C.16M
∙D.4096
(分数:
2.00)
A.
B.
C.
D.
49.关于中断和DMA,以下说法中{{U}}{{/U}}是正确的。
∙A.DMA请求和非屏蔽中断请求同时发生时,CPU响应DMA请求
∙B.DMA请求、非屏蔽中断请求和可屏蔽中断请求都要在当前指令结束后才能被响应
∙C.非屏蔽中断请求优先级最高,可屏蔽中断请求优先级最低
∙D.如果不开中断,所有中断请求就不能响应。
(分数:
2.00)
A.
B.
C.
D.
50.在主机与外设的信息传送中,{{U}}{{/U}}不是一种程序控制方式。
∙A.直接程序传送
∙B.程序中断
∙C.直接存储器存取(DMA)
∙D.通道控制
(分数:
2.00)
A.
B.
C.
D.
51.下列说法正确的是{{U}}{{/U}}。
∙A.程序中断过程是由硬件和中断服务程序共同完成的
∙B.每条指令的执行过程中,每个总线周期要检查一次有无中断请求
∙C.检测有无DMA请求,一般安排在一条指令执行过程的末尾
∙D.中断服务程序的最后指令是无条件转移指令。
(分数:
2.00)
A.
B.
C.
D.
52.中断发生时,由硬件保护并更新程序计数器PC,而不是由软件完成,主要是为了{{U}}{{/U}}。
∙A.能进入中断处理程序并能正确返回原程序
∙B.节省内存
∙C.提高处理速度
∙D.使中断处理程序易于编制,不易出错
(分数:
2.00)
A.
B.
C.
D.
53.中断响应由高到低的优先级次序宜用{{U}}{{/U}}。
∙A.访管→程序性→机器故障
∙B.访管→程序性→重新启动
∙C.外部→访管→程序性
∙D.程序性→I/O→访管
(分数:
2.00)
A.
B.
C.
D.
54.下列叙述中{{U}}{{/U}}是正确的。
∙A.程序中断方式和DMA方式中实现数据传送都需要中断请求
∙B.程序中断方式中有中断请求.DMA方式中没有中断请求
∙C.程序中断方式和DMA方式中都有中断请求,但目的不同
∙D.DMA要等到指令周期结束时才可以进行周期窃取
(分数:
2.00)
A.
B.
C.
D.
55.磁盘存储器的等待时间是指{{U}}{{/U}}。
∙A.磁盘旋转半周所需的时间
∙B.磁盘旋转2/3周所需的时间
∙C.磁盘旋转1/3周所需的时间
∙D.磁盘旋转一周所需的时间
(分数:
2.00)
A.
B.
C.
D.
56.磁盘驱动器向盘片磁道记录数据时采用{{U}}{{/U}}方式写入。
∙A.并行
∙B.串行
∙C.并行一串行
∙D.串行一并行
(分数:
2.00)
A.
B.
C.
D.
57.一台分辨率为1024×1024像素,可显示256种颜色的彩色显示器,其视频缓冲区容量为()。
∙A.1MB
∙B.1024B
∙C.1Mbit
∙D.256Mbit
(分数:
2.00)
A.
B.
C.
D.
58.CD—ROM的光道是{{U}}{{/U}}。
∙A.位记录密度不同的同心圆
∙B.位记录密度相同的同心圆
∙C.位记录密度不同的螺旋线
∙D.位记录密度相同的螺旋线
(分数:
2.00)
A.
B.
C.
D.
59.若磁盘的转速提高一倍,则{{U}}{{/U}}。
∙A.平均存取时间减半
∙B.平均找道时间减半
∙C.存储密度可以提高一倍
∙D.平均等待时间减半
(分数:
2.00)
A.
B.
C.
D.
60.一个由微处理器构成的实时数据采集系统,其采样周期为20ms,A/D转换时间为25μs,则当CPU采用{{U}}{{/U}}读取数据时,其效率最高。
∙A.查询方式
∙B.中断方式
∙C.同步方式
∙D.延时采样
(分数:
2.00)
A.
B.
C.
D.
61.在DMA传送方式中,从一个数据传输率很高的外部设备的角度看,使用{{U}}{{/U}}时I/O效率最高。
∙A.停止CPU访存
∙B.周期挪用
∙C.DMA与CPU交替访存
∙D.任意一种
(分数:
2.00)
A.
B.
C.
D.
62.为了提高磁盘存储器存取效率,在安排磁盘上信息分布时,通常是{{U}}{{/U}}。
∙A.存满一面,再存另一面
∙B.尽量将同一个文件存放在一个扇区或相邻扇区的各磁道上
∙C.尽量将同一个文件存放在不同面的同一个磁道上
∙D.以上方法均有效
(分数:
2.00)
A.
B.
C.
D.
63.DMA方式是在{{U}}{{/U}}之间建立一条直接数据通路。
∙A.I/O设备和主存
∙B.两个I/O设备
∙C.I/O设备和CPU
∙D.CPU和主存
(分数:
2.00)
A.
B.
C.
D.
64.一个计算机系统有三个I/O通道:
(1)字节多路通道,带有传输速率为1.2KB/s的CRT终端5台,传输速率为7.5KB/s的打印机2台;
(2)选择通道,带有传输速率为1000KB/s的光盘一台,同时带有传输速率为800KB/s的温盘一台,
(3)数组多路通道,带传输速率为800KB/s及600KB/s的磁盘各一台,则通道的最大速率为{{U}}{{/U}}KB/s。
∙A.1821
∙B.2421
∙C.1621
∙D.3221
(分数:
2.00)
A.
B.
C.
D.
65.从CPU机器周期的时序层次来看,中断周期前是什么阶段?
中断周期后又是什么阶段?
在中断周期CPU应完成什么操作?
在中断系统中,INTR、INT、EINT三个触发器各有何作用?
__________________________________________________________________________________________
66.设某计算机有四级中断A、B、C、D,其硬件排队优先级次序为A>B>C>D。
下表列出的是执行每级中断处理程序所需的时间:
中断处理程序所需时间A5usB15usC3usD12us如果我们想以执行中断处理程序的时间作为确定中断优先级的尺度:
时间越短优先级越高。
(1)请指出如何为各级中断处理程序设置屏蔽码?
(2)如果A、B、C、D分别在6us、8us、10us、Ous时刻发出中断请求,请画出CPU执行中断处理程序的序列。
(3)基于上题,请计算上述四个中断处理程序的平均执行时间。
__________________________________________________________________________________________
67.
(1)简述DMA的工作原理。
(2)在引入DMA后对Cache的设计产生了什么影响?
相应问题应如何解决?
(3)假定磁盘通过使用DMA每次向内存传输8×103B,磁盘的存取速度为4×106B/s,假定每次初始化设置DMA,需要花费CPU1000个时钟周期,CPU处理中断需要500个时钟周期。
CPU的时钟频率为500×106Hz。
问CPU的使用效率是多少?
__________________________________________________________________________________________
68.用异步串行传输方式发送十六进制数3BH,数据位为8位,奇偶校验位为一位,结束位为一位。
设计并画出该数据串行传输波形图。
__________________________________________________________________________________________
69.某一计算机系统设计为5级中断系统,硬件中断响应从高到低的优先顺序是1—2—3—4—5,如果设置中断屏蔽位使中断处理顺序改为1—2—4—3—5,当CPU执行程序时有2、3、4和5