单片机硬件结构.docx
《单片机硬件结构.docx》由会员分享,可在线阅读,更多相关《单片机硬件结构.docx(71页珍藏版)》请在冰豆网上搜索。
单片机硬件结构
第2章AT89S51单片机
硬件结构
1
nAT89S51片内硬件基本结构、引脚功能、存储器结构、特殊功能寄存器功能、4个并行I/O口的结构和特点,
n复位电路和时钟电路的设计,节电工作模式。
目的:
为AT89S51系统的应用设计打下基础。
在原理和结构上,单片机把微机的许多概念、技术与特点都继承下来。
用学习微机的思路来学习单片机。
2
AT89S51单片机的硬件组成
片内结构如图2-1所示。
把作为控制应用所必需的基本功能部件都集成在一个集成电路芯片上。
有如下功能部件和特性:
(1)8位微处理器(CPU);
(2)数据存储器(128BRAM);
(3)程序存储器(4KBFlashROM);
(4)4个8位可编程并行I/O口(P0口、P1口、P2口、P3口);
(5)1个全双工的异步串行口;
(6)2个可编程的16位定时器/计数器;
3
图2-1AT89S51单片机片内结构
4
(8)中断系统具有5个中断源、5个中断向量;
(9)特殊功能寄存器(SFR)26个;
(10)低功耗模式有空闲模式和掉电模式,且具有掉电模式下的中断恢复模式;
(11)3个程序加密锁定位;
与AT89C51比,AT89S51更突出的优点:
(1)增加在线可编程功能ISP(InSystemProgram),字节和页编程,现场程序调试和修改更加方便灵活;
(2)数据指针增加到两个,方便了对片外RAM的访问过程;
(3)增加了看门狗定时器,提高了系统的抗干扰能力;
5
增加断电标志;
(5)增加掉电状态下的中断恢复模式;
片内的各功能部件通过片内单一总线连接而成(见图2-1),基本结构依旧是CPU加上外围芯片的传统微机结构。
CPU对各种功能部件的控制是采用特殊功能寄存器(SFR,
SpecialFunctionRegister)的集中控制方式。
介绍图2-1中片内各功能部件。
(1)CPU(微处理器)
8位的CPU,与通用CPU基本相同,包括了运算器和控制器两大部分,还有面向控制的位处理功能。
6
片内为128B(52子系列为256B),片外最多可扩64KB。
(3)程序存储器(FlashROM)
片内集成有4KB的Flash存储器(AT89S52则为8KB;AT89C55
片内20KB),如片内容量不够,片外可外扩至64KB。
(4)中断系统
具有6个中断源,2级中断优先权。
(5)定时器/计数器
2个16位定时器/计数器(52子系列有3个),4种工作方式。
7
当CPU由于干扰使程序陷入死循环或跑飞时,WDT可使程序恢复正常运行。
(7)串行口
1个全双工的异步串行口,4种工作方式。
可进行串行通信,扩展并行I/O口,还可与多个单片机构成多机系统。
(8)P0、口P1口、P2口和P3口
4个8位并行I/O口。
(9)特殊功能寄存器(SFR)
26个,对片内各功能部件管理、控制和监视。
是各个功能部件的控制寄存器和状态寄存器,映射在片内RAM区80H~FFH内。
8
2.2AT89S51的引脚功能
先了解引脚,牢记各引脚的功能。
AT89S51与51系列中各种型号芯片的引脚互相兼容。
目前多采用40只引脚双列直插,如图2-2。
此外,还有44引脚的PLCC和TQFP封装方式的芯片。
引脚按其功能可分为如下3类:
(1)电源及时钟引脚—VCC、VSS;XTAL1、XTAL2。
(2)控制引脚—PSEN*、ALE/PROG*、EA*/VPP、RST(RESET)(3)I/O口引脚——P0、P1、P2、P3,为4个8位I/O口
9
电源及时钟引脚
1.电源引脚
(1)VCC(40脚):
+5V电源。
(2)VSS(20脚):
数字地。
图2-2AT89S51双列直插封装方式的引脚
10
(1)XTAL1(19脚):
片内振荡器反相放大器和时钟发生器电路输入端。
用片内振荡器时,该脚接外部石英晶体和微调电容。
外接时钟源时,该脚接外部时钟振荡器的信号。
(2)XTAL2(18脚):
片内振荡器反相放大器的输出端。
当使用片内振荡器,该脚连接外部石英晶体和微调电容。
当使用外部时钟源时,本脚悬空。
2.2.2控制引脚
(1)RST(RESET,9脚)
复位信号输入,在引脚加上持续时间大于2个机器周期的高电
平,可使单片机复位。
正常工作,此脚应≤0.5V。
11
96个时钟振荡周期的高电平。
(2)EA*/VPP(EnableAddress/VoltagePulseof
Programing,31脚)
EA*:
引脚第一功能:
外部程序存储器访问允许控制端。
EA*=1,在PC值不超出0FFFH(即不超出片内4KBFlash存储器的地址范围)时,单片机读片内程序存储器
(4KB)中的程序,但PC值超出0FFFH(即超出片内4KBFlash地址范围)时,将自动转向读取片外60KB(1000H-FFFFH)程序存储器空间中的程序。
EA*=0,只读取外部的程序存储器中的内容,读取的地址范围为0000H~FFFFH,片内的4KBFlash程序存储器不起作用。
VPP:
引脚第二功能,对片内Flash编程,接编程电压。
(3)ALE/PROG*(AddressLatchEnable/PROGramming,30脚)
ALE为CPU访问外部程序存储器或外部数据存储器提供地址锁存信号,将低8位地址锁存在片外的地址锁存器中。
13
正常运行时,ALE端一直有正脉冲信号输出,此频率为时钟振荡器频率fosc的1/6。
可作外部定时或触发信号用。
注意,每当AT89S51访问外部RAM时(执行MOVX类指令),要丢失一个ALE脉冲。
如需要,可将特殊功能寄存器AUXR(地址为8EH,将在后面介绍)的第0位(ALE禁止位)置1,来禁止ALE操作,但执行访问外部程序存储器或外部数据存储器指令“MOVC”或“MOVX”时,ALE仍然有效。
即ALE禁止位不影响对外部存储器的访问。
PROG*:
引脚第二功能,对片内Flash编程,为编程脉冲输入
14
*(ProgramStrobeENable,29脚)
片外程序存储器读选通信号,低有效。
2.2.3并行I/O口引脚
(1)P0口:
8位,漏极开路的双向I/O口
当外扩存储器及I/O接口芯片时,P0口作为低8位地址总线及
数据总线的分时复用端口。
P0口也可作通用的I/O口用,需加上拉电阻,这时为准双向
口。
作为通用I/O输入,应先向端口写入1。
可驱动8个LS型TTL负载。
(2)P1口:
8位,准双向I/O口,具有内部上拉电阻。
准双向I/O口,作为通用I/O输入时,应先向端口锁存器写1
15
4个LS型TTL负载。
P1.5/MOSI、P1.6/MISO和P1.7/SCK
可用于对片内Flash存储器串行编程和校验,它们分别是串行数据输入、输出和移位脉冲引脚。
(3)P2口:
8位,准双向I/O口,具有内部上拉电阻。
当AT89S51扩展外部存储器及I/O口时,P2口作为高8位地址总线用,输出高8位地址。
也可作为普通的I/O口使用。
当作为通用I/O输入时,
应先向端口输出锁存器写1。
P2口可驱动4个LS型TTL负载。
(4)P3口:
8位,准双向I/O口,具有内部上拉电阻。
可作为通用的I/O口使用。
作为通用I/O输入,应先向端口输出锁存器写入1。
可驱动4个LS型TTL负载。
P3口还可提供第二功能。
第二功能定义如表2-1,应熟记。
17
18
P0口可作为总线口,为双向口。
作为通用的I/O口使用时,为准双向口,这时需加上拉电阻。
P1口、P2口、P3口均为准双向口。
注意:
准双向口与双向口的差别。
准双向口仅有两个状态。
而P0口作为总线使用,口线内无上拉电阻,处于高阻“悬浮”态。
故P0口为双向三态I/O口。
为什么P0口要有高阻“悬浮”态?
准双向I/O口则无高阻的“悬浮”状态。
另外,准双向口作通用I/O的输入口使用时,一定要向该口先写入“1”。
以上的准双向口与双向口的差别,读者在学习第4章后,将会有深刻的理解。
19
2.3AT89S51的CPU
由图2-1可见,由运算器和控制器构成的。
2.3.1运算器
对操作数进行算术、逻辑和位操作运算。
主要包括算术逻辑运算单元ALU、累加器A、位处理器、程序状态字寄存器PSW及两个暂存器等。
1.算术逻辑运算单元ALU
可对8位变量逻辑运算(与、或、异或、循环、求补和清零),还可算术运算(加、减、乘、除)
20
2.累加器A
累加器A是CPU中使用最频繁的一个8位寄存器,在使用汇编语言编程时,有些场合必须写为Acc。
作用如下:
(1)ALU单元的输入数据源之一,又是ALU运算结果存放单元
(2)数据传送大多都通过累加器A,相当于数据的中转站。
为解决“瓶颈堵塞”问题,AT89S51增加了一部分可以不经过累加器的传送指令。
21
Cy是特殊的,因为它同时又是位处理机的位累
加器
3.程序状态字寄存器PSW
PSW(ProgramStatusWord)位于片内特殊功能寄存器区,
字节地址为D0H。
包含了程序运行状态的信息,其中4位保存当前指令执行后的状态,供程序查询和判断。
格式如图2-3。
图2-3PSW的格式
22
:
(1)Cy(PSW.7)进位标志位
可写为C。
在算术和逻辑运算时,若有进位/借位,Cy=1;否则,Cy=0。
在位处理器中,它是位累加器。
(2)Ac(PSW.6)辅助进位标志位
在BCD码运算时,用作十进位调整。
即当D3位向D4位产生进位或借位时,Ac=1;否则,Ac=0。
(3)F0(PSW.5)用户设定标志位
由用户使用的一个状态标志位,可用指令来使它置“1”或清“0,控制程序的流向。
用户应充分利用。
23
4组工作寄存器区选择
选择片内RAM区中的4组工作寄存器区中的某一组为当前工作寄存区。
如表2-2。
(5)OV(PSW.2)溢出标志位
当执行算术指令时,用来指示运算结果是否产生溢出。
如果结果产生溢出,OV=1;否则,OV=0。
(6)PSW.1位
保留位
(7)P(PSW.0)奇偶标志位
指令执行完,累加器A中“1”的个数是奇数还是偶数。
24
表示A中“1”的个数为奇数。
P=0,表示A中“1”的个数为偶数。
此标志位对串行通信有重要的意义,常用奇偶检验的方法来检验数据串行传输的可靠性。
表2-2RS1、RS0与4组工作寄存器区的对应关系
RS1RS0
所选的4组寄存器
0
0
0区(内部RAM地址00H~07H)
0
1
1区(内部RAM地址08H~0FH)
1
0
2区(内部RAM地址10H~17H)
1
1
3区(内部RAM地址18H~1FH)
25
控制器
任务识别指令,并根据指令的性质控制单片机各功能部件,从而保证单片机各部分能自动协调地工作。
控制器包括:
程序计数器、指令寄存器、指令译码器、定时及控制逻辑电路等。
功能是控制指令的读入、译码和执行,从而对各功能部件进行定时和逻辑控制。
程序计数器PC是一个独立的16位计数器,不可访问。
单片机复位时,PC中的内容为0000H,从程序存储器0000H单元取指令,开始执行程序。
PC工作过程是:
CPU读指令时,PC的内容作为所取指令的地址,程序存储器按此地址输出指令字节,同时PC自动加1。
26
决定程序流程。
当顺序执行程序时自动加1;执行转移程序或子程序、中断子程序调用时,自动将其内容更改成所要转移的目的地址。
PC的计数宽度决定了程序存储器的地址范围。
PC为16位,故可对64KB(=216B)寻址。
2.4AT89S51存储器的结构
存储器结构特点之一是将程序存储器和数据存储器分开(哈佛结构),并有各自的访问指令。
存储器空间可分为4类。
27
片内和片外两部分。
片内程序存储器为4KB的Flash存储器,编程和擦除全是电气实现,且速度快。
可用通用编程器编程,也可在线编程。
当片内的4KB的Flash存储器不够用时,用户可在片外可扩展程序存储器,最多可扩展至64KB程序存储器。
。
2.数据存储器空间
片内与片外两部分。
片内有128BRAM(52子系列为256B)。
片内RAM不够用时,在片外可扩展至64KBRAM。
28
片内各功能部件的控制寄存器及状态寄存器。
SFR综合反映了整个单片机基本系统内部实际的工作状态及工作方式。
4.位地址空间
共有211个可寻址位,构成了位地址空间。
它们位于内部RAM(共128位)和特殊功能寄存器区(共83位)中。
2.4.1程序存储器空间
存放程序和表格之类的固定常数。
片内为4KB的Flash,地址为0000H~0FFFH。
16位地址线,可外扩的程序存储器空间最大为64KB,地址为0000H~FFFFH。
使用应注意以下问题
29
片内和片外两部分,访问片内的还是片外的程序存储器,由EA*引脚电平确定。
EA*=1时,CPU从片内0000H开始取指令,当PC值没有超出0FFFH时,只访问片内Flash存储器,当PC值超出0FFFH自动转向读片外程序存储器空间1000H~FFFFH内的程序。
EA*=0时,只能执行片外程序存储器(0000H~FFFFH)中的程序。
不理会片内4KBFlash存储器。
(2)程序存储器某些固定单元用于各中断源中断服务程序入口。
30
5个特殊单元分别对应于5个中断源
的中断入口地址,见表2-3。
通常这5个中断入口地址处都放一条跳转指令跳向对应的中断服务子程序,而不是直接存放中断服务子程序。
31
数据存储器空间
片内与片外两部分。
1.片内数据存储器
片内数据存储器(RAM)共128个单元,字节地址为00H~7FH。
图2-4为片内数据存储器的结构。
图2-4AT89S51片内RAM结构
32
的32个单元是4组通用工作寄存器区,每区包含8B,为R7~R0。
可通过指令改变RS1、RS0两位来选择。
20H~2FH的16个单元的128位可位寻址,也可字节寻址。
30H~7FH的单元只能字节寻址,用作存数据以及作为堆栈区。
2.片外数据存储器
当片内128B的RAM不够用时,需外扩,最多可外扩64KB的RAM。
注意,片内RAM与片外RAM两个空间是相互独立的,片内RAM与片外RAM的低128B的地址是相同的,但由于使用的是不同的访问指令,所以不会发生冲突。
33
特殊功能寄存器(SFR)
采用特殊功能寄存器集中控制各功能部件。
特殊功能寄存器映射在片内RAM的80H~FFH区域中,共26个。
表2-4是SFR的名称及其分布。
有些还可位寻址,位地址见表2-4。
与AT89C51相比,新增5个SFR:
DP1L、DP1H、AUXR、AUXR1和WDTRST,已在表2-4中标出。
凡是可位寻址的SFR,字节地址末位只能是0H或8H。
另外,若读/写未定义单元,将得到一个不确定的随机数。
下面某些介绍SFR,余下的SFR将在后面介绍。
34
35
指示堆栈顶部在内部RAM块中的位置。
堆栈结构--向上生长型。
单片机复位后,SP为07H,使得堆栈实际上从08H单元开始,由于08H~1FH单元分别是属于1~3组的工作寄存器区,最好在复位后把SP值改置为60H或更大的值,避免堆栈与工作寄存器冲突。
堆栈主要是为子程序调用和中断操作而设。
保护断点和现场
(1)保护断点。
无论是子程序调用操作还是中断服务子程序调用,最终都要返回主程序。
应预先把主程序的断点在堆栈中保护起来,为程序正确返回做准备。
37
执行子程序或中断服务子程序时,要用到一些寄存器单元,会破坏原有内容。
要把有关寄存器单元的内容保存起来,送入堆栈,这就是所谓的“现场保护”。
两种操作:
数据压入(PUSH)堆栈,数据弹出(POP)堆栈。
数据压入堆栈,SP自动加1;数据弹出堆栈,SP自动减1。
2.寄存器B
为执行乘法和除法而设。
在不执行乘、除法操作的情况下,可把它当作一个普通寄存器来使用。
38
,两乘数分别在A、B中,执行乘法指令后,乘积在BA中除法,被除数取自A,除数取自B,商存放在A中,余数存B中。
3.AUXR寄存器
AUXR是辅助寄存器,其格式如图2-5:
图2-5AUXR寄存器的格式
39
DISALE:
ALE的禁止/允许位。
0:
ALE有效,发出脉冲;
1:
ALE仅在执行MOVC和MOVX类指令时有效,不访问外部存储器时,ALE不输出脉冲信号;DISRTO:
禁止/允许WDT溢出时的复位输出。
0:
WDT溢出时,在RST引脚输出一个高电平脉冲;
1:
RST引脚仅为输入脚。
WDIDLE:
WDT在空闲模式下的禁止/允许位。
0:
WDT在空闲模式下继续计数;
1:
WDT在空闲模式下暂停计数。
。
40
4.
双数据指针寄存器,便于访问数据存储器。
DPTR0:
AT89C51单片机原有的数据指针,DPTR1:
新增加的数据指针。
AUXR1的DPS位用于选择两个数据指针。
当DPS=0时,选用DPTR0;当DPS=1时,选用DPTR1。
数据指针可作为一个16位寄存器来用,也可作为两个独立的8位寄存器DP0H(或DP1H)和DP0L(或DP1L)来用。
41
5.
AUXR1是辅助寄存器,格式如图2-6:
DPS:
数据指针寄存器选择位。
0:
选择数据指针寄存器DPTR0;
1:
选择数据指针寄存器DPTR1。
图2-6AUXR1寄存器的格式
42
包含1个14位计数器和看门狗定时器复位寄存器(WDTRST)。
用于当CPU由于干扰,程序陷入死循环或跑飞状态时,WDT提供了一种使程序恢复正常运行的有效手段。
有关WDT在抗干扰设计中的应用以及低功耗模式下运行的状态,将在相应的章节中具体介绍。
上面介绍的特殊功能寄存器,除了前两个SP和B以外,其余的均为AT89S51在AT89C51基础上新增加的SFR。
43
位地址空间
211个寻址位的位地址,位地址范围为00H~FFH,其中00H~7FH这128位处于片内RAM字节地址20H~2FH单元中,如表2-5所示。
其余的83个可寻址位分布在特殊功能寄存器SFR中,如表2-6。
可被位寻址的特殊寄存器有11个,共有位地址88个,5个位未用,其余83个位的位地址离散地分布于片内数据存储器区字节地址为80H~FFH的范围内,其最低的位地址等于其字节地址,且其字节地址的末位都为0H或8H。
44
表2-6
SFR中的位地址分布
特殊功
位地址
字节
能
D7
D6
D5
D4
D3
D2
D1
D0
地址
寄存器
B
F7H
F6H
F5H
F4H
F3H
F2H
F1H
F0H
F0H
Acc
E7H
E6H
E5H
E4H
E3H
E2H
E1H
E0H
E0H
PSW
D7H
D6H
D5H
D4H
D3H
D2H
D1H
D0H
D0H
IP
—
—
—
BCH
BBH
BAH
B9H
B8H
B8H
P3
B7H
B6H
B5H
B4H
B3H
B2H
B1H
B0H
B0H
IE
AFH
—
—
ACH
ABH
AAH
A9H
A8H
A8H
P2
A7H
A6H
A5H
A4H
A3H
A2H
A1H
A0H
A0H
SCON
9FH
9EH
9DH
9CH
9BH
9AH
99H
98H
98H
P1
97H
96H
95H
94H
93H
92H
91H
90H
90H
TCON
8FH
8EH
8DH
8CH
8BH
8AH
89H
88H
88H
P0
87H
86H
85H
84H
83H
82H
81H
80H
80H
46
图2-7为各类存储器的结构图。
清楚看出各类存储器在存储器空间的位置。
图2-7AT89S51单片机的存储器结构
47
AT89S51的并行I/O端口
4个双向的8位并行I/O端口,分别记为P0、P1、P2和P3,其中输出锁存器属于特殊功能寄存器。
端口的每一位均由输出锁存器、输出驱动器和输入缓冲器组成,4个端口按字节输入/输出外,也可位寻址。
1P0口
P0口字节地址为80H,位地址为80H~87H。
P0口可作为双功能口:
在外扩程序存储器、数据存储器(或外扩I/O)情况下,只能作为系统的低8位地址/数据总线端口来使用,否则可作为通用I/O端口使用。
48
(1)当P0口用作地址/数据复用口时,是一个真正的双向口,用作与外部存储器的连接,输出低8位地址和输出/输入8位数据。
(2)当P0口用作通用I/O口时,由于需在片外接上拉电阻,端口不存在高阻抗(悬浮)状态,因此是一准双向口。
为保证正确读入引脚信号,应首先向锁存器写1。
单片机复位后,锁存器自动被置1;当P0口由原来的输出状态转变为输入状态时,应首先向锁存器写1,方可执行输入操作。
一般情况下,P0口大多作为地址/数据复用口使用,这时就不能再作为通用I/O口使用。
49
2.P1口
单功能的I/O口,字节地址为90H,位地址为90H~97H。
特点如下。
(1)P1口由于有内部上拉电阻,没有高阻抗输入状态,故为准双向口。
作为输出口时,不需要在片外接上拉电阻。
(2)P1口“读引脚”输入时,必须先向P1口锁存器先写入1
。
50
是一个双功能口,字节地址为A0H,位地址为A0H~A7H。
P2口某一位的位电路结构如图4-3所示。
在片外扩有存储器或I/O的情况下,P2口大多作为高8位地址总线口使用,这时就不能再作为通用I/O口。
特点如下:
(1)作为地址输出线使用时,P2口可输出外部存储