国家开放大学计算机组成原理形考任务全部问题详解.docx

上传人:b****4 文档编号:24355486 上传时间:2023-05-26 格式:DOCX 页数:54 大小:62.28KB
下载 相关 举报
国家开放大学计算机组成原理形考任务全部问题详解.docx_第1页
第1页 / 共54页
国家开放大学计算机组成原理形考任务全部问题详解.docx_第2页
第2页 / 共54页
国家开放大学计算机组成原理形考任务全部问题详解.docx_第3页
第3页 / 共54页
国家开放大学计算机组成原理形考任务全部问题详解.docx_第4页
第4页 / 共54页
国家开放大学计算机组成原理形考任务全部问题详解.docx_第5页
第5页 / 共54页
点击查看更多>>
下载资源
资源描述

国家开放大学计算机组成原理形考任务全部问题详解.docx

《国家开放大学计算机组成原理形考任务全部问题详解.docx》由会员分享,可在线阅读,更多相关《国家开放大学计算机组成原理形考任务全部问题详解.docx(54页珍藏版)》请在冰豆网上搜索。

国家开放大学计算机组成原理形考任务全部问题详解.docx

国家开放大学计算机组成原理形考任务全部问题详解

一、单项选择题(每小题6分,共36分)

题目1、

下列数中最小的数是(B)。

选择一项:

A.(1010011)2

B.(42)8正确

C.(10011000)BCD

D.(5A)16

题目2、

某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_____,最小负小数为_____。

(C)

选择一项:

题目3、

两个补码数相加,在符号位相同时有可能产生溢出,符号位不同时。

选择一项:

A.会产生溢出

B.也有可能产生溢出

C.不一定会产生溢出

D.一定不会产生溢出正确

题目4、

已知[X]原=010100,[X]反=。

选择一项:

A.010100正确

B.001011

C.101011

D.101100

题目5、

已知[X]原=110100,[X]补=。

选择一项:

A.110100

B.001011

C.101011

D.101100正确

题目6、

已知[X]原=110100,[X]移=。

选择一项:

A.101100

B.001100正确

C.101011

D.011011

二、多项选择题(每小题9分,共36分)

题目7、

机器数中,零的表示形式不唯一的是_____。

选择一项或多项:

A.原码正确

B.补码

C.移码正确

D.反码正确

题目8、

ASCII编码_____。

选择一项或多项:

A.是8位的编码

B.是7位的编码正确

C.共有128个字符正确

D.共有256个字符

E.有64个控制字符

题目9、

相对补码而言,移码_____。

选择一项或多项:

A.仅用于表示小数

B.仅用于浮点数的阶码部分

C.仅用于浮点数的尾数部分

D.1表示正号,0表示负号正确

题目10、

当码距d=4时,海明校验码具有_____。

选择一项或多项:

A.检错能力正确

B.纠错能力正确

C.只能发现1位错,但不能纠错

D.能发现1位错,并纠正1位错

E.能发现2位错,并纠正1位错

F.能发现2位错,并纠正2位错正确

三、判断题(每小题7分,共28分)

题目11、

定点数的表示围有限,如果运算结果超出表示围,称为溢出。

选择一项:

对正确

题目12、

浮点数数的表示围取决于尾数的位数,精度取决于阶码的位数。

选择一项:

错正确

题目13、

奇偶校验码可以检测出奇数个位的错误,但不能确定出错的位置。

选择一项:

对正确

题目14、

两补码相加,采用1位符号位,当最高位有进位时表示结果产生溢出。

选择一项:

错正确

 

B变址寻址方式中,操作数的有效地址等于(C)。

A.基址寄存器容加上形式地址(位移量)B.堆栈指示器容加上形式地址

C.变址寄存器容加上形式地址D.程序计数器容加上形式地址

CCPU正在处理优先级低的一个中断的过程中又可以响应更高优先级中断的解决中断优先级别问题的办法被称为(A)。

A.中断嵌套B.中断请求C.中断响应D.中断处理

C采用虚拟存储器的目的是为了(B)。

A.给用户提供比主存容量大得多的物理编程空间

B.给用户提供比主存容量大得多的逻辑编程空间

C.提高主存的速度D.扩大辅存的存取空间

C存取周期是指(D)。

A.存储器的写入时间B.存储器的读出时间

C.存储器进行一次读操作和一次写操作之间所需要的最短时间D.存储器进行一次完整的读写操作所需要的全部时间

CCPU通过指令访问Cache所用的程序地址叫做(A)。

A.逻辑地址B.物理地址

C.虚拟地址D.真实地址

CCPU通过指令访问主存所用的程序地址叫做(A)。

A.逻辑地址B.物理地址

C.虚拟地址D.真实地址

C程序计数器PC的位数取决于,指令寄存器IR的位数取决于。

(B)

A.机器字长,存储器的容量B.存储器的容量,指令字长

C.指令字长,机器字长D.地址总线宽度,存储器的容量

C长度相同但格式不同的2种浮点数,假设前者阶码长、尾数短,后者阶码短、尾数长,其他规定均相同,则它们可表示的数的围和精度为(B)。

A.两者可表示的数的围和精度相同B.前者可表示的数的围大但精度低

C.后者可表示的数的围大但精度高D.前者可表示的数的围大且精度高

C长度相同但格式不同的2种浮点数,假设前者阶码短、尾数长,后者阶码长、尾数短,其他规定均相同,则它们可表示的数的围和精度为(C)。

A.两者可表示的数的围和精度相同B.前者可表示的数的围大但精度低

C.后者可表示的数的围大但精度低D.前者可表示的数的围大且精度高

CCPU用寄存器(C)。

A.只能存储数据,不能存储地址B.只能存储地址,不能存储数据

C.可以存储数据和地址

D.不仅存储数据和地址,还可以代替指令寄存器

CCPU输出数据的速度远远高于打印机的打印速度,为解决这一矛盾,可采用(C)。

A.并行技术B.通信技术

C.缓冲技术D.虚存技术

D对磁盘进行格式化,在一个记录面上要将磁盘划分为若干,在这基础上,又要将划分为若干。

(A)

A.磁道,磁道,扇区B.扇区,扇区,磁道

C.扇区,磁道,扇区D.磁道,扇区,磁道

D当在采用(B)输入数据时,除非CPU等待否则无法传送数据给计算机。

A.直接存储器访问方式B.程序查询方式

C.程序中断方式D.I/O通道方式

D定点数补码加法具有两个特点:

一是符号位(B);二是相加后最高位上的进位要舍去。

A.与数值位分别进行运算B.与数值位一起参与运算

C.要舍去D.表示溢出

D定点数补码加法具有两个特点:

一是符号位与数值位一起参与运算;二是相加后最高位上的进位(C)。

A.与数值位分别进行运算B.与数值位一起参与运算

C.要舍去D.表示溢出

D堆栈寻址的原则是(B)。

A.随意进出B.后进先出

C.先进先出D.后进后出

D定点数补码减法可以直接用加法器完成,此时,符号位参与运算;并把补码形式的减数诸位求反发送至加法器,再向最低位给出进位信号。

(B)

A.与数值位分别进行运算,0B.与数值位—起参与运算,1

C.与数值位分别进行运算,1D.与数值位—起参与运算,0

D在定点二进制运算器中,减法运算一般通过(D)来实现。

A.原码运算的二进制减法器B.补码运算的二进制减法器

C.补码运算的十进制加法器D.补码运算的二进制加法器

F·诺依曼机工作方式的基本特点是(B)。

A.多指令流单数据流B.按地址访问并执行指令

C.堆栈操作D.存贮器按部选择地址

G关于操作数的来源和去处,表述不正确的是(D)。

A.第一个来源和去处是CPU寄存器B.第二个来源和去处是外设中的寄存器

C.第三个来源和去处是存中的存贮器D.第四个来源和去处是外存贮器

H汇编语言要经过(C)的翻译才能在计算机中执行。

A.编译程序B.数据库管理程序C.汇编程序D.文字处理程

J计算机硬件能直接识别和运行的只能是(A)程序。

A.机器语言B.汇编语言

C.高级语言D.VHDL

J计算机系统的输入输出接口是(B)之间的交接界面。

A.CPU与存储器B.主机与外围设备

C.存储器与外围设备D.CPU与系统总线

J间接寻址是指(D)。

A.指令中直接给出操作数地址B.指令中直接给出操作数

C.指令中间接给出操作数D.指令中间接给出操作数地址

J寄存器间接寻址方式中,操作数在(C)中。

A.通用寄存器B.堆栈

C.主存单元D.外存储器

J基址寻址方式中,操作数的有效地址等于(A)。

A.基址寄存器容加上形式地址B.堆栈指示器容加上形式地址

C.变址寄存器容加上形式地址D.程序计数器容加上形式地址

J加法器采用并行进位的目的是(A)。

A.提高加法器的速度B.快速传递进位信号

C.优化加法器结构D.增强加法器功能

J计算机系统中的存储器系统是指,没有外部存储器的计算机监控程序可以存放在中(D)。

A.RAM,CPUB.ROM,RAM

C.主存储器,RAM和ROMD.主存储器和外存储器,ROM

L两个补码数相加,只有在(A)时有可能产生溢出。

A.符号位相同

B.符号位不同

C.两个正数相加结果为正

D.数值位产生向符号位的进位,符号位也向更高位产生进位

L两个补码数相加,只有在时有可能产生溢出,在时一定不会产生溢出。

(A)

A.符号位相同,符号位不同B.符号位不同,符号位相同

C.符号位都是0,符号位都是1D.符号位都是1,符号位都是0

L立即寻址是指(B)。

A.指令中直接给出操作数地址B.指令中直接给出操作数

C.指令中间接给出操作数D.指令中间接给出操作数地址

L两个补码数相减,只有在时有可能产生溢出,在时一定不会产生溢出。

(B)

A.符号位相同,符号位不同B.符号位不同,符号位相同

C.符号位都是0,符号位都是1D.符号位都是1,符号位都是0

L两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时(C)。

A.有可能产生溢出B.会产生溢出

C.一定不会产生溢出D.不一定会产生溢出

L两个补码数相减,在符号相同时不会产生溢出,符号不同时(A)产生溢出。

A.有可能B.没有可能

C.一定会D.一定不会

M某计算机的字长是8位,它的存储容量是64KB,若按字编址,那么它的寻址围应该是(B)。

A.0—128KB.0—64K

C.0—32KD.0—16K

M某计算机的字长是16位,它的存储容量是64KB,若按字编址,那么它的寻址围应该是(B)。

A.0—64KB.0—32K

C.0—64KBD.0—32KB

M某机字长16位,采用定点小数表示,符号位为1位,尾数为15位,则可表示的最大正小数为,最小负小数为_。

(C)

A.+(216-1),-(1-2-15)B.+(215-1),-(1-2-16)

C.+(1-2-15),-(1-2-15)D.+(215-1),-(1-2-15)

M某机字长16位,采用定点整数表示,符号位为1位,尾数为15位,则可表示的最大正整数为,最小负整数为_。

(A)

A.+(215-1),-(215-1)B.+(215-1),-(216-1)

C.+(216-1),-(215-1)D.+(215-1),-(1-215)

M某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正整数为,最小负整数为_。

(A)

A.+(231-1),-(231-1)B.+(231-1),-(232-1)

C.+(232-1),-(231-1)D.+(231-1),-(1-231)

M某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则原码表示法可表示的最大正整数为,最小负整数为_。

(A)

A.+(231-1),-(231-1)B.+(231-1),-(232-1)

C.+(230-1),-(230-1)D.+(231-1),-(1-2-31)

M某存储器容量为32K×16位,则(C)。

A.地址线为32根,数据线为16根B.地址线为16根,数据线为32根

C.地址线为15根,数据线为16根D.地址线为16根,数据线为15根

M每一条指令执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,他们的执行顺序应该是(B)。

A.①读取指令、②执行指令、③分析指令

B.①读取指令、③分析指令、②执行指令

C.③分析指令、②执行指令、①读取指令

D.②执行指令、①读取指令、③分析指令

M每一条指令执行时通常有①分析指令、②读取指令、③执行指令等几个步骤,他们的执行顺序应该是(D)。

A.①分析指令、②读取指令、③执行指令

B.①分析指令、③执行指令、②读取指令

C.③执行指令、②读取指令、①分析指令

D.②读取指令、①分析指令、③执行指令

PPUSH指令,按操作数的个数是分属于(A),使用的寻址方式是(E)和(G)。

A.单操作数B.双操作数

C.无操作数D.多操作数

E.寄存器寻址方式F.寄存器间接寻址方式

G.堆栈寻址方式H.相对寻址方式

Q迄今为止,计算机中的所有信息仍以二进制方式表示的原因是,计算机硬件能直接执行的只有。

(C)

A.节约元件,符号语言B.运算速度快,机器语言和汇编语言

C.物理器件性能所致,机器语言D.信息处理方便,汇编语言序

R若主存每个存储单元存8位数据,则(B)。

A.其地址线也为8位B.其地址线与8位无关

C.其地址线为16位D.其地址线与8位有关

R若主存每个存储器单元为16位,则(B)。

A.其地址线也为16位B.其地址(线)与16无关

C.其地址线为8位D.其地址(线)与16有关

R若一RAM芯片,其容量1024×8位,除电源端和接地端外,连同片选和读/写信号,该芯片引出脚的最小数目应为(B)。

A.23B.20

C.17D.19

RRAM芯片串联的目的是,并联的目的是。

(B)

A.增加存储器字长,提高存储器速度

B.增加存储单元数量,增加存储器字长

C.提高存储器速度,增加存储单元数量

D.降低存储器的平均价格,增加存储器字长

S输入输出指令的功能是(C)。

A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送

C.进行CPU和I/O设备之间的数据传送D.改变程序执行的顺序

W完美的计算机系统应该包括(D)。

A.运算器、存储器和控制器B.外部设备和主机

C.主机和实用程序D.配套的硬件设备和软件系统

W为了便于检查加减法运算是否发生溢出,定点运算器采用双符号位的数值表示,在寄存器和主存中是采用(B)的数值表示。

A.双符号位B.单符号位

C.上述两种方法D.无符号位

W微程序控制器中,机器指令与微指令的关系是(B)。

A.每一条机器指令由一条微指令来执行

B.每一条机器指令由一段用微指令编成的微程序来解释执行

C.一段机器指令组成的程序可由一条微指令来执行

D.一条微指令由若干条机器指令组成

X相对指令流水线方案和多指令周期方案,单指令方案的资源利用率和性能价格比(A)。

A.最低B.居中

C.最高D.都差不多

X下列数中最大的数是(D)。

A.(1010011)2B.(512)8

C.(00101000)BCDD.(235)16

X下列数中最大的数是(D)。

A.(101001)2B.(52)8

C.(00111001)BCDD.(2C)16

X下列数中最小的数是(C)。

A.(101001)2B.(512)8

C.(00101000)BCDD.(235)16

X下列数中最小的数是(C)。

A.(101001)2B.(52)8

C.(00101001)BCDD.(233)16

X下列数中最小的数是(D)。

A.(1010011)2B.(42)8

C.(10101000)BCDD.(25)10

X相对寻址方式中,求有效地址使用(D)加上偏移量。

A.基址寄存器容B.栈指示器容

C.变址寄存器容D.程序计数器容

X虚拟存储器管理系统的基础是局部性原理,因此虚存的目的是为了给每个用户提供比主存容量(B)编程空间。

A.小得多的逻辑B.大得多的逻辑

C.小得多的物理D.大得多的物理

X下列说法中(B)是正确的。

A.半导体ROM信息可读可写,且断电后仍能保持记忆

B.半导体ROM是非易失性的,断电后仍然能保持记忆

C.半导体ROM是易失性的,断电后不能保持记忆

D.EPROM是可改写的,因而也是随机存储器的一种

X下列数中最大的数是(C)。

A.(1010011)2B.(42)8

C.(10011000)BCDD.(5A)16

Y运算器由ALU完成运算后,除了运算结果外,下面所列(C)不是运算器给出的结果特征信息。

A.是否溢出B.有无进位

C.结果是否为零D.时钟信号

Y硬连线控制器中,使用(B)来区分指令不同的执行步骤。

A.节拍发生器B.程序计数器

C.指令寄存器D.控制信号形成部件

Y1946年研制成功的第一台计算机称为,1949年研制成功的第一台程序存的计算机称为。

(B)

A.EDVAC,MARKIB.ENIAC,EDSAC

C.ENIAC,MARKID.ENIAC,UNIVACI

Y运算器由许多部件组成,但核心部分是(B)。

A.数据总线B.算术逻辑运算单元

C.多路开关D.累加寄存器

Y运算器的主要功能是进行(C)。

A.逻辑运算B.算术运算

C.逻辑运算和算术运算D.只作加法

Z组一个运算器需要多个部件,但下面所列(B)不是组成运算器的部件。

A.状态寄存器B.数据总线

C.ALUD.通用寄存器

Z在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用(C)来实现。

A.与非门B.或非门

C.异或门D.与或非门

Z在定点运算器中,必须要有溢出判断电路,它一般用(C)来实现。

A.与非门B.或非门

C.异或门D.与或非门

Z在定点数运算中产生溢出的原因是(C)。

A.运算过程中最高位产生了进位或借位

B.参加运算的操作数超出了机器的表示围

C.运算的结果的操作数超出了机器表示围

D.寄存器的位数太少,不得不舍弃最低有效位

Z在定点二进制运算器中,加法运算一般通过(D)来实现。

A.原码运算的二进制加法器B.反码运算的二进制加法器

C.补码运算的十进制加法器D.补码运算的二进制加法器

Z在定点运算器用来进行(B)。

A.十进制加法运算B.定点运算

C.浮点运算D.既进行定点运算也进行浮点运算

Z直接寻址是指(A)。

A.指令中直接给出操作数地址B.指令中直接给出操作数

C.指令中间接给出操作数D.指令中间接给出操作数地址

Z在指令的寻址方式中,寄存器寻址,操作数在(A)中,指令中的操作数地址是(B)。

A.通用寄存器B.寄存器编号

C.存单元D.操作数的地址

E.操作数地址的地址F.操作数本身

G.指令

Z指令系统中采用不同的寻址方式的目的是(D)。

A.降低指令译码的难度B.提高指令读取的速度

C.实现程序控制

D.缩短指令字长,扩大寻址空间,提高编程灵活性

Z在独立编址方式下,存储单元和I/O设备是靠(A)来区分的。

A.不同的地址和指令代码B.不同的数据和指令代码

C.不同的数据和地址D.不同的地址

Z在独立编址方式下,存储单元和I/O设备是靠(C)来区分的。

A.不同的地址代码B.不同的地址总线

C.不同的指令和不同的控制信号D.上述都不对

Z在统一编址方式下,存储单元和I/O设备是靠指令中的(A)来区分的。

A.不同的地址B.不同的数据

C.不同的数据和地址D.上述都不对

Z在控制器中,必须有一个部件,能提供指令在存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是(C)。

A.IPB.IR

C.PCD.AR

Z在控制器中,部件(C)用于接收并保存从存读出的指令容,在执行本条指令的过程中提供本条指令的主要信息。

A.指令指针IPB.地址寄存器AR

C.指令寄存器IRD.程序计数器PC

Z在控制器中,部件(D)能提供指令在存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。

A.指令指针IPB.地址寄存器AR

C.指令寄存器IRD.程序计数器PC

Z在控制器中,部件(D)用于存放下一条指令的地址。

A.指令指针IPB.地址寄存器AR

C.指令寄存器IRD.程序计数器PC

Z组成硬连线控制器的主要部件有(B)。

A.PC、IPB.PC、IR

C.IR、IPD.AR、IP

Z指令流水线需要处理好(A)3个方面问题。

A.结构相关、数据相关、控制相关B.结构相关、数据相关、逻辑相关

C.结构相关、逻辑相关、控制相关D.逻辑相关、数据相关、控制相关

Z在CPU与主存之间加入Cache,能够提高CPU访问存储器的速度,一般情况下Cache的容量命中率,因此Cache容量。

(C)

A.越大,越高,与主存越接近越好

B.越小,越高,与主存越差异大越好

C.越大,越高,只要几百K就可达90%以上

D.越小,越高,只要几K就可达90%以上

Z在主存和CPU之间增加

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 解决方案 > 学习计划

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1