ARM 指令集指南规范docWord文档格式.docx

上传人:b****6 文档编号:19033938 上传时间:2023-01-03 格式:DOCX 页数:20 大小:23.65KB
下载 相关 举报
ARM 指令集指南规范docWord文档格式.docx_第1页
第1页 / 共20页
ARM 指令集指南规范docWord文档格式.docx_第2页
第2页 / 共20页
ARM 指令集指南规范docWord文档格式.docx_第3页
第3页 / 共20页
ARM 指令集指南规范docWord文档格式.docx_第4页
第4页 / 共20页
ARM 指令集指南规范docWord文档格式.docx_第5页
第5页 / 共20页
点击查看更多>>
下载资源
资源描述

ARM 指令集指南规范docWord文档格式.docx

《ARM 指令集指南规范docWord文档格式.docx》由会员分享,可在线阅读,更多相关《ARM 指令集指南规范docWord文档格式.docx(20页珍藏版)》请在冰豆网上搜索。

ARM 指令集指南规范docWord文档格式.docx

BLX目标地址

BLX指令从ARM指令集跳转到指令中所指定的目标地址,并将处理器的工作状态有ARM状态切换到Thumb状态,该指令同时将PC的当前内容保存到寄存器R14中。

因此,当子程序使用Thumb指令集,而调用者使用ARM指令集时,可以通过BLX指令实现子程序的调用和处理器工作状态的切换。

同时,子程序的返回可以通过将寄存器R14值复制到PC中来完成。

(4)BX指令

BX指令的格式为:

BX目标地址

BX指令跳转到指令中所指定的目标地址,目标地址处的指令既可以是ARM指令,也可以是Thumb指令。

2.14.2数据处理指令

数据处理指令可分为数据传送指令、算术逻辑运算指令和比较指令等。

数据传送指令用于在寄存器和存储器之间进行数据的双向传输。

算术逻辑运算指令完成常用的算术与逻辑的运算,该类指令不但将运算结果保存在目的寄存器中,同时更新CPSR中的相应条件标志位。

比较指令不保存运算结果,只更新CPSR中相应的条件标志位。

数据处理指令包括:

lMOV数据传送指令。

lMVN数据取反传送指令。

lCMP比较指令。

lCMN反值比较指令。

lTST位测试指令。

lTEQ相等测试指令。

lADD加法指令。

lADC带进位加法指令。

lSUB减法指令。

lSBC带借位减法指令。

lRSB逆向减法指令。

lRSC带借位的逆向减法指令。

lAND逻辑与指令。

lORR逻辑或指令。

lEOR逻辑异或指令。

lBIC位清除指令。

(1)MOV指令

MOV指令的格式为:

MOV{S}目的寄存器,源操作数

MOV指令可完成从另一个寄存器、被移位的寄存器或将一个立即数加载到目的寄存器。

其中S选项决定指令的操作是否影响CPSR中条件标志位的值,当没有S时指令不更新CPSR中条件标志位的值。

指令示例如下:

MOVR1,R0;

将寄存器R0的值传送到寄存器R1

MOVPC,R14;

将寄存器R14的值传送到PC,常用于子程序返回

MOVR1,R0,LSL#3;

将寄存器R0的值左移3位后传送到R1

(2)MVN指令

MVN指令的格式为:

MVN{S}目的寄存器,源操作数

MVN指令可完成从另一个寄存器、被移位的寄存器或将一个立即数加载到目的寄存器。

与MOV指令不同之处是在传送之前按位被取反了,即把一个被取反的值传送到目的寄存器中。

其中S定指令的操作是否影响CPSR中条件标志位的值,当没有S时指令不更新CPSR中条件标志位的值。

MVNR0,#0;

将立即数0取反传送到寄存器R0中,完成后R0=-1

(3)CMP指令

CMP指令的格式为:

CMP操作数1,操作数2

CMP指令用于把一个寄存器的内容和另一个寄存器的内容或立即数进行比较,同时更新CPSR中条件标志位的值。

该指令进行一次减法运算,但不存储结果,只更改条件标志位。

标志位表示的是操作数1与操作数2的关系(大、小、相等),例如,当操作数1大于操作数2,则此后的有GT后缀的指令将可以执行。

CMPR1,R0;

将寄存器R1的值与寄存器R0的值相减,并根据结果设置CPSR的标志位

CMPR1,#100;

将寄存器R1的值与立即数100相减,并根据结果设置CPSR的标志位

(4)CMN指令

CMN指令的格式为:

CMN操作数1,操作数2

CMN指令用于把一个寄存器的内容和另一个寄存器的内容或立即数取反后进行比较,同时更新CPSR中条件标志位的值。

该指令实际完成操作数1和操作数2相加,并根据结果更改条件标志位。

CMNR1,R0;

将寄存器R1的值与寄存器R0的值相加,并根据结果设置CPSR的标志位

CMNR1,#100;

将寄存器R1的值与立即数100相加,并根据结果设置CPSR的标志位

(5)TST指令

TST指令的格式为:

TST操作数1,操作数2

TST指令用于把一个寄存器的内容和另一个寄存器的内容或立即数进行按位的与运算,并根据运算结果更新CPSR中条件标志位的值。

操作数1是要测试的数据,而操作数2是一个位掩码,该指令一般用来检测是否设置了特定的位。

TSTR1,#%1;

用于测试在寄存器R1中是否设置了最低位(%表示二进制数)

TSTR1,#0xffe;

将寄存器R1的值与立即数0xffe按位与,并根据结果设置CPSR的标志位

(6)TEQ指令

TEQ指令的格式为:

TEQ操作数1,操作数2

TEQ指令用于把一个寄存器的内容和另一个寄存器的内容或立即数进行按位的异或运算,并根据运算结果更新CPSR中条件标志位的值。

该指令通常用于比较操作数1和操作数2是否相等。

TEQR1,R2;

将寄存器R1的值与寄存器R2的值按位异或,并根据结果设置CPSR的标志位

(7)ADD指令

ADD指令的格式为:

ADD{S}目的寄存器,操作数1,操作数2

ADD指令用于把两个操作数相加,并将结果存放到目的寄存器中。

操作数1应是一个寄存器,操作数2可以是一个寄存器,被移位的寄存器,或一个立即数。

ADDR0,R1,R2;

R0=R1+R2

ADDR0,R1,#256;

R0=R1+256

ADDR0,R2,R3,LSL#1;

R0=R2+(R3<

<

1)

(8)ADC指令

ADC指令的格式为:

ADC{S}目的寄存器,操作数1,操作数2

ADC指令用于把两个操作数相加,再加上CPSR中的C条件标志位的值,并将结果存放到目的寄存器中。

它使用一个进位标志位,这样就可以做比32位大的数的加法,注意不要忘记设置S后缀来更改进位标志。

以下指令序列完成两个128位数的加法,第一个数由高到低存放在寄存器R7~R4,第二个数由高到低存放在寄存器R11~R8,运算结果由高到低存放在寄存器R3~R0:

ADDSR0,R4,R8;

加低端的字

ADCSR1,R5,R9;

加第二个字,带进位

ADCSR2,R6,R10;

加第三个字,带进位

ADCR3,R7,R11;

加第四个字,带进位

(9)SUB指令

SUB指令的格式为:

SUB{S}目的寄存器,操作数1,操作数2

SUB指令用于把操作数1减去操作数2,并将结果存放到目的寄存器中。

该指令可用于有符号数或无符号数的减法运算。

SUBR0,R1,R2;

R0=R1-R2

SUBR0,R1,#256;

R0=R1-256

SUBR0,R2,R3,LSL#1;

R0=R2-(R3<

(10)SBC指令

SBC指令的格式为:

SBC{S}目的寄存器,操作数1,操作数2

SBC指令用于把操作数1减去操作数2,再减去CPSR中的C条件标志位的反码,并将结果存放到目的寄存器中。

该指令使用进位标志来表示借位,这样就可以做大于32位的减法,注意不要忘记设置S后缀来更改进位标志。

该指令可用于有符号数或无符号数的减法运算。

SUBSR0,R1,R2;

R0=R1-R2-!

C,并根据结果设置CPSR的进位标志位

(11)RSB指令

RSB指令的格式为:

RSB{S}目的寄存器,操作数1,操作数2

RSB指令称为逆向减法指令,用于把操作数2减去操作数1,并将结果存放到目的寄存器中。

RSBR0,R1,R2;

R0=R2–R1

RSBR0,R1,#256;

R0=256–R1

RSBR0,R2,R3,LSL#1;

R0=(R3<

1)-R2

(12)RSC指令

RSC指令的格式为:

RSC{S}目的寄存器,操作数1,操作数2

RSC指令用于把操作数2减去操作数1,再减去CPSR中的C条件标志位的反码,并将结果存放到目的寄存器中。

RSCR0,R1,R2;

R0=R2–R1-!

C

(13)AND指令

AND指令的格式为:

AND{S}目的寄存器,操作数1,操作数2

AND指令用于在两个操作数上进行逻辑与运算,并把结果放置到目的寄存器中。

该指令常用于屏蔽操作数1的某些位。

ANDR0,R0,#3;

该指令保持R0的0、1位,其余位清零

(14)ORR指令

ORR指令的格式为:

ORR{S}目的寄存器,操作数1,操作数2

ORR指令用于在两个操作数上进行逻辑或运算,并把结果放置到目的寄存器中。

该指令常用于设置操作数1的某些位。

ORRR0,R0,#3;

该指令设置R0的0、1位,其余位保持不变

(15)EOR指令

EOR指令的格式为:

EOR{S}目的寄存器,操作数1,操作数2

EOR指令用于在两个操作数上进行逻辑异或运算,并把结果放置到目的寄存器中。

该指令常用于反转操作数1的某些位。

EORR0,R0,#3;

该指令反转R0的0、1位,其余位保持不变

(16)BIC指令

BIC指令的格式为:

BIC{S}目的寄存器,操作数1,操作数2

BIC指令用于清除操作数1的某些位,并把结果放置到目的寄存器中。

操作数2为32位的掩码,如果在掩码中设置了某一位,则清除这一位。

未设置的掩码位保持不变。

BICR0,R0,#%1011;

该指令清除R0中的位0、1、和3,其余的位保持不变

2.14.3乘法指令与乘加指令

ARM微处理器支持的乘法指令与乘加指令共有6条,可分为运算结果为32位和运算结果为64位两类,与前面的数据处理指令不同,指令中的所有操作数、目的寄存器必须为通用寄存器,不能对操作数使用立即数或被移位的寄存器,同时,目的寄存器和操作数1必须是不同的寄存器。

乘法指令与乘加指令共有以下6条:

lMUL32位乘法指令。

lMLA32位乘加指令。

lSMULL64位有符号数乘法指令。

lSMLAL64位有符号数乘加指令。

lUMULL64位无符号数乘法指令。

lUMLAL64位无符号数乘加指令。

(1)MUL指令

MUL指令的格式为:

MUL{S}目的寄存器,操作数1,操作数2

MUL指令完成将操作数1与操作数2的乘法运算,并把结果放置到目的寄存器中,同时可以根据运算结果设置CPSR中相应的条件标志位。

其中,操作数1和操作数2均为32位的有符号数或无符号数。

MULR0,R1,R2;

R0=R1×

R2

MULSR0,R1,R2;

R2,同时设置CPSR中的相关条件标志位

(2)MLA指令

MLA指令的格式为:

MLA{S}目的寄存器,操作数1,操作数2,操作数3

MLA指令完成将操作数1与操作数2的乘法运算,再将乘积加上操作数3,并把结果放置到目的寄存器中,同时可以根据运算结果设置CPSR中相应的条件标志位。

MLAR0,R1,R2,R3;

R2+R3

MLASR0,R1,R2,R3;

R2+R3,同时设置CPSR中的相关条件标志位

(3)SMULL指令

SMULL指令的格式为:

SMULL{S}目的寄存器Low,目的寄存器低High,操作数1,操作数2

SMULL指令完成将操作数1与操作数2的乘法运算,并把结果的低32位放置到目的寄存器Low中,结果的高32位放置到目的寄存器High中,同时可以根据运算结果设置CPSR中相应的条件标志位。

其中,操作数1和操作数2均为32位的有符号数。

SMULLR0,R1,R2,R3;

R0=(R2×

R3)的低32位,R1=(R2×

R3)的高32位

(4)SMLAL指令

SMLAL指令的格式为:

SMLAL{S}目的寄存器Low,目的寄存器低High,操作数1,操作数2

SMLAL指令完成将操作数1与操作数2的乘法运算,并把结果的低32位同目的寄存器Low中的值相加后又放置到目的寄存器Low中,结果的高32位同目的寄存器High中的值相加后又放置到目的寄存器High中,同时可以根据运算结果设置CPSR中相应的条件标志位。

对于目的寄存器Low,在指令执行前存放64位加数的低32位,指令执行后存放结果的低32位。

对于目的寄存器High,在指令执行前存放64位加数的高32位,指令执行后存放结果的高32位。

SMLALR0,R1,R2,R3;

R3)的低32位+R0

;

R1=(R2×

R3)的高32位+R1

(5)UMULL指令

UMULL指令的格式为:

UMULL{S}目的寄存器Low,目的寄存器低High,操作数1,操作数2

UMULL指令完成将操作数1与操作数2的乘法运算,并把结果的低32位放置到目的寄存器Low中,结果的高32位放置到目的寄存器High中,同时可以根据运算结果设置CPSR中相应的条件标志位。

其中,操作数1和操作数2均为32位的无符号数。

UMULLR0,R1,R2,R3;

(6)UMLAL指令

UMLAL指令的格式为:

UMLAL{S}目的寄存器Low,目的寄存器低High,操作数1,操作数2

UMLAL指令完成将操作数1与操作数2的乘法运算,并把结果的低32位同目的寄存器Low中的值相加后又放置到目的寄存器Low中,结果的高32位同目的寄存器High中的值相加后又放置到目的寄存器High中,同时可以根据运算结果设置CPSR中相应的条件标志位。

对于目的寄存器High,在指令执行前存放64位加数的高32位,指令执行后存放结果的高32位。

UMLALR0,R1,R2,R3;

2.14.4程序状态寄存器访问指令

ARM微处理器支持程序状态寄存器访问指令,用于在程序状态寄存器和通用寄存器之间传送数据,程序状态寄存器访问指令包括以下两条:

lMRS程序状态寄存器到通用寄存器的数据传送指令。

lMSR通用寄存器到程序状态寄存器的数据传送指令。

(1)MRS指令

MRS指令的格式为:

MRS{条件}通用寄存器,程序状态寄存器(CPSR或SPSR)

MRS指令用于将程序状态寄存器的内容传送到通用寄存器中。

该指令一般用在以下两种情况。

①当需要改变程序状态寄存器的内容时,可用MRS将程序状态寄存器的内容读入通用寄存器,修改后再写回程序状态寄存器。

②当在异常处理或进程切换时,需要保存程序状态寄存器的值,可先用该指令读出程序状态寄存器的值,然后保存。

MRSR0,CPSR;

传送CPSR的内容到R0

MRSR0,SPSR;

传送SPSR的内容到R0

(2)MSR指令

MSR指令的格式为:

MSR程序状态寄存器(CPSR或SPSR)_<

域>

操作数

MSR指令用于将操作数的内容传送到程序状态寄存器的特定域中。

其中,操作数可以为通用寄存器或立即数。

用于设置程序状态寄存器中需要操作的位,32位的程序状态寄存器可分为4个域:

l位[31:

24]为条件标志位域,用f表示。

l位[23:

16]为状态位域,用s表示。

l位[15:

8]为扩展位域,用x表示。

l位[7:

0]为控制位域,用c表示。

该指令通常用于恢复或改变程序状态寄存器的内容,在使用时,一般要在MSR指令中指明将要操作的域。

MSRCPSR,R0;

传送R0的内容到CPSR

MSRSPSR,R0;

传送R0的内容到SPSR

MSRCPSR_c,R0;

传送R0的内容到SPSR,但仅仅修改CPSR中的控制位域

2.14.5加载/存储指令

ARM微处理器支持加载/存储指令用于在寄存器和存储器之间传送数据,加载指令用于将存储器中的数据传送到寄存器,存储指令则完成相反的操作。

常用的加载存储指令如下:

lLDR字数据加载指令。

lLDRB字节数据加载指令。

lLDRH半字数据加载指令。

lSTR字数据存储指令。

lSTRB字节数据存储指令。

lSTRH半字数据存储指令。

(1)LDR指令

LDR指令的格式为:

LDR目的寄存器,<

存储器地址>

LDR指令用于从存储器中将一个32位的字数据传送到目的寄存器中。

该指令通常用于从存储器中读取32位的字数据到通用寄存器,然后对数据进行处理。

当程序计数器PC作为目的寄存器时,指令从存储器中读取的字数据被当作目的地址,从而可以实现程序流程的跳转。

该指令在程序设计中比较常用,且寻址方式灵活多样,请读者认真掌握。

LDRR0,[R1];

将存储器地址为R1的字数据读入寄存器R0

LDRR0,[R1,R2];

将存储器地址为R1+R2的字数据读入寄存器R0

LDRR0,[R1,#8];

将存储器地址为R1+8的字数据读入寄存器R0

LDRR0,[R1,R2]!

将存储器地址为R1+R2的字数据读入寄存器R0,并将新地址R1+R2写入R1

LDRR0,[R1,#8]!

将存储器地址为R1+8的字数据读入寄存器R0,并将新地址R1+8写入R1

LDRR0,[R1],R2

将存储器地址为R1的字数据读入寄存器R0,并将新地址R1+R2写入R1

LDRR0,[R1,R2,LSL#2]!

将存储器地址为R1+R2×

4的字数据读入寄存器R0,并将新地址R1+R2×

4写入R1

LDRR0,[R1],R2,LSL#2

将存储器地址为R1的字数据读入寄存器R0,并将新地址R1+R2×

(2)LDRB指令

LDRB指令的格式为:

LDRB目的寄存器,<

LDRB指令用于从存储器中将一个8位的字节数据传送到目的寄存器中,同时将寄存器的高24位清零。

该指令通常用于从存储器中读取8位的字节数据到通用寄存器,然后对数据进行处理。

LDRBR0,[R1];

将存储器地址为R1的字节数据读入寄存器R0,并将R0的高24位清零

LDRBR0,[R1,#8]

将存储器地址为R1+8的字节数据读入寄存器R0,并将R0的高24位清零

(3)LDRH指令

LDRH指令的格式为:

LDRH目的寄存器,<

LDRH指令用于从存储器中将一个16位的半字数据传送到目的寄存器中,同时将寄存器的高16位清零。

该指令通常用于从存储器中读取16位的半字数据到通用寄存器,然后对数据进行处理。

LDRHR0,[R1];

将存储器地址为R1的半字数据读入寄存器R0,并将R0的高16位清零

LDRHR0,[R1,#8]

将存储器地址为R1+8的半字数

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 院校资料

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1