计算机组成原理复习题及参考答案Word格式.docx

上传人:b****5 文档编号:17985025 上传时间:2022-12-12 格式:DOCX 页数:75 大小:40.85KB
下载 相关 举报
计算机组成原理复习题及参考答案Word格式.docx_第1页
第1页 / 共75页
计算机组成原理复习题及参考答案Word格式.docx_第2页
第2页 / 共75页
计算机组成原理复习题及参考答案Word格式.docx_第3页
第3页 / 共75页
计算机组成原理复习题及参考答案Word格式.docx_第4页
第4页 / 共75页
计算机组成原理复习题及参考答案Word格式.docx_第5页
第5页 / 共75页
点击查看更多>>
下载资源
资源描述

计算机组成原理复习题及参考答案Word格式.docx

《计算机组成原理复习题及参考答案Word格式.docx》由会员分享,可在线阅读,更多相关《计算机组成原理复习题及参考答案Word格式.docx(75页珍藏版)》请在冰豆网上搜索。

计算机组成原理复习题及参考答案Word格式.docx

15.由于半导体存储器加电后才能存储数据,断电后数据就丢失,因此,用EPROM制成的存储器,加电后必须重写原来的内容。

E12702

16.交叉存储器主要解决扩充容量问题。

E12703

17.访问存储器的请求是由CPU发生的。

E12704

18.Cache存储器的内容是由操作系统调入的。

E12705

19.DMA设备的中断级别比其他I/O设备高,否则数据将可能丢失。

E12706

20.Cache与主存统一编址,即主存空间的某一部分属于Cache。

E12707

21.在DMA控制方式中,主机和外设是并行运行的。

E12708

22.与各中断源的中断级别相比,CPU(或主程序)的级别最高。

E12709

23.中断级别最高的是不可屏蔽中断。

E12710

24.在程序中断时,除非计算机正在等待数据,否则无法将数据传送给计算机。

E12711

25.阶码部件可实现加、减、乘、除四种运算。

E12712

26.[X]补=1.X1X2X3X4,当满足______时,X>

-1/2成立。

A.X1=1,X2~X4至少有一个为1

B.X1=1,X2~X4任意

C.X1=0,X2~X4至少有一个为1

D.X1=0,X2~X4任意

E12713

27.在以下描述的流水CPU基本概念中,正确的表述是______。

A.流水CPU是以空间并行性为原理构造的处理器

B.流水CPU一定是RISC机器

C.流水CPU一定是多媒体CPU

D.流水CPU是以时间并行性为原理构造的处理器

E12714

D

28.在以下描述PCI总线的基本概念中,正确的表述是______。

A.PCI总线是一个与处理器无关的高速外围总线

B.PCI总线的基本传输机制是猝发式传送

C.PCI设备一定是主设备

D.系统中只允许有一条PCI总线

E12715

29.设机器字长16位,定点表示,尾数15位,数符1位,定点原码整数表示时,最大正数是_____。

A.32768

B.32767

C.65536

D.65535

E12716

B

30.设机器字长8位,定点表示,尾数7位,数符1位,定点原码小数表示时,最小负数是______。

A.-(1-2-8

B.-1

C.-(1-2-7

D.-2-7

E.16

F.32

G.64

H.56

E12717

C

31.系统总线中控制线的功能是______。

A.提供主存、I/O接口设备的控制信号和响应信号

B.提供数据信息

C.提供时序信号

D.提供主存、I/O接口设备的响应信号

E12719

32.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用________来规定。

A.主存中读取一个指令字的最短时间

B.主存中读取一个数据字的最长时间

C.主存中写入一个数据字的平均时间

D.主存中取一个数据字的平均时间

E12720

33.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是______。

A.11001011

B.11010110

C.11000001

D.11001001

E12741

34.下列选项中,能引起外部中断的事件是_______。

A.键盘输入

B.除数为0

C.浮点运算下溢

D.访存缺页

E12742

35.下列选项中,描述浮点数操作速度指标的是________。

A.MIPS

B.CPI

C.IPC

D.MFLOPS

E12743

36.假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,命中率为98%,则访问Cache缺失(未命中)________次。

A.20

B.200

C.980

D.98

E12744

37.无符号数6CH,它的真值是_______(十进制形式)。

A.107

B.105

C.108

D.106

E.50ns

F.80ns

G.70ns

H.60ns

E12745

38.CPU响应中断的时间是______。

A.当前指令周期结束

B.外设提出中断申请时

C.取指周期结束

D.存取周期结束答案:

E12746

39.计算机操作的最小单位时间是_____。

A.存取周期

B.指令周期

C.CPU周期

D.时钟周期

E12747

40.假设某系统总线在一个总线周期中并行传输8字节信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽是__________。

A.10MB/s

B.20MB/S

C.40MB/S

D.80MB/S

E12748

41.DMA数据的传送是以_______为单位进行的。

A.字节

B.字

C.数据块

D.位

E12749

42.用512K*16位的FLASH存储器芯片组成一个2M*32位的半导体只读存储器,需要_____个FLASH存储器芯片。

A.4

B.6

C.8

D.12

E12718

43.采用模板[-11]'

主要检测()方向的边缘。

A.水平

B.135°

C.垂直

D.45°

E14436

[试题分类]:

44.在以移码表示的机器数中,零的表示形式是唯一的。

E03963

45.三种常见的总线集中控制优先权的仲裁方式中,计数器定时查询方式对电路故障最敏感。

E03964

46.随着计算机系统的发展,由早期以CPU为中心的总线结构发展为现在以存储器为中心。

E03967

47.程序计数器PC用来存放下一条指令的地址。

E03968

48.微程序控制器中,一条指令的功能是通过执行一条微指令来实现的。

E03969

49.运算器的核心部件是算术逻辑单元,完成算术与逻辑运算。

E03970

50.在组合逻辑控制器的结构中,包含的寄存器有:

指令寄存器、程序计数器、地址寄存器。

E03971

51.浮点数的尾数常用移码表示,因为移码用0代表负数,1代表正数,有利于比较大小。

E03972

52.主存地址转换成Cache地址,是由Cache的硬部件完成的。

E03974

53.主存地址转换成虚拟存储器的地址,主要是由操作系统中的存储软件完成的。

E03975

54.采用多体交叉存储器,主要是为了解决存储器容量扩充的问题。

E03976

55.一般使用动态RAM构成内存,其容量比静态RAM大,但读写速度比静态RAM慢。

E03977

56.组合逻辑控制器与微程序控制器相比,优点是提高了指令的平均执行速度。

E03978

57.微程序控制器中的控制存储器比主存的读写速度快,用来存放指令和微程序。

E03980

58.CPU执行中断的工作过程,是由软件和硬件共同完成的。

E03981

59.CPU在中断响应时,先要关中断保存断点,然后再将中断服务子程序的入口地址送程序计数器。

E03982

60.外围设备工作就绪后,由DMA接口向CPU发出DMA请求,CPU在当前指令执行周期结束后响应。

E03983

61.三级存储系统中,缓存-主存的层次主要解决主存的容量扩充问题。

E03984

62.中断服务过程中如果允许中断嵌套,则优先级高的设备可以中断优先级低的设备的中断服务。

E03985

63.浮点数的尾数用补码表示,那么规格化后,尾数数值位的最高位是0(正数)或是1(负数)。

E03986

64.中断工作过程中,程序断点的保护和CPU内部各寄存器内容的现场保护均由硬件完成。

E03987

65.相对于微程序控制器,硬布线控制器的特点是指令执行速度快,指令功能的修改和扩展容易。

E03988

66.在同一个CPU周期内可以并行执行的微操作具有相斥性。

E03989

67.微程序控制器中,一条机器指令由一段微指令编写的微程序来解释执行。

E03990

68.运算器的基本结构中包括算术逻辑单元、寄存器组、移位门电路、选择门电路、时序控制电路。

E03991

69.补码的运算特点是符号位与数值位一同参与运算,运算结果如果溢出应加以校正。

E03992

70.总线集中仲裁方式中,在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则设备号小的优先级高。

E03973

71.系统总线中,地址总线是单向传输的。

E03966

72.指令周期是指:

从取出一条指令开始到该指令执行结束,所需要的总时间。

E03979

73.计算机操作的最小单位时间是一个CPU周期。

E03965

74.在系统总线中,地址总线是单向传输的。

E07516

75.随着计算机系统的发展,总线结构由早期以CPU为中心发展到现在以存储器为中心。

E07517

76.运算器的核心部件是算术逻辑单元,完成算术与逻辑运算。

E07518

77.在组合逻辑控制器的结构中,包含的寄存器有:

E07519

78.浮点数的阶码常用移码表示,因为移码的数符:

0代表负数,1代表正数,有利于阶码比较大小。

E07520

79.在总线集中仲裁方式中,在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则设备号小的优先级高。

E07521

80.主存地址转换成Cache地址,全是由Cache的硬部件完成的。

E07522

81.采用多体交叉存储器,主要是为了解决存储器容量扩充的问题。

E07523

82.一般使用动态RAM构成内存,其容量比静态RAM大,但读写速度比静态RAM慢。

E07524

83.相对于微程序控制器,硬布线控制器的特点是指令执行速度快,指令功能的修改和扩展容易。

E07525

84.CPU执行中断的工作过程,是由软件和硬件共同完成的。

E07526

85.外围设备工作就绪后,由DMA接口向CPU发出DMA请求,CPU在当前指令执行周期结束后响应。

E07527

86.补码的运算特点是符号位与数值位一同参与运算,但运算结果如果溢出应加以校正。

E07528

87.指令通常由操作码和地址码两部分构成,而且任何指令中都必须给出一位、两位或三位地址码。

E07529

88.第三代计算机所用的基本器件是晶体管。

E07530

89.在DMA方式的工作过程中,当进行数据传输时,由于没有中断CPU执行当前主程序,所以不需要保存断点,即不需要保存CPU中寄存器的内容。

E07531

90.在中断方式中,由硬件执行保护CPU现场时,首要保存的寄存器是程序计数器和状态寄存器。

E07532

91.指令系统是一台机器硬件能执行的全部指令的集合。

E07533

92.所有指令的指令周期都是相同的。

E07534

93.流水CPU是以时间并行性为原理构造的处理器。

E07535

94.浮点数的表示范围和精度取决于

A.阶码的位数和尾数的机器数形式

B.阶码的机器数形式和尾数的位数

C.阶码的位数和尾数的位数

D.阶码的机器数形式和尾数的机器数形式

E04003

95.主机与外围设备之间传送数据时,CPU工作效率最高的方式是()。

A.程序查询方式

B.中断方式

C.DMA方式

D.暂定访问方式

E04051

96.在定点运算中产生溢出的原因是()。

A.运算过程中最高位产生了进位或借位

B.参加运算的操作数超出了机器的表示范围

C.运算结果超出了机器的表示范围

D.寄存器的尾数太少,不得不舍弃最低有效位

E04050

97.在微程序控制器中,构成控制信号序列的最小单位是()。

A.机器指令

B.微命令

C.微指令

D.微程序

E04049

98.在微程序控制器中,若微指令中包含的微命令个数已经确定,则()。

A.直接控制方式、编码控制方式都不影响微指令的长度

B.直接控制方式的微指令字长比编码控制方式的微指令字长短

C.编码控制方式的微指令字长比直接控制方式的微指令字长短

D.直接控制方式的微指令字长与编码控制方式的微指令字长相等

E04048

99.下列叙述错误的是()。

A.指令周期的第一步操作是取指令

B.为了进行取指令操作,控制器需要得到相应的指令

C.取指令操作是控制器自动进行的

D.取指令操作是控制器固有的功能,无需在操作码控制下完成

E04047

100.指令寄存器的位数取决于()。

A.存储器的容量

B.指令字长

C.机器字长

D.CPU管脚数

E04046

101.关于指令周期,下列说法正确的是()。

A.指令周期等于机器周期

B.指令周期大于机器周期

C.指令周期是机器周期的两倍

D.机器周期是指令周期的两倍

E04045

102.设相对寻址的转移指令占两个字节,第一个字节是操作码,第二个字节是相对位移量(可正可负),则转移的地址范围是()。

A.255

B.256

C.254

D.0

E04043

103.程序控制类指令的功能是()。

A.进行算术运算和逻辑运算

B.进行主存与CPU之间的数据传送

C.进行CPU和I/O设备之间的数据传送

D.改变程序执行顺序

E04042

104.交叉存贮器实质上是一种()存贮器,它能()执行()独立的读写操作。

A.多体,并行,多个

B.多体,串行,多个

C.整体,并行,一个

D.整体,串行,多个

E04039

105.总线的异步通信方式()。

A.采用时钟信号,不采用握手信号

B.不采用时钟信号,只采用握手信号

C.既采用时钟信号,又采用握手信号

D.既不采用时钟信号,又不采用握手信号

E04033

106.直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是()。

A.直接、立即、间接

B.间接、直接、立即

C.立即、直接、间接

D.直接、间接、立即

E04034

107.在取指令操作之后,程序计数器中存放的是()。

A.当前指令的地址

B.程序中指令的数量

C.下一条指令的地址

D.已经执行指令的计数值

E04032

108.存储字长是指()。

A.存放在一个存储单元中的二进制代码组合

B.存放在一个存储单元中的二进制代码位数

C.存储单元的个数

D.机器指令的位数

E04030

109.扩展操作码技术是()。

A.操作码字段以外的辅助操作字段的代码

B.指令格式中不同字段设置的操作码

C.一种指令优化技术,加快指令的移码和执行

D.一种指令优化技术,即让操作码的长度随地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度

E04028

110.系统总线中,地址总线上传送的地址信息包括()。

A.主存单元地址

B.I/O端口地址

C.外存地址

D.主存单元地址或I/O端口地址

E04027

111.CPU响应中断后,先保存后更新程序计数器的内容,主要是为了()。

A.能执行中断服务程序,并能正确返回原程序

B.节省主存空间

C.提高处理机速度

D.易于编制中断处理程序

E04026

112.采用变址寻址可扩大寻址范围,且()。

A.变址寄存器内容由用户确定,在程序执行过程中不可变

B.变址寄存器内容由操作系统确定,在程序执行过程中不可变

C.变址寄存器内容由操作系统确定,在程序执行过程中可变

D.变址寄存器内容由用户确定,在程序执行过程中可变

E04025

113.在单地址指令中,有两个参加运算的数,指令中给出一个操作数的地址,另一个操作数的地址需采用()。

A.堆栈寻址方式

B.立即寻址方式

C.隐含寻址方式

D.间接寻址方式

E04024

114.计算机中的定点二进制运算,减法运算一般通过()来实现。

A.原码运算的二进制减法器

B.补码运算的二进制减法器

C.原码运算的十进制加法器

D.补码运算的二进制加法器

E04023

115.DMA是指在()之间建立直接数据传输通路。

A.CPU与高速外设

B.主存与高速外设

C.CPU与DMA接口

D.CPU与主存

E

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 军事

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1