组合电路的设计技巧.docx

上传人:b****2 文档编号:1645365 上传时间:2022-10-23 格式:DOCX 页数:8 大小:386.16KB
下载 相关 举报
组合电路的设计技巧.docx_第1页
第1页 / 共8页
组合电路的设计技巧.docx_第2页
第2页 / 共8页
组合电路的设计技巧.docx_第3页
第3页 / 共8页
组合电路的设计技巧.docx_第4页
第4页 / 共8页
组合电路的设计技巧.docx_第5页
第5页 / 共8页
点击查看更多>>
下载资源
资源描述

组合电路的设计技巧.docx

《组合电路的设计技巧.docx》由会员分享,可在线阅读,更多相关《组合电路的设计技巧.docx(8页珍藏版)》请在冰豆网上搜索。

组合电路的设计技巧.docx

组合电路的设计技巧

组合电路的设计方法

 

数字电路的设计包括两个阶段:

由逻辑功能的文字描述到某种形式的逻辑描述之间的变换和各种逻辑描述之间的变换。

1.由真值表、逻辑方程到门级实现

 

图1一种组合电路的设计过程

例1算术逻辑运算单元(ALU)的设计。

算术逻辑运算单元是许多数字系统的主要部件,其框图如下:

图21位ALU

ALU的功能表如下:

表21ALU的功能表

2.功能分析和函数分解

例2设计如下图所示的并行补码变换器。

 

 

变换器的输入是原码

S是符号位

B=B3B2B1B0为数值位

输出为相应的补码

F=F3F2F1F0

 

 

 

图3并行补码变换器

例3设计如下图所示的二进制加/减运算电路。

 

操作数[A]原=A3A2A1A0,

[B]原=B3B2B1B0,是无符号二进制原码。

结果用原码表示,

F=F3F2F1F0为数值位,

S为符号位,

M为加/减控制信号。

 

图4无符号二进制加/减运算电路

3.改进原电路,实现逻辑功能

图5加/减运算电路之一

4.积木块化设计

例4 设计如图所示的8位算术比较器,该比较器接受两个无符号二进制数A=a7a6a5a4a3a2a1a0和B=b7b6b5b4b3b2b1b0。

当A>B时,输出Z=1;否则Z=0。

表4比较器积木块功能表

图6比较器积木块

如图6所示,用8个这样的积木块级联可以构成所需要的8位数值比较器。

例6 设计如图7所示的4位并行乘法器

 

 

 

两个4位二进制数相乘的过程如下:

 

 

图74位乘法器的一种电路

图8用积木块构成的乘法器

5.逻辑验证和逻辑模拟

要使设计结果必须符合设计要求,必须对设计结果进行检查和核对,这就是逻辑验证。

基于表格的事件驱动法,用若干张表格来描述逻辑图。

 

图92选1MUX逻辑图

 

表5引线表和元件表

图10队列变化

表6电平变化表

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > IT计算机 > 互联网

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1