数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx

上传人:b****2 文档编号:15123230 上传时间:2022-10-27 格式:DOCX 页数:17 大小:181.40KB
下载 相关 举报
数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx_第1页
第1页 / 共17页
数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx_第2页
第2页 / 共17页
数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx_第3页
第3页 / 共17页
数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx_第4页
第4页 / 共17页
数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx_第5页
第5页 / 共17页
点击查看更多>>
下载资源
资源描述

数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx

《数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx》由会员分享,可在线阅读,更多相关《数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx(17页珍藏版)》请在冰豆网上搜索。

数电课程设计十三进制同步减法计数器和串行序列信号检测器Word文档格式.docx

(1)选择触发器

由于JK触发器功能齐全、使用灵活,故选用4个下降沿出发的边沿JK触发器。

(2)求时钟方程

CP0=CP1=CP2=CP3=CP

(3)求输出方程

输出方程的卡诺图为:

00011110

1

×

00

01

11

10

输出方程:

Y=Qn3Qn2

(4)状态方程:

次态卡诺图:

1111

0000

0001

0110

0101

1011

1100

1110

1101

0111

1000

1010

1001

所以:

Q3n+1的卡诺图为:

Q2n+1的卡诺图为:

Q1n+1的卡诺图为:

Q0n+1的卡诺图为:

状态方程:

Q3n+1=Qn3Qn2+Qn3Qn0+Qn3Qn1+n3n2=n3n2+(Qn0+Qn1+Qn2)Qn3

Q2n+1=n2n1n0+(Qn0+Qn1)Qn3

Q1n+1=n1n0Qn3+Qn1Qn0+n1n3n2

Q0n+1=n0(Qn3+Qn1+n2)

驱动方程为:

J3=n2K3=201

J2=n1n0K2=n1n0

J1==n0Qn2Qn2n3n0Qn3K1=n0

J0=Qn1Qn2Qn3K0=1

(6)检验能否自启动(无效状态0001,0010,0011)

001100101001

00011010

所以能自启动

1.4逻辑接线图:

1.5电路接线图

1.6实验仪器

74LS112芯片2块,74LS08芯片1块74LS00芯片2块开关导线若干

1.7实验结论(分析实验中出现的故障及产生的原因)

实验正常,个芯片运行正常。

2串行序列信号检测器(检测序列为1101)

2.1课程设计的目的:

2.2设计总框图:

CP

序列发生器的时钟脉冲输出信号

2.3设计过程

2.3.1进行逻辑抽象,建立原始状态图。

1/0

0/0

1/01/00/01/1

S0S1S2S3S4

1/0

0/00/0

0/0

2.3.2进行状态化简,画出最简状态图

1、合并等价状态,化简原始状态图得到最简状态图

1/1

1/01/00/0

S0S1S2S3

0/00/01/0

2、进行状态分配,画出用二进制编码后的状态图

状态图如下:

1/01/00/0

000110111/1

0/00/01/0

2.3.3选择触发器、求时钟方程、状态方程

1、选择触发器

由于JK触发器功能齐全、使用灵活,故选用2个下降沿出发的边沿JK触发器。

2、求时钟方程

CP0=CP1=CP2=CP

3、状态方程

次态卡诺图

Qn1Qn0

X00011110

00

11

01

10

0

1

Q1n+1的卡诺图为:

Qn1Qn0

X00011110

1

0

X00011110

0

Q1n+1=XQn1Qn0+(Qn0+X)Qn1

Q0n+1=(XQn1+XQn1)Qn0+XQn1Qn0

驱动方程为:

J1=XQn0K1=XQn0

J0=XQn1XQn1K0=XQn1

2.4逻辑连线图

2.5电路原理图

2.6实验仪器

74LS112芯片1块,74LS08芯片1块74LS00芯片1块74LS04芯片1块,发光二极管两个,开关三个,导线若干。

2.7实验结论(分析实验中出现的故障及产生的原因)

3六进制同步加法计数器(无效状态为010,100)

3.1目的和意义

通过课程设计锻炼动手能力和思维能力检测实际操作能力以及所学知识。

增强对所学知识的认识,加深电路的理解,使所学知识形成一个串联网巩固知新。

扩展知识面。

使自己对所学知识有一个总括的把握。

3.2设计要求及分析

3.2.1要求:

设计一个六进制同步加法计数器(无效状态为010,100)

3.2.2设计总框图:

输入加法计数器脉冲

3.3设计过程

3.3.1状态图

000001011101110111

3.3.2选择触发器、求时钟方程、和状态方程

1、选择触发器

由于JK触发器功能齐全、使用灵活,故选用3个下降沿出发的边沿JK触发器。

2、求时钟方程

CP0=CP1=CP2==CP

3、卡诺图

Qn1Qn0

Qn200011110

001

011

101

110

000

111

0

Q2n+1卡诺图为:

Q1n+1卡诺图为:

Qn1Qn0

Q0n+1卡诺图为:

4、状态方程:

Q2n+1=Qn2Qn1+(Qn0+Qn1)Qn2

Q1n+1=Qn0Qn1+Qn0Qn1

Q0n+1=Qn0+Qn2Qn1

5、驱动方程为:

J2=Qn1K2=Qn1Qn0

J1=Qn0K1=Qn0

J0=1K0=Qn2

3.3逻辑接线图

3.4电路原理图

3.5实验仪器

74LS112芯片2块,74LS08芯片1块,开关导线若干

3.6实验结论(分析实验中出现的故障及产生的原因)

实验正常,每个芯片运行正常。

参考文献

[1]于孟尝.数字电子技术基础简明教程.第三版.北京:

高等教育出版社,1985.

[2]康华光.电子技术基础:

数字部分.4版.北京:

高等教育出版社,2000.

[3]蔡惟铮.集成电子技术.北京:

高等教育出版社,2004.

课程设计心得

做本次课程设计是在考察我们对以前所学的知识的掌握情况,怎样运用我所学的理论知识去解决一些实际问题,也是考察我们的动手能力。

经过了一段时间的努力我终于完成了,从芯片的选择,再到设计与实现。

在这个过程中我学习到了很多在课本上不能学习到的知识,对一个产品也有了一个新的认识,以前我都很简单的认为一个产品很容易就做出来了,现在我知道了每一个产品都需要很复杂的工序。

通过这次的课程设计我学到了主要有如下几点:

1.提前做好准备工作在开始动手之前,我们要把各芯片件的功能弄清楚,以及如何拓展,只有把这些真正的搞懂之后才能顺利完成设计。

2.耐心分析,解决问题设计与实现的过程中我们会遇到一些困难这是很正常的事,但是不能一遇到问题就慌了,要耐心的分析问题并解决,这次课程设计的时候我就遇到了这样的情况,比如:

各种门的特点和怎样使用。

做本次课程设计我了解到自己对以前所学过知识的掌握一点也不牢固,不能用这些知识去解决一些实际的问题,所以我以后一定要好好运用所学的知识,这样不仅可以让理论与实践相结合,而且还能提高我的动手能力。

课程设计虽然结束了,但是我们还有很多的事情要做,对仍然不熟悉或不了解的知识点我们要尽快的去学习了解,对课程设计中出现的问题我们还要去认真的分析研究。

还有我们还需要去增强自己的动手能力,去不断的锻炼,只有这样该课程设计才能发挥最大的作用。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > PPT模板 > 商务科技

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1