数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc

上传人:b****2 文档编号:14567213 上传时间:2022-10-23 格式:DOC 页数:22 大小:892.29KB
下载 相关 举报
数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc_第1页
第1页 / 共22页
数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc_第2页
第2页 / 共22页
数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc_第3页
第3页 / 共22页
数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc_第4页
第4页 / 共22页
数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc_第5页
第5页 / 共22页
点击查看更多>>
下载资源
资源描述

数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc

《数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc》由会员分享,可在线阅读,更多相关《数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc(22页珍藏版)》请在冰豆网上搜索。

数码管显示亮度的电位器控制设计-课程设计报告书Word格式.doc

4.2系统仿真:

第五章心得体会 21

参考文献 22

第一章课设系统的主要功能与设计方案

1.1系统主要功能

本课程设计所设计的主要功能有:

通过改变电位器的数值改变接入电路的电压值,经过ADC0809将转换出的二进制数值输入给单片机,从而控制单片机的输出显示,单片机通过时钟芯片DS12C887将芯片提供的时间信息通过数码管显示出来,同时通过电位器采集的数值改变数码管显示的亮度,这一功能通过MAX7219芯片实现,功能十分全面、系统。

具体包括以下内容:

单片机采集来自电位器的信号,将信号转变成数字信号输出给MAX7219,通过该芯片驱动数码管,将时钟芯片提供的信息显示出来。

1.2智能温度测量仪表的设计总方案

该方案以AT89S51为控制器,设计中使用了ADC0809芯片采集电位器信号,利用时钟芯片DS12C887提供时间信息,利用MAX7219驱动数码管显示信息,利用AT89C51单片机作为主控制器。

DS12C887与AT89C51结合实现最简时间显示系统,该系统结构简单,性价比高,抗干扰能力强,有广泛的应用前景。

第二章课设系统的硬件设计

2.1系统的硬件框图

系统硬件电路由AT89C51单片机、ADC0809芯片、时钟芯片DS12C887,驱动芯片MAX7219,数码管LG3641AH构成。

系统各单元电路设计

2.2主控器单片机的设计

AT89C51是美国ATMEL公司生产的低电压,高性能CMOS8位单片机,片内含4kbytes的可反复擦写的只读程序存储器(PEROM)和128bytes的随机存取数据存储器(RAM),器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准MCS-51指令系统,片内置通用8位中央处理器(CPU)和Flash存储单元,功能强大AT89C51单片机可为您提供许多高性价比的应用场合,可灵活应用于各种控制领域。

主要性能参数:

·

与MCS-51产品指令系统完全兼容

4k字节可重擦写Flash闪速存储器

1000次擦写周期

全静态操作:

0Hz-24MHz

三级加密程序存储器

128×

8字节内部RAM

32个可编程I/O口线

2个16位定时/计数器

6个中断源

可编程串行UART通道

低功耗空闲和掉电模式

功能特性概述:

AT89C51提供以下标准功能:

4k字节Flash闪速存储器,128字节内部RAM,32个I/O口线,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。

同时,AT89C51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。

空闲方式停止CPU的工作,但允许RAM,定时/计数器,串行通信口及中断系统继续工作。

掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。

AT89C51方框图

引脚功能说明

Vcc:

电源电压

GND:

P0口:

P0口是一组8位漏极开路型双向I/O口,也即地址/数据总线复用口。

作为输出口用时,每位能吸收电流的方式驱动8个TTL逻辑门电路,对端口写“1”可作为高阻抗输入端用。

在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低8位)和数据总线复用,在访问期间激活内部上拉电阻。

在FIash编程时,P0口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻。

P1口:

P1是一个带内部上拉电阻的8位双向I/O口,P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。

对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口。

作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(IIL)。

FIash编程和程序校验期间,P1接收低8位地址。

P2口:

P2是一个带有内部上拉电阻的8位双向I/O口,P2的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。

对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口,作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流(IIL)。

在访问外部程序存储器或16位地址的外部数据存储器(例如执行MOVX@DPTR指令)时,P2口送出高8位地址数

据。

在访问8位地址的外部数据存储器(如执行MOVX@RI指令)时,P2口线上的内容(也即特殊功能寄存器(SFR)区中R2寄存器的内容),在整个访问期间不改变。

Flash编程或校验时,P2亦接收高位地址和其它控制信号。

P3口:

P3口是一组带有内部上拉电阻的8位双向I/O口。

P3口输出缓冲级可驱动(吸收或输出电流)4个TT逻辑门电路。

对P3口写入“1”时,它们被内部上拉电阻拉高并可作为输入端口。

作输入端时,被外部拉低的P3口将用上拉电阻输出电流(IIL)。

P3口__________除了作为一般的I/O口线外,更重要的用途是它的第二功能,如下所示:

端口引脚第二功能

P3.0RXD(串行输入口)

P3.1TXD(串行输出口)

P3.2INT0————(外中断0)

P3.3INT1————(外中断1)

P3.4T0(定时/计数器0外部输入)

P3.5T1(定时/计数器1外部输入)

P3.6WR———(外部数据存储器写选通)

P3.7RD———(外部数据存储器读选通)

P3口还接收一些用于Flash闪速存储器编程和程序校验的控制信号。

RST:

复位输入。

当振荡器工作时,RST引脚出现两个机器周期以上高电平将使单片机复位。

ALE/PROG—————:

当访问外部程序存储器或数据存储器时,ALE(地址锁存允许)输出脉冲用于锁存地址的低8位字节。

即使不访问外部存储器,ALE仍以时钟振荡频率的l/6输出固定的正脉冲信号,因此它可对外输出时钟或用于定时目的。

要注意的是:

每当访问外部数据存储器时将跳过一个ALE脉冲。

对Flash存储器编程期间,该引脚还用于输入编程脉冲(PROG—————)。

如有必要,可通过对特殊功能寄存器(SFR)区中的8EH单元的DO位置位,可禁止ALE操作。

该位置位后,只有一条MOVX和MOVC指令ALE才会被激活。

此外,该引脚会被微弱拉高,单片机执行外部程序时,应设置ALE无效。

PSEN—————:

程序储存允许(PSEN—————)输出是外部程序存储器的读选通信号,当AT89C51由外部程序存储器取指令(或数据)时,每个机器周期两次PSEN—————有效,即输出两个脉冲。

在此期间,当访问外部数据存储器,这两次有效的PSEN—————信号不出现。

EA/VPP:

外部访问允许。

欲使CPU仅访问外部程序存储器(地址为0000H—FFFFH),EA端必须保持低电平(接地)。

需注意的是:

如果加密位LB1被编程,复位时内部会锁存EA端状态。

如EA端为高电平(接VCC端),CPU则执行内部程序存储器中的指令。

Flash存储器编程时,该引脚加上+12V的编程允许电源Vpp,当然这必须是该器件是使用12V编程电压Vpp。

XTAL1:

振荡器反相放大器的及内部时钟发生器的输入端。

XTAL2:

振荡器反相放大器的输出端。

时钟振荡器:

AT89C5l中有一个用于构成内部振荡器的高增益反相放大器,引脚XTAL1和XTAL2分别是该放大器的输入端和输出端。

这个放大器与作为反馈元件的片外石英晶体或陶瓷谐振器一起构成自激振荡器,振荡电路参见图5。

外接石英晶体(或陶瓷谐振器)及电容C1、C2接在放大器的反馈回路中构成并联振荡电路。

对外接电容C1、C2虽然没有十分严格的要求,但电容容量的大小会轻微影响振荡频率的高低、振荡器工作的稳定性、起振的难易程序及温度稳定性,如果使用石英晶体,我们推荐电容使用30pF±

10pF,而如使用陶瓷谐振器建议选择40pF±

10F。

用户也可以采用外部时钟。

采用外部时钟的电路如图5右图所示。

这种情况下,外部时钟脉冲接到XTAL1端,即内部时钟发生器的输入端,XTAL2则悬空。

石英晶体时:

C1,C2=30pF±

10pF外部时钟驱动电路

陶瓷滤波器:

C1,C2=40pF±

10pF

内部振荡电路

由于外部时钟信号是通过一个2分频触发器后作为内部时钟信号的,所以对外部时钟信号的占空比没有特殊要求,但最小高电平持续时间和最大的低电平持续时间应符合产品技术条件的要求。

空闲节电模式:

AT89C51有两种可用软件编程的省电模式,它们是空闲模式和掉电工作模式。

这两种方式是控制专用寄存器PCON(即电源控制寄存器)中的PD(PCON.1)和IDL(PCON.0)位来实现的。

PD是掉电模式,当PD=1时,激活掉电工作模式,单片机进入掉电工作状态。

IDL是空闲等待方式,当IDL=1,激活空闲工作模式,单片机进入睡眠状态。

如需同时进入两种工作模式,即PD和IDL同时为1,则先激活掉电模式。

在空闲工作模式状态,CPU保持睡眠状态而所有片内的外设仍保持激活状态,这种方式由软件产生。

此时,片内RAM和所有特殊功能寄存器的内容保持不变。

空闲模式可由任何允许的中断请求或硬件复位终止。

终止空闲工作模式的方法有两种,其一是任何一条被允许中断的事件被激活,IDL(PCON.0)被硬件清除,即刻终止空闲工作模式。

程序会首先响应中断,进入中断服务程序,执行完中断服务程序并紧随RETI(中断返回)指令后,下一条要执行的指令就是使单片机进入空闲模式那条指令后面的一条指令。

其二是通过硬件复位也可将空闲工作模式终止。

需要注意的是,当由硬件复位来终止空闲工作模式时,CPU通常是从激活空闲模式那条指令的下一条指令开始继续执行程序的,要完成内部复位操作,硬件复位脉冲要保持两个机器周期(24个时钟周期)有效,在这种情况下,内部禁止CPU访问片内RAM,而允许访问其它端口。

为了避免可能对端口产生意外写入,激活空闲模式的那条指令后一条指令不应是一条对端口或外部存储器的写入指令。

掉电模式:

在掉电模式下,振荡器停止工作,进入掉电模式的指令是最后一条被执行的指令,片内RAM和特殊功能寄存器的内容在终止掉电模式前被冻结。

退出掉电模式的唯一方法是硬件复位,复位后将重新定义全部特殊功能寄存器但不改变RAM中的内容,在Vcc恢复到正常工作电平前,复位应无效,且必须保持一定时间以使振荡器重启动并稳定工作。

2.3AD转换器采集信号的设计

本设计主要用于将外部电位信号通过ADC0809采集到单片机,在本设计中数码管显示亮度是由其控制的。

ADC0809可直接将采集值进行处理得到数字量送入单片机数码管显示并通过串口送至上位机。

其中AD转换器采集信号设计原理图如下图所示。

图2.3.1AD转换器采集信号设计原理图

ADC0809是带有8位A/D转换器、8路多路开关以及微处理机兼容的控制逻辑的CMOS组件。

它是逐次逼近式A/D转换器,可以和单片机直接接口。

由下图可知,ADC0809由一个8路模拟开关、一个地址锁存与译码器、一个A/D转换器和一个三态输出锁存器组成。

多路开关可选通8个模拟通道,允许8路模拟量分时输入

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 工程科技 > 材料科学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1