USB20差分走线要求docWord下载.docx

上传人:b****3 文档编号:13599016 上传时间:2022-10-12 格式:DOCX 页数:5 大小:63.97KB
下载 相关 举报
USB20差分走线要求docWord下载.docx_第1页
第1页 / 共5页
USB20差分走线要求docWord下载.docx_第2页
第2页 / 共5页
USB20差分走线要求docWord下载.docx_第3页
第3页 / 共5页
USB20差分走线要求docWord下载.docx_第4页
第4页 / 共5页
USB20差分走线要求docWord下载.docx_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

USB20差分走线要求docWord下载.docx

《USB20差分走线要求docWord下载.docx》由会员分享,可在线阅读,更多相关《USB20差分走线要求docWord下载.docx(5页珍藏版)》请在冰豆网上搜索。

USB20差分走线要求docWord下载.docx

传输。

USB2.0设备高速数据传输PCB

板设计。

对于高速数据传输PCB板设计最主要的就是差分信号线设计,设计好坏关乎整个设备能否正常运行。

1、USB2.0接口差分信号线设计

USB2.0协议定义由两根差分信号线(D

、D-)传输高速数字信号,最高的传输速率为480

Mbps。

差分信号线上的差分电压为400mV,理想的差分阻抗(Zdiff)为90(1±

O.1)Ω。

在设计PCB

为:

顶层(信号层)、地层、电源层和底层(信号层)。

不推荐在中间层走信号线,以免分割地层和电源层的完整性。

普通PCB

板的板厚为1.6

mm,信号层上的差分线到最近参考平面的距离H大约为11mil,走线的铜皮厚度T大约为O.65mil,填充材料一般为FR-4,介电常数Er为4.2。

在H、T

和Er已确定的条件下,由差分线2D阻抗模型以及微带线和差分线阻抗计算公式可以得到合适的线宽W和线间距S。

当W=16mil,S=7mil时,Zdiff=87Ω。

但通过上述公式来推导合适的走线尺寸的计算过程比较复杂,借助PCB

阻抗控制设计软件Polar

可以很方便的得到合适的结果,由Polar可以得到当W=11mil,S=5mil时,Zdiff=92.2Ω。

在绘制USB2.O设备接口差分线时,应注意以下几点要求:

1、USB2.O芯片放置在离地层最近的信号层,并尽量靠近USB插座,缩短差分线走线距离。

2、差分线上不应加磁珠或者电容等滤波措施,否则会严重影响差分线的阻抗。

3、如果USB2.O接口芯片需串联端电阻或者D线接上拉电阻时,务必将这些电阻尽可能的靠近芯片放置。

4、将USB2.O差分信号线布在离地层最近的信号层。

5、在绘制PCB板上其他信号线之前,应完成USB2.0差分线和其他差分线的布线。

6、保持USB2.O差分线下端地层完整性,如果分割差分线下端的地层,会造成差分线阻抗的不连续性,并

会增加外部噪声对差分线的影响。

7、在USB2.0差分线的布线过程中,应避免在差分线上放置过孔(via),过孔会造成差分线阻抗失调。

如果必须要通过放置过孔才能完成差分线的布线,那么应尽量使用小尺寸的过孔,并保持USB2.0差分线在一个信号层上。

8、保证差分线的线间距在走线过程中的一致性,使用Cadence绘图时可以用shove保证,但在使用Protel

绘图时要特别注意。

如果在走线过程中差分线的间距发生改变,会造成差分线阻抗的不连续性。

9、在绘制差分线的过程中,使用45°

弯角或圆弧弯角来代替90°

弯角,并尽量在差分线周围的150mil

范围内不要走其他的信号线,特别是边沿比较陡峭的数字信号线更加要注意其走线不能影响USB差分线。

10、差分线要尽量等长,如果两根线长度相差较大时,可以绘制蛇行线增加短线长度。

2、USB2.0总线接口端电源线和地线设计

USB接口有5个端点,分别为:

USB

电源(VBUS)、D-、D+、信号地(GND)和保护地(SHIELD)。

除了D+、D-差分信号设计,USB总线电源、信号地和保护地的设计对USB系统的正常工作同样重要。

USB电源线电压为5V,提供的最大电流为500mA,应将电源线布置在靠近电源层的信号层上,而不是布置在与USB差分线所在的相同层上,线宽应在30mil以上,以减少它对差分信号线的干扰。

现在很多厂家的USB从控制芯片工作电压为3.3V,当其工作在总线供电模式时,需要3.3-5V的电源转换芯片,电源转换芯片的输出端应尽量靠近USB芯片的电压输入端,并且电源转换芯片的输入和输出端都应加大容量电容并联小容量电容进行滤波。

当USB从控制芯片工作在自供电的模式时,USB电源线可以串联一个大电阻接到地。

USB接口的信号地应与PCB板上的信号地接触良好,保护地可以放置在PCB

板的任何一层上,它和信号地分割开,两个地之间可以用一个大电阻并联一个耐压值较高的电容,如图2所示。

保护地和信号地之间的间距不应小于25mil,以减少两个地之间的边缘耦合作用。

保护地不要大面积覆铜,一根100mli宽度的铜箔线就已能满足保护地的功能需要了。

在绘制USB电源线、信号地和保护地时,应注意以下几点:

1、USB插座的1、2、3、4

脚应在信号地的包围范围内,而不是在保护地的包围范围内。

2、USB差分信号线和其他信号线在走线的时候不应与保护地层出现交叠。

3、电源层和信号地层在覆铜的时候要注意不应与保护地层出现交叠。

4、电源层要比信号地层内缩20D,D

为电源层与信号地层之间的距离。

5、如果差分线所在层的信号地需要大面积覆铜,注意信号地与差分线之间要保证35mil以上的间距,以免覆铜后降低差分线的阻抗。

6、在其他信号层可以放置一些具有信号地属性的过孔,增加信号地的连接性,缩短信号电流回流路径。

7、在USB总线的电源线和PCB板的电源线上,可以加磁珠增加电源的抗干扰能力。

3、USB2.0其他信号的拓扑结构设计

USB2.O提供高达480Mbps的传输速率,因此芯片需要外接一个较高频率的晶振,例如Cypress公司的CY7C68013需要外接1个24MHz的晶振。

晶振应尽量靠近USB芯片的时钟输入脚,时钟线不能跨越USB2.0的差分线,晶振下不要布置任何信号线,并且在时钟线周围应覆有完整的信号地,以降低时钟线对其他信号线的干扰,特别是对差分线的干扰。

在绘制USB芯片与其他芯片相连的数据线时,应保证线间距不小于8mil。

按EMC、EMI原理和信号完整性要求设计的USB2.0设备PCB板,传输速率可以达到300Mbps以上。

高速数字信号传输PCB板设计是一个比较复杂的领域,对设计人员的要求比较高,设计周期也比较长。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 工程科技 > 能源化工

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1