模拟电路版图PPT推荐.ppt

上传人:b****9 文档编号:13084500 上传时间:2022-10-04 格式:PPT 页数:105 大小:30.80MB
下载 相关 举报
模拟电路版图PPT推荐.ppt_第1页
第1页 / 共105页
模拟电路版图PPT推荐.ppt_第2页
第2页 / 共105页
模拟电路版图PPT推荐.ppt_第3页
第3页 / 共105页
模拟电路版图PPT推荐.ppt_第4页
第4页 / 共105页
模拟电路版图PPT推荐.ppt_第5页
第5页 / 共105页
点击查看更多>>
下载资源
资源描述

模拟电路版图PPT推荐.ppt

《模拟电路版图PPT推荐.ppt》由会员分享,可在线阅读,更多相关《模拟电路版图PPT推荐.ppt(105页珍藏版)》请在冰豆网上搜索。

模拟电路版图PPT推荐.ppt

,6.1.1数字技巧和模拟技巧的对比,七、对电路技术理解程度的要求不同模拟电路版图设计比数字电路版图设计更需要了解电路技术。

如:

电压、电流及相互关系差分对需要匹配等,6.1.2三个关键问题,一、问题1:

这个电路是做什么用的电路的功能决定了下面的一些关键问题:

绝缘匹配布局均衡覆盖保护方法I/O导线的位置器件分割平面布置,6.1.2三个关键问题,二、问题2a:

它需要多大的电流所影响的问题:

器件的选择金属线尺寸的选择布置方案,6.1.2三个关键问题,例如,最小导线宽度的确定:

根据工艺手册(认识工艺规则)中查到的金属线的所能承受的最大电流,计算某个器件中所需要的最小线宽。

6.1.2三个关键问题,三、问题2b:

大电流路径和小电流路径在哪电路中的各个部分所需要的电流大小是不同的,因此导线宽度的要求也不同,要根据实际需要进行设计。

四、问题3:

有哪些匹配要求,6.1.3双极性模拟电路,其规则比CMOS版图设计要简单,主要是器件简单。

对模拟版图设计者的期望:

不要太相信电路设计者。

6.2寄生参数,三种主要的寄生参数:

寄生电容寄生电阻寄生电感,6.2.1寄生电容,各层金属线之间,以及金属线与衬底之间,都会产生寄生电容。

对于高频电路,由于要求版图的电路速度高,电容就会变得越加重要。

一、导线长度如果知道某些部分的布线寄生参数要小,实现方法之一就是让那一部分导线尽量短,以减少重叠。

6.2.1寄生电容,6.2.1寄生电容,二、选择金属层一般来说,最关心的寄生电容来自金属层与衬底之间,因此,一般的经验是选择远离衬底的金属层走线。

但是这个经验也要与实际情况相结合来使用。

还与工艺规则有关系,比如工艺规则所规定的最小线宽,可能会使得高层金属的电容更大。

例子,6.2.1寄生电容,6.2.1寄生电容,6.2.1寄生电容,不能仅仅采用普遍适用的方法,也并不是简单地提倡让每一样东西都尽可能短和尽可能小,应该根据电路的功能和可用的工艺来进行选择。

6.2.1寄生电容,三、金属叠着金属在数字电路中,有一些关键导线对噪声非常敏感,如果仅仅依赖工具自动布线,而不加干预,会产生很严重的后果。

在布线时最好绕过电路模块,而不是仅仅简单的在它上面走线。

应该让敏感的信号远离。

因此再次说明了,版图设计人员在设计版图时,必须与电路设计人员进行足够的沟通。

6.2.1寄生电容,6.2.1寄生电容,6.2.1寄生电容,6.2.2寄生电阻,一、计算IR压降当根据电流计算出来所需要的导线宽度后,还有一项任务就是计算导线的电阻。

如果导线电阻过大,会导致过多的电压损失,在模拟电路中,会产生很严重的后果。

降低电阻的方法:

导线加宽。

6.2.2寄生电阻,6.2.2寄生电阻,二、布线方案针对某一种要求,会有不同的布线方案进行选择。

P8889的一个例子。

经验:

如果一段导线的压降大于10mv,就应该与电路设计人员进行沟通。

为了降低寄生电阻,可以选择较厚的金属,其方块电阻较小。

方块电阻,ohmspersquare,薄层电阻又称方块电阻,其定义为正方形的半导体薄层,在电流方向所呈现的电阻,单位为欧姆每方。

简单来说,方块电阻(SheetResistance)就是指导电材料单位厚度单位面积上的电阻值。

简称方阻,理想情况下它等于该材料的电阻率除以厚度。

方块电阻有一个特性,即任意大小的正方形边到边的电阻都是一样的,不管边长是1m还是0.1m,它们的方阻都是一样,这样方阻仅与导电膜的厚度和电阻率有关。

方块电阻计算公式:

R=L/S,为物质的电阻率,单位为欧姆米(.m),L为长度,单位为米(m),S为截面积,单位为平方米(m2),长宽相等时,R=/h,h为薄膜厚度。

材料的方阻越大,器件的本征电阻越大,从而损耗越大。

6.2.2寄生电阻,6.2.2寄生电阻,6.2.2寄生电阻,6.2.2寄生电阻,6.2.2寄生电阻,并联布线:

将上下层金属线重叠起来,形成叠层结构,实际上是几层金属线的并联,相当于加宽了导线。

6.2.2寄生电阻,6.2.3寄生电感,在高频电路中,寄生电感不可忽略。

利用寄生参数不能依赖寄生参数作为电路的一个成分,因为无法很好的控制它们,通常的误差可以是正负50%。

但是在不关心电路参数的大小,例如只想要一个大电容,可以利用寄生参数来满足。

6.2.4器件的寄生参数,一、CMOS晶体管由阱至衬底的电容由栅极至阱的电容这些寄生参数会使得电路的工作速度变慢。

6.2.4器件的寄生参数,6.2.4器件的寄生参数,一种技术:

减少多晶硅的串联电阻。

可以通过将多晶硅分成多个“指形”的结构,然后用导线将它们并联起来以降低电阻。

通过分成多个器件以及源漏共享可以大大减小CMOS晶体管上的寄生参数。

6.2.4器件的寄生参数,二、双极型晶体管没有太好的办法减小参数,因为寄生电容与器件的尺寸关系固定,只能依靠模拟对它们的作用进行掌握。

两个该晶体管不能靠的太近,会引起一个大的电阻。

6.2.4器件的寄生参数,6.2.4器件的寄生参数,三、全定制方案采用某些全定制技术可以将器件做的很小。

通常的做法式把几个较小的器件组合成一个较大的器件,一般都在一个公共的N阱中,可以使得N阱的总面积较小,从而缩小了至衬底的电容。

6.3匹配,什么叫做匹配?

平衡我们希望无论是cd播放器还是其它音响,它们相搭档的器件反应完全一样。

也就是说,其中一个放大器的频率和幅值能完全符合并跟踪另一个运放的频率和幅值响应,达到这一目标的方法之一就是匹配。

实现匹配过程中,版图设计是一个非常重要的环节。

一个优秀的版图可以大大提升一个设计。

6.3.1版图的重要性,匹配与版图的关系相当密切,对电路的成败至关重要。

匹配规则之一:

把需要匹配的器件相互靠近放置。

避免由于周围器件环境的不同而导致匹配器件的工作差异。

6.3.1版图的重要性,不重复性:

两个完全相同的CAD版图在被生产出来后,它们的作用和工作可能会差别很大。

虽然版图上的每一样东西看上去都一样,但是由于某些原因,就是无法在两个器件中重复同样的性质。

良好的习惯可以免除某些费力的匹配工作。

将版图设计规则形成一种习惯。

6.3.2交流的重要性,要了解电路设计者的意图,知道在什么时候应当在版图中运用匹配技术。

6.3.3简单匹配,匹配规则之二:

注意周围器件。

(如周围器件的发热等)由于不同方向上制造工艺的误差,在屏幕上看似相同的图形可能会有不同的实际尺寸。

匹配规则之三:

保持器件的方向一致。

6.3.3简单匹配,6.3.3简单匹配,当把所有的器件都保持同一方向时,可能由于器件尺寸的原因,使版图很难实现,此时就应该与电路设计人员交流,找出最不重要的器件,将其转向或做其他的处理。

6.3.3简单匹配,匹配规则之四:

与电路设计者交流匹配规则之五:

掩膜设计者不会心灵感应。

电路设计者应该清楚他们需要哪些匹配,并让版图设计者知道这一点。

6.3.4根器件方法,例如电阻在这里,根部件指的是这样一个电阻,可以根据这个电阻设计出所有其他的电阻。

这样在工艺过程中,所有电阻的工艺差别将会保持一致。

6.3.4根器件方法,6.3.4根器件方法,例如图5.2,通常许多人会选择一个最小的电阻作为根部件,形成图5.3所示的情况。

另外一种做法是采用一个中间值作为根部件,其他的电阻由串联和并联实现,如图5.4。

这样做节省了接触电阻的总数,而根电阻又较大,所以接触电阻在总电阻中所占的比例就较小。

6.3.4根器件方法,6.3.4根器件方法,6.3.4根器件方法,匹配规则之六:

选择一个中间值作为根部件。

根部件方法不禁适用于电阻,也适用于任何其他类型的器件。

6.3.5指状交叉器件,通常在电路中有些大堆部件都必须与一个给定的器件匹配,这个器件称为定义部件。

把根部件围起来,使它处于中间,是解决上述匹配问题的一个非常好的解决方法,也称为简单匹配,或者指状交叉匹配。

匹配规则之七:

采用指状交叉方式,6.3.5指状交叉器件,6.3.5指状交叉器件,例子:

如图5.6的两串电阻需要匹配,解决方案是图5.7,注意其排列方式A1,B3,A2,B2,A3,B1。

指状交叉部件的布线方式可以采用蛇形线,如图5.8.这种交叉排列技术不仅适用于电阻,也适用于其他任何器件。

6.3.5指状交叉器件,6.3.5指状交叉器件,6.3.5指状交叉器件,6.3.6虚设器件,在图5.8中,边上的期间A1和B1的外边不再有器件,这也会造成不一致,因为在进行刻蚀时,边上的器件会被刻蚀的重一些,从而使它们比中间的器件要窄。

如图5.9。

6.3.6虚设器件,6.3.6虚设器件,解决方法:

在边上加虚设器件。

如图5.10和5.11。

匹配规则之八:

用虚设器件围起来。

6.3.6虚设器件,6.3.6虚设器件,6.3.7共心,将器件围绕一个公共的中心点放置,称为共心布置。

甚至把器件在一条直线上对称放置也可以看做是共心技术。

共心技术对减少在集成电路中存在的热或工艺的线性梯度影响非常有效。

图5.12和图5.13:

共心布置的一些例子,6.3.7共心,一、四方交叉把一个器件分为两半,然后把他们成对角线放置。

这种特殊的工薪技术称为四方交叉。

如电路图5.14中的两个晶体管需要高度匹配,可以讲它们采用四方交叉技术,设计成如图5.15所示的模式。

6.3.7共心,6.3.7共心,6.3.7共心,匹配规则之九:

将成对器件四方交叉当需要匹配时,需要记住,要让每一样东西看起来都完全一样,可能会有一些不必要的重叠,如图5.16,6.3.7共心,6.3.7共心,经济性四方交叉,或称为A-B-B-A线性形式。

如图5.17,其中也有一些不必要的重叠,是为了使布线上的寄生参数相匹配。

6.3.7共心,6.3.7共心,匹配规则之十:

使布线上的寄生参数匹配对称性是器件匹配中要考虑的问题。

尤其在高频电路版图中,如果希望使寄生参数匹配,就必须在一条对称轴的两边布置功能块。

如图5.18和图5.19匹配规则之十一:

使每一样东西都对称,6.3.7共心,6.3.7共心,6.3.8匹配信号路径,一种需要高度匹配的电路技术就是所谓的差分逻辑。

只要涉及到差分问题,就要特别注意匹配问题。

两条导线并排排列,每条导线传递同样的信息,但信息的状态相反。

在差分逻辑中,每个信号由两条导线,这两条导线上的两个信号之间的差别就是逻辑状态。

如图5.21,A和B分别是差分逻辑中的两个信号,B-A决定了差分逻辑状态。

6.3.8匹配信号路径,6.3.8匹配信号路径,因此,为了使差分逻辑能很好的工作,必须使版图中的两个信号线长度匹配,其寄生参数也匹配,时间常数一致,这样才能在图5.22中的B端看到两个输入信号在同一时间上升和下降。

差分逻辑依赖于完全一致的布线。

图5.24差的匹配,所导致的的信号波形如图5.25所示。

匹配规则之十二:

使差分布线一致,6.3.8匹配信号路径,6.3.8匹配信

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 农林牧渔 > 林学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1