年国家开放大学电大数字电子技术基础大作业1.docx

上传人:b****5 文档编号:11843475 上传时间:2023-04-05 格式:DOCX 页数:19 大小:22.11KB
下载 相关 举报
年国家开放大学电大数字电子技术基础大作业1.docx_第1页
第1页 / 共19页
年国家开放大学电大数字电子技术基础大作业1.docx_第2页
第2页 / 共19页
年国家开放大学电大数字电子技术基础大作业1.docx_第3页
第3页 / 共19页
年国家开放大学电大数字电子技术基础大作业1.docx_第4页
第4页 / 共19页
年国家开放大学电大数字电子技术基础大作业1.docx_第5页
第5页 / 共19页
点击查看更多>>
下载资源
资源描述

年国家开放大学电大数字电子技术基础大作业1.docx

《年国家开放大学电大数字电子技术基础大作业1.docx》由会员分享,可在线阅读,更多相关《年国家开放大学电大数字电子技术基础大作业1.docx(19页珍藏版)》请在冰豆网上搜索。

年国家开放大学电大数字电子技术基础大作业1.docx

年国家开放大学电大数字电子技术基础大作业1

年国家开放大学电大数字电子技术基础大作业1

数字电子技术基础大作业业

课程名称:

数字电子技术基础

设计题目:

血型与状态机

系:

级:

设计者:

号:

血型逻辑电路设计一

实验目的

1.掌握采用可编程逻辑器件实现数字电路与系统的方法。

2.掌握采用Xilinx_ISE软件开发可编程逻辑器件的过程。

3.学会设计血型能否输血的数字电路。

4.掌握VerilogHDL描述数字逻辑电路与系统的方法。

设计要求

1.采用BASYS2开发板开关,LED,数码管等制作验证能否输血的电路。

2.采用Xilinx_ISE软件进行编程、仿真与下载设计到BASYS2开发板。

电路图

1.电路模块图(简化)

应用:

2.内部电路组成(简化)

编程

1.源程序modulexuexing(M,N,P,Q,E,F,G,OUT,CTL,clk,bi);

inputM;

inputN;

inputP;

inputQ;

inputclk;

outputE;

output[3:

0]F;

output[3:

0]G;

output[7:

0]OUT;

output[3:

0]CTL;

regE;

reg[3:

0]F;

reg[3:

0]G;

reg[7:

0]OUT;

reg[7:

0]OUT1;

reg[7:

0]OUT2;

reg[7:

0]OUT3;

reg[7:

0]OUT4;

reg[3:

0]CTL=4"b1110;

outputbi;

regbi;

integerclk_cnt;

regclk_400Hz;

always@(posedgeclk)

//400Hz扫描信号

if(clk_cnt==32"d100000)

begin

clk_cnt<=1"b0;

clk_400Hz<=~clk_400Hz;

end

else

clk_cnt<=clk_cnt+1"b1;

//位控制

regclk_1Hz;

integerclk_1Hz_cnt;

//1Hz发声信号

always@(posedgeclk)

if(clk_1Hz_cnt==32"d25000000-1)

begin

clk_1Hz_cnt<=1"b0;

clk_1Hz<=~clk_1Hz;

end

else

clk_1Hz_cnt<=clk_1Hz_cnt+1"b1;always@(posedgeclk_400Hz)

CTL<={CTL[2:

0],CTL[3]};

//段控制always@(CTL)

case(CTL)

4"b0111:

OUT=OUT1;

4"b1011:

OUT=OUT2;

4"b1101:

OUT=OUT3;

4"b1110:

OUT=OUT4;

default:

OUT=4"hf;

endcasealways@(MorNorPorQ)begin

E=(Pamp;Q)|(~Mamp;~N)|(~Mamp;Q)|(~Namp;P);

//选择能否输血

case(E)

1:

begin

OUT1=8"b10001001;

OUT2=8"b01100001;

OUT3=8"b01001001;

OUT4=8"b11111111;

bi=clk_400Hz;

end

0:

begin

OUT1=8"b00010011;

OUT2=8"b00000011;

OUT3=8"b11111111;

OUT4=8"b11111111;

bi=clk_1Hz;

end

endcaseendalways@(MorNorPorQ)

//显示输入输出血型

begin

if(M==1amp;amp;N==0)

F=4"b1000;

elseif(M==0amp;amp;N==1)

F=4"b0100;

elseif(M==1amp;amp;N==1)

F=4"b0010;

else

F=4"b0001;

endalways@(MorNorPorQ)

//显示输入输出血型

begin

if(P==1amp;amp;Q==0)

G=4"b1000;

elseif(P==0amp;amp;Q==1)

G=4"b0100;

elseif(P==1amp;amp;Q==1)

G=4"b0010;

else

G=4"b0001;

endendmodule

2.管脚定义程序NET"M"LOC=N3;NET"N"LOC=E2;NET"P"LOC=L3;NET"Q"LOC=P11;NET"E"LOC=B2;NET"OUT[7]"LOC=L14;NET"OUT[6]"LOC=H12;NET"OUT[5]"LOC=N14;NET"OUT[4]"LOC=N11;NET"OUT[3]"LOC=P12;NET"OUT[2]"LOC=L13;NET"OUT[1]"LOC=M12;NET"OUT[0]"LOC=N13;NET"CTL[3]"LOC=K14;NET"CTL[2]"LOC=M13;NET"CTL[1]"LOC=J12;NET"CTL[0]"LOC=F12;NET"clk"LOC=B8;NET"F[3]"LOC=G1;NET"F[2]"LOC=P4;NET"F[1]"LOC=N4;NET"F[0]"LOC=N5;NET"G[3]"LOC=P6;NET"G[2]"LOC=P7;NET"G[1]"LOC=M11;NET"G[0]"LOC=M5;NET"bi"LOC=B6;五仿真图

下载设计到2BASYS2开发板与实物图

实物图:

附:

程序流程:

1.基本电路设计

用MN表示输入血型,PQ表示受血者血型其中10表示A型,01表示B型,11表示AB型,00表示O型。

用E表示能否输血,1表示能,0表示不能。

M

NN

PP

QQ

EE

M

NN

PP

QQ

EE

00

00011000000

00111001000

01011010100

01111011100

10001100000

10111101000

11001110000

111111111则卡诺图为:

MN

PQ

00

01

11

10

00

100001

110011

111110

1001表达式为:

EPQMNMQNP

则设计一个四输入一输出的电路其逻辑电路图为

MNPQE

通过此电路图,编写程序,把输入引脚定位到开关上,把输出引脚定位到一个LED上便可以完成设计任务。

2.项目创新

(1)仅使用一个LED的亮与灭来表示能否输血效果不明显,为了加入一个更明显显示能否输血的指示,所以就用到了Basys2板子上自带的数码管,使其在能够输血时显示yes,不能输血时显示no。

观察硬件电路图发现,数码管只由一个片选端控制,所有如果使数码管显示不同字母,则需要利用人类的视觉暂留效应进行循环扫描,来使数码管来显示不同的信息。

(2)为了增强能否输血的提示效果,所以加入一个蜂鸣器,用声音提示能否输血。

当系统开启切能输血时,蜂鸣器输出一低音震荡,当不能输血时,蜂鸣器输出高音报警,提示不能输血。

(3)在加入蜂鸣器报警与数码管之后,使用LED来表示能否输血已经多余,而且别人无法判断输血与受血分别是什么血型,所以把8个LED分成两组,其中第一组表示输血血型,第二组表示受血血型,第一个灯表示A型,第二个灯表示B型,第三个灯表示AB型,最后一个灯表示O型。

时序逻辑电路设计一

实验目的

1.掌握采用可编程逻辑器件实现数字电路与系统的方法。

2.掌握采用Xilinx_ISE软件开发可编程逻辑器件的过程。

3.学会设计状态机时序逻辑电路。

4.掌握VerilogHDL描述数字逻辑电路与系统的方法。

设计要求

1.采用BASYS2开发板开关,LED,数码管等制作验证能否输血的电路。

2.采用Xilinx_ISE软件进行编程、仿真与下载设计到BASYS2开发板。

电路图

1.电路模块图

2.内部电路组成

编程

1.源程序moduleShixu(clk,op,din,B,C,D,E,F,G,H,I,BI,OUT,CTL);

inputclk;

inputdin;

outputBI,op;

output[7:

0]OUT;

output[3:

0]CTL;

outputB,C,D,E,F,G,H,I;

reg[7:

0]OUT;

reg[7:

0]OUT1;

reg[7:

0]OUT2;

reg[7:

0]OUT3;

reg[7:

0]OUT4;

reg[3:

0]CTL=4"b1110;

regB,C,D,E,F,G,H,I;

reg[1:

0]current_state,next_state;

regop,BI;

parameterS0=2"b00,S1=2"b01,S2=2"b10,S3=2"b11;

regclk_1Hz,clk_400Hz;

integerclk_1Hz_cnt,clk_cnt;

always@(posedgeclk)

if(clk_1Hz_cnt==32"d25000000-1)

begin

clk_1Hz_cnt<=1"b0;

clk_1Hz<=~clk_1Hz;

end

else

clk_1Hz_cnt<=clk_1Hz_cnt+1"b1;

always@(posedgeclk)

if(clk_cnt==32"d100000)

begin

clk_cnt<=1"b0;

clk_400Hz<=~clk_400Hz;

end

else

clk_cnt<=clk_cnt+1"b1;

regclk_05Hz;

integerclk_05Hz_cnt;

always@(posedgeclk)

if(clk_05Hz_cnt==32"d50000000-1)

begin

clk_05Hz_cnt<=1"b0;

clk_05Hz<=~clk_05Hz;

end

else

clk_05Hz_cnt<=clk_05Hz_cnt+1"b1;

regclk_2Hz;

integerclk_2Hz_cnt;

always@(posedgeclk)

if(clk_2Hz_cnt==32"d12500000-1)

begin

clk_2Hz_cnt<=1"b0;

clk_2Hz<=~clk_2Hz;

end

else

clk_2Hz_cnt<=clk_2Hz_cnt+1"b1;

regclk_4Hz;

integerclk_4Hz_cnt;

always@(posedgeclk)

if(clk_4Hz_cnt==32"d6250000-1)

begin

clk_4Hz_cnt<=1"b0;

clk_4Hz<=~clk_4Hz;

end

else

clk_4Hz_cnt<=clk_4Hz_cnt+1"b1;

regclk_40Hz;

integerclk_40Hz_cnt;

always@(posedgeclk)

if(clk_40Hz_cnt==32"d1250000-1)

begin

clk_40Hz_cnt<=1"b0;

clk_40Hz<=~clk_40Hz;

end

else

clk_40Hz_cnt<=clk_40Hz_cnt+1"b1;always@(posedgeclk_400Hz)

CTL<={CTL[2:

0],CTL[3]};always@(posedgeclk_05Hz)

begin

current_state<=next_state;

endalways@(CTL)

case(CTL)

4"b0111:

OUT=OUT1;

4"b1011:

OUT=OUT2;

4"b1101:

OUT=OUT3;

4"b1110:

OUT=OUT4;

default:

OUT=4"hf;

endcasealways@(current_stateordin)

begin

case(current_state)

S0:

begin

op=0;

B=1;C=1;D=0;E=0;

F=0;G=0;H=0;I=0;

OUT1=8"b01001001;

OUT2=8"b00000011;

OUT3=8"b11111111;

OUT4=8"b00000011;

BI=clk_1Hz;

if(din==0)

next_state=S0;

else

next_state=S1;

end

S1:

begin

op=0;

B=0;C=0;D=1;E=1;

F=0;G=0;H=0;I=0;

OUT1=8"b01001001;

OUT2=8"b10011111;

OUT3=8"b11111111;

OUT4=8"b00000011;

BI=clk_2Hz;

if(din==0)

next_state=S0;

else

next_state=S2;

end

S2:

begin

op=0;

B=0;C=0;D=0;E=0;

F=1;G=1;H=0;I=0;

OUT1=8"b01001001;

OUT2=8"b00100101;

OUT3=8"b11111111;

OUT4=8"b00000011;

BI=clk_4Hz;

if(din==0)

next_state=S0;

else

next_state=S3;

end

S3:

begin

op=1;

B=0;C=0;D=0;E=0;

F=0;G=0;H=1;I=1;

OUT1=8"b01001001;

OUT2=8"b00001101;

OUT3=8"b11111111;

OUT4=8"b10011111;

BI=clk_40Hz;

if(din==0)

begin

next_state=S0;

end

else

next_state=S3;

end

default:

begin

op=0;

B=1;C=1;D=0;E=0;

F=0;G=0;H=0;I=0;

next_state=S0;

end

endcaseendendmodule2.管脚定义程序NET"din"LOC=N3;NET"op"LOC=C6;NET"B"LOC=G1;NET"C"LOC=P4;NET"D"LOC=N4;NET"E"LOC=N5;NET"F"LOC=P6;NET"G"LOC=P7;NET"H"LOC=M11;NET"I"LOC=M5;NET"clk"LOC=B8;NET"BI"LOC=B6;NET"OUT[7]"LOC=L14;NET"OUT[6]"LOC=H12;NET"OUT[5]"LOC=N14;NET"OUT[4]"LOC=N11;NET"OUT[3]"LOC=P12;NET"OUT[2]"LOC=L13;NET"OUT[1]"LOC=M12;NET"OUT[0]"LOC=N13;NET"CTL[3]"LOC=K14;NET"CTL[2]"LOC=M13;NET"CTL[1]"LOC=J12;NET"CTL[0]"LOC=F12;五

仿真图

下载设计到2BASYS2开发板与实物图

实物图:

附:

为了更好的说明各状态,我对蜂鸣器加入了不同的发声频率区分。

实验结论

经实验验证,此程序可以完成预期要求,完成特定任务。

心得体会

本次大作业让我熟悉了开发板的使用与可编程逻辑器件的应用,我了解了如何设计开发一个FPGA逻辑电路的流程,我以后懂得了可以使用FPGA来完成以后的一些工作,对我有很大的帮助。

国家开放大学(中央广播电视大学)《国家开放大学学习指南》课程教学大纲第一部分

大纲说明

一、课程性质与任务《国家开放大学学习指南》是国家开放大学(中央广播电视大学)在本、专、一村一所有专业的一年级第一学期开设的、起到基础导学作用的一门统设必修课。

课程任务是:

以完成学习任务的过程为导向,从学习者如何完成国家开放大学规定的专业学习任务的角度,让学习者学会如何完成一门课程的学习、一个专业的学习,同时描述国家开放大学基本的学习方式,说明国家开放大学的学习环境,解释国家开放大学学习平台上基本术语的涵义,使学生能使用学习平台的基本工具辅助完成学习活动,并且了解国家开放大学学生相关事务与管理规定。

使学生初步具备利用现代远程技术在国家开放大学进行学习的能力。

二、先修课要求无三、课程的教学要求理解国家开放大学课程、专业平台,熟练基本的远程技术学习操作技能,掌握远程学习的学习方法,较好利用国家开放大学资源和学习支持服务。

四、课程的教学方法和教学形式建议1.本课程的特点是:

网络课程完善、课程内容新、课程形式丰富、实践性强、涉及面广,因此建议通过网络,在计算机教室(或计算机多媒体教室)进行授课、答疑和讨论。

讲授与实践统一考虑。

2.为加强和落实动手能力的培养,应保证上机机时不少于本教学大纲规定

的学时。

3.对于重要概念、关键技能和方法等问题可辅以网上答疑讨论的形式。

五、教学要求的层次课程的教学要求大体上分为三个层次:

了解、理解和掌握。

1.了解:

能正确判别有关概念和方法。

2.理解:

能正确表达有关概念和方法的含义。

3.掌握:

在理解的基础上加以灵活应用。

第二部分

教学媒体与教学过程建议一、课程教学总学时数、学分数课程教学总学时数为18学时,1学分。

其中网络课程为13学时,课堂练习和实验为5学时。

二、课程呈现方式课程以网络课程为主,这是学生学习的主要媒体形式,因此课程呈现方式以视频、动画为主,配以必要的文字说明,每段视频、动画不超过8分钟。

视频以学习发生的场景为主,也可以是学生访谈,体现一定交互性。

课程内容可以在手机、PAD、计算机、电视等多种终端上呈现。

根据课程呈现方式,课程要做到只选取完成国家开放大学学习的必备知识,摈弃过多的理论知识,尽可能简捷。

实用、方便、模块化设计,基于问题、案例形式呈现。

概念清晰、条理分明、深入浅出、便于自学。

在内容上

要紧密围绕培养目标,突出重点、兼顾一般,反映当代最新技术及应用。

三、主要教学媒体的使用与学时分配章节序号教学内容网络课程学时课堂练习和实验学时1认识国家开放大学312完成专业学习313完成课程学习314网上学习操作技能215学生事务服务21合计135四、考核本课程采用上机操作的考核方式,100%国家开放大学考核。

开放教育的学生应严格执行该课程的有关考核文件。

第三部分

教学内容和教学要求1、学习活动一:

认识国家开放大学(3学时)

【教学内容】

】:

任务一

走进国家开放大学

(一)基本介绍介绍国开的历史,办学模式,提供的学科门类等。

(二)案例导入

由国家开放大学的学生讲述参加国家开放大学学习的体会与收获(由学生讲,把国家开放大学学习的特点和优势讲出来,包括学习时间、学习方式等等。

(三)国家开放大学的学习环境1.在线学习平台;2.教师(教师群体与角色);3.学习者(个人角色与学习小组创建);4.学习资源(文字教材、录像、网络课程、流媒体资源、全媒体数字教材、小课件等);5.学习活动(网上教学活动、论坛讨论);6.支持服务(获得途径:

面对面的服务、电话、短信、电子邮件、网上论坛、在线即时答疑系统);(四)拓展内容报名渠道,获得学习资源,买书,有困难时候如何寻求帮助。

任务二

如何有效学习

(一)学习策略1.纸质学习和电子学习的认知策略;2.制定计划、自我监控与调节;3.学习时间管理、学习资源与环境利用、互动空间与手段(QQ群、课程论

坛、学习空间)、学业求助策略。

(二)学习方式1.自学(自己阅读学习资源,做测试与练习);2.听讲(听看讲课视频或音频、面授);3.体验;4.探究;5.问题解决;任务三

学前准备了解并完成一些学前准备工作,从学习方法、知识储备、计算机技能、学习环境等多方面了解自身的情况,为日后学习奠定基础。

【教学要求】

】:

了解:

国家开放大学的基本介绍,教学环境;掌握:

国家开放大学的学习策略与方式;掌握:

在国家开放大学进行学习的学前准备;2、学习活动二:

完成专业学习(3学时)

【教学内容】

】:

任务一

走进专业1.专业概况、专业培养方案及实施细则,专业学习的知识、能力要求。

2.本专业师资队伍、学生概况、毕业生风采。

任务二

专业学习过程和评价1.本专业的学习过程及主要环节

2.该专业与社会证书或社会考试的接轨,学分互换等问题。

任务三

学位授予及其他

1.申请学位相关要求。

2.了解转专业、转学等相关政策。

【教学要求】

】:

了解:

国家开放大学的专业概况及师生概况;掌握:

国家开放大学专业学习过程及主要环节了解:

国家开放大学的学位授予资格、转学与转专业相关要求

3、学习活动三:

完成课

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 工作范文 > 行政公文

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1