《数字电路》题库.docx

上传人:b****7 文档编号:11328468 上传时间:2023-02-27 格式:DOCX 页数:18 大小:79.19KB
下载 相关 举报
《数字电路》题库.docx_第1页
第1页 / 共18页
《数字电路》题库.docx_第2页
第2页 / 共18页
《数字电路》题库.docx_第3页
第3页 / 共18页
《数字电路》题库.docx_第4页
第4页 / 共18页
《数字电路》题库.docx_第5页
第5页 / 共18页
点击查看更多>>
下载资源
资源描述

《数字电路》题库.docx

《《数字电路》题库.docx》由会员分享,可在线阅读,更多相关《《数字电路》题库.docx(18页珍藏版)》请在冰豆网上搜索。

《数字电路》题库.docx

《数字电路》题库

《数字电路》题库

一、填空题(每小题1分,共计30分)

1、在数字逻辑电路中,基本逻辑关系为、、三种。

实现这三种逻

辑功能的电路称为、、。

2、作为逻辑取值的和并不表示数值的大小,而是表示对立的两个逻辑状态。

3、与门的逻辑功能为:

4、反相器就是,它的逻辑功能是输入低电平时,输出为;输入为高电平时输出为。

其逻辑表示式为:

5、三态门的输出端可以输出、、三种状态。

6、常用的显示译码器有三种、、。

7、在时间上和数值上均作连续变化的电信号称为信号;在时间上和数值上离散的信号

叫做信号。

8、在正逻辑的约定下,“1”表示电平,“0”表示电平。

9、数字电路中,输入信号和输出信号之间的关系是关系,所以数字电路也称为电路。

10、十进制数转换为八进制和十六进制时,应先转换成制,然后再根据转换的数,按照一组转换成八进制;按一组转换成十六进制。

11、具有基本逻辑关系的电路称为,其中最基本的有、和非门。

12、具有“相异出1,相同出0”功能的逻辑门是门,它的反是门。

13、功能为“有0出1、全1出0”的门电路是门;具有“”功能的门电路

是或门;实际中集成的门应用的最为普遍。

14、使用门可以实现总线结构;使用门可实现“线与”逻辑。

15.(365)10=()2=()8=()16

16.(11101)2=()10=()8=()16

17.(57)10=()8=()16

18.(47)10=()2=()8421BCD

19.(3D)16=()2

20.、两个与非门构成的基本RS触发器的功能有、和。

电路中不允许两个

输入端同时为,否则将出现逻辑混乱。

21、通常把一个CP脉冲引起触发器多次翻转的现象称为,有这种现象的

触发器是触发器,此类触发器的工作属于触发方式。

22、为有效地抑制“空翻”,人们研制出了触发方式的触发器和触

发器。

23、JK触发器具有、、和四种功能。

欲使JK触发器实现

功能,则输入端J应接,K应接。

24、D触发器的输入端子有个,具有和的功能。

25、组合逻辑电路的基

本单元是,时序逻辑电路的基本单元是。

26、JK触发器的次态方程为;D触发器的次态方程为。

27、触发器有两个互非的输出端Q和

,通常规定Q=1,

=0时为触发器的状态;Q=0,

=1时为触发器的状态。

28、两个与非门组成的基本RS触发器,在正常工作时,不允许

,其特征方程为,约束条件为。

29、钟控的RS触发器,在正常工作时,不允许输入端R=S=,其特征方程为,约束条件为。

30、把JK触发器就构成了T触发器,T触发器具有的逻辑功能是和。

31、555定时器可以构成施密特触发器,施密特触发器具有特性,主要用于脉冲波形的和。

32、555定时器还可以用作多谐振荡器和稳态触发器。

单稳态触发器只有一个态、一个态,当外加触发信号作用时,态触发器能够从态翻转到态,经过一段时间又能自动返回到态,

33.触发器具有个稳定状态,在输入信号消失后它能将。

34."与非"门构成的基本RS触发器,输人端是和;输出端是和。

称为触发器的O状态,将称为触发器的1状态。

35."与非"门构成的基本RS触发器。

=l,

=O时,其输出为。

36.触发器电路中,

端、

端可以根据需要预先将触发器或,而不受的同步

控制。

37.同步RS触发器状态的与同步。

38.在时钟脉冲的控制下,JK触发器根据输人信号J、K的不同情况,具有,,

和功能。

39.在时钟脉冲下,JK触发器输人端J=O、K=O时,触发器状态为

40.J=0、K=1时,触发器状态为;J=1、K=O时,触发器状态为;J=1、K=1时,触发器状态随CP脉冲的到来而。

41.在时钟脉冲控制下T触发器具有功能。

42.T触发器受T端输入信号控制,T=时,不计数;T=时计数,因此,它是一种可控的计数器。

43.寄存器是一种用来暂时存放部件,主要由构成。

43.寄存器中,一个触发器可以存放位二制制代码,要存放N位二制制代码,就要有触发器

44.寄存器存放数码的方式有和两种;寄存器主要由构成。

二、判断题(下列判断正确的请打“√”,错误的打“×”。

每小题1分,共计10分)

1、逻辑电路中,一律用“1”表示高电平,“0”表示低电平。

()

2、与门的逻辑功能是:

有1出1,全0出0()

3、“或非”门的逻辑功能是“输入端全低,输出端则高;输入有低则低”()

4、常用的代数化简法有代数法和卡诺图法。

()

5、逻辑函数化简的意义在于所构成逻辑电路可节省器件,降低成本,提高工作的可靠性。

()

6、常见的8线——3线编码器有8个输出端,3个输入端。

()

7、8421BCD码是最常用的二-------十进制码。

()

8、数字触发器进行复位后,其两个输出端均为0。

()

9、触发器与组合电路两者都没有记忆能力。

()

10、凡是D触发器都是CP上升沿触发的。

()

11、T触发器的T端置1时,每输入一个CP脉冲,输出状态就翻转一次。

()

12、在异步计数器中,当时肿脉冲到达时,各触发器的翻转是同时发生的。

13、可逆计数器既能作加法计数,又能作减法计数。

()

14、计数器计数前不需要清零。

()

15、寄存器是组合逻辑电路。

()

16、输入全为低电平“0”,输出也为“0”时,必为“与”逻辑关系。

()

17、或逻辑关系是“有0出0,见1出1”。

()

18、

是逻辑代数的非非定律。

()

19、卡诺图中为1的方格均表示一个逻辑函数的最小项。

()

20、组合逻辑电路的输出只取决于输入信号的现态。

()

21、3线—8线译码器电路是三—八进制译码器。

()

22、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。

()

23、编码电路的输入量一定是人们熟悉的十进制数。

()

24、组合逻辑电路中的每一个门实际上都是一个存储单元。

()

25、仅具有保持和翻转功能的触发器是RS触发器。

()

26、基本的RS触发器具有“空翻”现象。

()

27、钟控的RS触发器的约束条件是:

R+S=0。

()

28、JK触发器的特征方程是:

()

29、D触发器的输出总是跟随其输入的变化而变化。

()

30、CP=0时,由于JK触发器的导引门被封锁而触发器状态不变。

()

31、主从型JK触发器的从触发器开启时刻在CP下降沿到来时。

()

32、维持阻塞D触发器状态变化在CP下降沿到来时。

()

33、凡采用电位触发方式的触发器,都存在“空翻”现象。

()

34.T触发器具有置O和置1的功能。

()

35.时序逻辑电路的输出状态与当前的输入状态及电路原状态都有关。

()

36.具有记忆功能的触发器都能寄存数码。

37.移位寄存器可将串行码转换成并行码,也可将并行码换成串行码。

()

38.移位寄存器每输入一个时钟脉冲,电路中只有一个触发器翻转。

()

39.二进制数都是以二为基数的计数体制。

()

40.N进制计数体制的基数是N,有0"1,2,…,N-l共N个数码。

.()

41.把十进制数"翻译"成对应二进制码的过程称为译码。

()

42.译码电路将输入的二进制代码转换成对应的某个特定的信息。

()

43.数字电路中,任何进制都是以二进制为基础的,,()

44.异步计数器中,当时钟脉冲到达时,各触发器的翻转是同时发生的。

()

45.可逆计数器既能作加法记数,又作减法计数。

(')

46.计数器计数前不需要清零()47.构成计数器电路的器件必须具有记忆功能。

()

48.JK.触发器在J、K端同时输人高电平时处于保持状态。

<()

49.JK触发器都是采用下降沿触发的。

(.)

50。

凡是D型触发器都是CP上升沿触发的。

()

三、选择题(请将正确答案的代号填人括号中。

每小题2分,共计20分)

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

1、符合或逻辑关系的表达式是()

A、1+1=2B、1+1=10C、1+1=1

2、“与非门”输入和输出的逻辑关系是()

A、有1出1,全0出0B、有0出1,全1出0

C、相同出1,不同出0D、不同出1,相同出0

3、下列表达式中()是不对的。

A、A·0=AB、A+0=AC、A·0=0

4、4——2线编码器有()

A、2条输入线,4条输出线B、4条输入线,2条输出线

C、4条输入线,8条输出线D、8条输入线,2条输出线

5、七段数码显示译码电路应有()个输出端

A、8B、7C、10D、14

6、八位二进制数所能表示的最大十进制数为()

A、255B、256C、128D、99

7、现在一个十进制数(15)10,一个二进制数为(1101)2,这两个数的大小关系为()A、(15)10>(1101)2B、(15)10<(1101)

8、触发器与组合电路比较()

A、两者都有记忆能力B、只有组合逻辑电路具有记忆能力。

C、只有触发器具有记忆能力

9、主从触发器是一种能防止()现象的实用触发器。

A、一次变化B、空翻C、触发而不翻转

10、触发电路中,利用SD端、RD端可以根据需要预先将触发器()

A、置1B、置0C、置1或置0

11、当()时触发器翻转,每来一个CP脉冲,触发器的状态都要改变一次。

A、J=0K=0B、J=0K=1C、J=1K=0D、J=1K=1

12、()触发器是JK触发器在J=K条件下的特殊情况的电路。

A、DB、TC、RS

13、计数器在计数过程中,当计数器从111状态到000状态时产生进位信号,此计数器为()进制计数器。

A、8B、7C、6D、5

14、通常计数器应具有()功能。

A、存数与取数B、清零与置数C、两者皆有

15、构成计数器的基本电路是()

A、或非门B、与非门C、触发器

16、一个十进制计数器,至少需要()个触发器构成。

A、2个B、3个C、4个D、5个

17、一个计数器状态变化为:

000100011010001000,则该计数器是()法计数器。

A、加B、减C、可逆

18、一个计数器状态变化为:

000100011010001000,则该计数器是()进制计数器。

A、4B、5C、6D、7

19、()触发器是JK触发器在J≠K条件下的特殊情况的电路。

A、DB、TC、RS

20、逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为()。

A、逻辑加B、逻辑乘C、逻辑非

21.、十进制数100对应的二进制数为()。

A、1011110B、1100010C、1100100D、11000100

22、数字电路中机器识别和常用的数制是()。

A、二进制B、八进制C、十进制D、十六进制

23、具有“有1出0、全0出1”功能的逻辑门是()。

A、与非门B、或非门C、异或门D、同或门

24、八输入端的编码器按二进制数编码时,输出端的个数是()。

A、2个B、3个C、4个D、8个

25、四输入的译码器,其输出端最多为()。

A、4个B、8个C、10个D、16个

26、一个两输入端的门电路,当输入为1和0时,输出不是1的门是()。

A、与非门B、或门C、或非门D、异或门

27、多余输入端可以悬空使用的门是()。

A、与门B、TTL与非门C、CMOS与非门D、或非门

28、译码器的输出量是()。

A、二进制B、八进制C、十进制D、十六进制

29、编码器的输入量是()。

A、二进制B、八进制C、十进制D、十六进制

30、仅具有置“0”和置“1”功能的触发器是()。

A、基本RS触发器B、钟控RS触发器C、D触发器D、JK触发器

31、由与非门组成的基本RS触发器不允许输入的变量组合

为()。

A、00B、01C、10D、11

32、钟控RS触发器的特征方程是()。

A、

B、

C、

D、

33、仅具有保持和翻转功能的触发器是()。

A、JK触发器B、T触发器C、D触发器D、Tˊ触发器

34、触发器由门电路构成,但它不同门电路功能,主要特点是()

A、具有翻转功能B、具有保持功能C、具有记忆功能

35、按逻辑功能的不同,双稳态触发器可分为()。

A、RS、JK、D、T等B、主从型和维持阻塞型C、TTL型和MOS型D、上述均包括

36、为避免“空翻”现象,应采用()方式的触发器。

A、主从触发B、边沿触发C、电平触发

37、为防止“空翻”,应采用()结构的触发器。

A、TTLB、MOSC、主从或维持阻塞

38、下列叙述正确的是()

A、译码器属于时序逻辑电路B、寄存器属于组合逻辑电路

C、555定时器属于时序逻辑电路D、计数器属于时序逻辑电路

39.JK触发器不具备()功能。

A.置OB.置1C.计数D模拟

40.当()时,触发器翻转,每来→个CP脉冲,触发器的状态都要改变一次。

A.J=O,K=OC.J=I,K=OB.J=O,K=1D.J=1,K=1

41,当()时,每来→个CP脉冲,触发器的状态都要保持不变。

A.J=O,K=OC.J=I,K=OB.J=O,K=1D.J=1,K=1

42.当()时,触发器的状态都要处于1态

A.J=O,K=OC.J=I,K=OB.J=O,K=1D.J=1,K=1

43.当()时,触发器的状态都要处于0态

A.J=O,K=OC.J=I,K=O.J=O,K=1D.J=1,K=1

44.()触发器是JK触发器在J=K;条件下的特殊情况的电路。

A.DB.TC.RS

45.()触发器是JK触发器在J≠K条件下的特殊情况的电路。

A.DB.TC.RS

46,T触发器是一种可控制的()触发器。

A.计数B.不计数C.基本

47.()是一种用来暂时存放一位二进制数码的数字逻辑部件。

A.编码器B.译码器C.寄存器

48.已知逻辑电路及A和B的输入波形如图所是,请在1~4波形中选定输出F的波形。

()

 

四、问答题(共22分)

1、什么叫与逻辑?

什么叫或逻辑?

 

2、组合逻辑电路的分析分几个步骤?

组合逻辑设计分几个步骤?

 

3、什么叫编码器?

什么叫译码器?

 

4、什么叫寄存器?

 

5、同步RS触发器两大缺陷是什么?

 

6、数字信号和模拟信号的最大区别是什么?

数字电路和模拟电路中,哪一种抗干扰能力较强?

 

7、分析组合逻辑电路的目的是什么?

简述分析步骤。

 

8、TTL门电路中,哪个有效地解决了“线与”问题?

哪个可以实现“总线”结构?

 

9、时序逻辑电路的基本单元是什么?

组合逻辑电路的基本单元又是什么?

 

10、何谓“空翻”现象?

抑制“空翻”可采取什么措施?

 

11、触发器有哪几种常见的电路结构形式?

 

12、试分别写出钟控RS触发器、JK触发器和D触发器的特征方程。

 

五、设计题(共18分)

1.应用能力训练附加题:

用与非门设计一个组合逻辑电路,完成如下功能:

只有当三个裁判(包括裁判长)或裁判长和一个裁判认为杠铃已举起并符合标准时,按下按键,使灯亮(或铃响),表示此次举重成功,否则,表示举重失败。

 

六、绘图题

1.设"与非"门组成的基本RS触发器的输入信号波形如图所示,试在输入波形下方画出Q和

端的信号波形。

(设Q初状态是0)

 

2.某JK触发器的初态Q为0,CP的下降沿触发,试画出在CP、J、K信号作用下,触发器Q和

端的波形

 

3.某JK触发器的初态Q为0,CP的上升沿触发,试画出在CP、J、K信号作用下,触发器Q和

端的波形

 

4.由边沿JK触发器组成的D触发器输入端CP、D的波形如图所示,已知是下降沿触发,试画出输出波形Q和

(设初态Q=0)

 

5.边沿型T触发器输入端CP、T的波形如图所示。

已知是下降沿触发,试画出输出Q和

的波形(设初态Q=0)

6、如图所示A、B是两输入端门的输入波形,试画出与门的输出波形。

 

7、如图所示是A、B两输入端门的输入波形,试画出或非门的输出波形。

 

8.如图所示是A、B两输入端门的输入波形,试画出异或门的输出波形。

 

9、写出图所示逻辑电路的逻辑函数表达式。

 

10、画出实现逻辑函数

的逻辑电路。

 

七,综合题

1.将十进制数化成二进制数

8

36

84

2.将二进制数分别化成八、十六、十进制数

1011

1100011

1010101001

3.证明下列等式

A(

+B)=AB

A+AB=A

A+

B=A+B

AB+

C+BC=AB+

C

 

八、计算题

1、用代数法化简下列逻辑函数

2、用卡诺图化简下列逻辑函数

(1)

 

(2)

 

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 历史学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1