计算机原理复习题.docx

上传人:b****7 文档编号:8868738 上传时间:2023-02-02 格式:DOCX 页数:16 大小:67.50KB
下载 相关 举报
计算机原理复习题.docx_第1页
第1页 / 共16页
计算机原理复习题.docx_第2页
第2页 / 共16页
计算机原理复习题.docx_第3页
第3页 / 共16页
计算机原理复习题.docx_第4页
第4页 / 共16页
计算机原理复习题.docx_第5页
第5页 / 共16页
点击查看更多>>
下载资源
资源描述

计算机原理复习题.docx

《计算机原理复习题.docx》由会员分享,可在线阅读,更多相关《计算机原理复习题.docx(16页珍藏版)》请在冰豆网上搜索。

计算机原理复习题.docx

计算机原理复习题

计算机原理复习题

一.选择题:

1.计算机主机中包含()

A.控制器和运算器B.CPU和运算器

C.主存储器和控制器D.CPU和主存储器

2.对声音进行采样的过程是()

A.把声音信号变成频率、幅度连续变化的电流信号

B.每隔固定的时间间隔对声音的模拟信号截取一个幅值

C.将离散的幅值转换成一个二进制的数字量

D.将二进制的数字量写入计算机的文件中

3.图像信息在计算机中的基本表示形式是()

A.图元B.位图

C.矢量D.直线

4.在定点原码一位乘法运算中,整个乘法过程重复进行的操作是()

A.并行加0或被乘数及串行右移1位

B.并行加0或被乘数及串行左移l位

C.并行加被乘数及串行右移l位

D.并行加被乘数及串行左移1位

5.可使逻辑等式

成立的A、B、C、D变量的值是(   )

A.0、0、0、0B.0、1、0、1

C.0、0、1、1D.1、1、0、0

6.某电路的真值表如下(A,B为输入,Y为输出),从中可以断定该电路是(   )

A

B

Y

0

0

1

1

0

1

0

1

1

0

0

0

A.与门真值表

B.或门

C.与非门

D.或非门

 

7.以下叙述中错误的是(   )

A.浮点数中,阶码反映了小数点的位置

B.浮点数中,阶码的位数越长,能表达的精度越高

C.计算机中,整数一般用定点数表示

D.汉字的机内码中,一个汉字用2个字节表示

8.在定点补码加减法运算中,检测运算结果是否溢出的单符号位操作检测法是(   )

A.加数与被加数同号,运算结果与之同号

B.加数与被加数同号,运算结果与之异号

C.加数与被加数异号,运算结果与被加数同号

D.加数与被加数异号,运算结果与被加数异号

9.在原码乘除法中求运算结果的符号以及浮点运算中判是否规格化时,可使用的逻辑运算是(   )

A.逻辑加B.逻辑乘

C.与非运算D.按位加

10.对浮点运算结果做向右规格化时,尾数向右移一位,则其阶码应该(   )

A.加1B.减1

C.保持不变D.右移1位

11.如果执行某条指令时,需要多次访问主存来得到操作数,那么该条指令的寻址方式是

(   )

A.立即寻址方式B.直接寻址方式

C.间接寻址方式D.寄存器直接寻址方式

12.在中断处理或子程序调用过程中,一般将返回地址、状态标志和现场信息保存在(   )

A.高速缓冲存储器中B.通用寄存器中

C.堆栈中D.状态寄存器中

13.指令译码器的输入来自(   )

A.数据缓冲寄存器B.指令寄存器

C.程序计数器D.通用寄存器

14.在直接访内指令LDAD(将主存D单元中的数据送至累加器)的指令周期中所包含的CPU周期有(   )

A.一个B.二个

C.三个D.四个

15.MTBF是评价存储器性能的主要指标之一,其意义是(   )

A.存储器可容纳的二进制信息的数量B.存储器的存取时间

C.存储器的平均无故障时间D.存储器的性能价格比

16.以下同属于磁表面存储器的是(   )

A.磁盘和MOSB.磁带和MOS

C.磁盘和磁带D.磁卡、IC卡

17.在多级存储体系中Cache的作用是(   )

A.解决主存与CPU之间的速度匹配问题

B.降低主存的价格

C.弥补主存容易不足的缺陷

D.构成虚拟存储器。

没有Cache,虚拟存储器就无法构成

18.虚拟存储器的存储结构组成是(   )

A.Cache和主存B.Cache和辅存

C.主存和部分辅存D.通用寄存器和部分辅存

19.若计算机的指令系统中设置有专门的I/O指令,那么(   )

A.计算机可以利用内存的读/写命令来完成I/O的操作

B.就意味着该系统将内存地址编码扩大到外围设备上

C.其外围设备采用统一编址方式

D.其外围设备采用独立编址方式

20.某外围设备的数据传递若采用中断控制方式,那么其中断触发器的状态为“1”时,则表示(   )

A.该外围设备有中断请求

B.不允许其他外围设备有中断请求

C.该外围设备的中断请求被屏蔽

D.不允许该外围设备有中断请求

21.在CPU响应中断请求并转去执行中断服务程序时,首先要执行的是(   )

A.保存断点B.保存有关寄存器的现场

C.关中断D.开中断

22.若外围设备传送数据采用DMA输入输出方式,那就意味着(   )

A.需要由程序来完成数据的传送

B.需要由中断程序来完成数据的传送

C.外设可以与主存直接交换数据

D.由CPU直接参与外设的数据交换操作

23.并行性的三种实际含义是(   )

A.时间共享、资源共享和资源管理

B.时间重叠、资源重复和资源管理

C.时间重叠、资源重复和资源共享

D.时间重叠、时间共享和资源共享

24.A、B、C三人负责保管某个保险箱,三人都到才能打开保险箱。

则打开保险箱的逻辑表达式为()

A.ABCB.A+B+C

C.

D.

25.相对于补码和反码而言,原码编码的特点是()

A.编码规则简单B.便于加减法运算

C.可以表示负数D.数值范围较大

1-5DBBAB6-10DBBDA11-15CCBCC16-20CACDA

21-25CCCAA26-30CDADA31-35BDCDD

26.计算机中一次处理的最大二进制位数即为()

A.位B.字节

C.字长D.代码

27.下列算式中属于逻辑运算的是()

A.1+1=2B.1-1=0

C.1+1=10D.1+1=1

28.下图所示的门电路,它的逻辑表达式是()

A.F=

B.F=

C.F=AB+CD

D.F=ABCD

29.下列叙述正确的是()

A.原码是表示无符号数的编码方法

B.对一个数据的原码的各位取反而且在末位再加1就可以得到这个数据的补码

C.定点数表示的是整数

D.二进制数据表示在计算机中容易实现

30.浮点数0.00100011B×2-1的规格化表示是()

A.0.1000110B×2-11BB.0.0100011B×2-10B

C.0.0100011B×20BD.0.1000110B×21B

31.两个定点数作补码加法运算,对相加后最高位出现进位1的处理是()

A.判为溢出B.AC中不保留

C.寄存在AC中D.循环加到末位

32.运算器中通用寄存器的长度一般取()

A.8位B.16位

C.32位D.等于计算机字长

33.目前在大多数微型机上广泛使用宽度为32/64位的高速总线是()

A.ISAB.EISA

C.PCID.VESA

34.某计算机指令的操作码有8个二进位,这种计算机的指令系统中的指令条数至多为

()

A.8B.64

C.128D.256

35.间接访内指令LDA@Ad的指令周期包含CPU周期至少有()

A.一个B.二个

C.三个D.四个

36.在程序中,可用转移指令实现跳过后续的3条指令继续执行。

这种指令的寻址方式是()

A.变址寻址方式B.相对寻址方式

C.基址寻址方式D.间接寻址方式

37.浮点运算指令属于()

A.算术运算指令B.逻辑运算指令

C.移位操作指令D.特权指令

38.移位操作中,移出的位的代码存入状态寄存器中的()

A.零标志位B.溢出标志位

C.进位标志位D.负标志位

39.关于指令周期,以下叙述正确的是()

A.一个时钟周期由若干个CPU周期组成,一个CPU周期由若干个指令周期组成

B.一个CPU周期由若干个时钟周期组成,一个时钟周期由若干个指令周期组成

C.一个CPU周期由若干个指令周期组成,一个指令周期由若干个时钟周期组成

D.一个指令周期由若干个CPU周期组成,一个CPU周期由若干个时钟周期组成

40.在微程序控制中构成控制信号序列的最小单位为()

A.机器指令B.微命令

C.微指令D.微程序

41.衡量存储容量的常用单位有()

A.μs、ns和msB.μb、nb和mb

C.Kb、Mb和GbD.B、KB、MB和GB

42.存储器的寻址系统包括()

A.地址寄存器、译码器与读写电路

B.地址寄存器、数据寄存器与控制寄存器

C.地址寄存器、译码器与驱动器

D.地址寄存器、变址器与状态寄存器

43.Cache是缓冲技术在存储体系中的一个具体应用。

为了保证写入时主存和Cache的内容一致,方法有三种,但不能采用()

A.将内容同时写入主存和Cache相应单元的方法

B.数据仅写入主存,放弃掉Cache中相应单元的方法

C.数据只写入Cache,在规定的时间内将修改过的Cache的内容写入主存的方法

D.将数据写入辅存,而后在特定时间内同时将该内容写入主存和Cache的方法

44.将内存地址编码扩大到外围设备上,这种编址方式称为()

A.虚拟存储器的逻辑地址编址

B.内存的扩大寻址方式

C.外围设备的单独编址

D.统一编址方式

45.外围设备的设备状态标志()

A.表示该设备可用、良好或有故障

B.由“忙”、“就绪”和“错误”等若干状态标志位组成

C.表示该设备装入或未装入

D.表示该设备被屏蔽与否

46.在程序中断处理过程中,最后一步必须执行()

A.恢复断点B.恢复现场

C.关中断D.开中断

47.DMA的意义是()

A.直接存储器地址寄存器B.直接存储器存取

C.数据管理方式D.数据存储地址

48.扫描仪是()

A.输出设备B.一种描图方式的绘图仪

C.一种描图方式的图形显示器D.输入设备

49.以下叙述错误的是()

A.Pentium是超标量体系结构

B.Pentium采用动态转移预测

C.Pentium性能比Intel486更高

D.Pentium中有4条流水线

50.世界上第一台电子数字计算机采用的器件是()

A.电子管B.集成电路

C.半导体、晶体管D.大规模集成电路

51.以下都可用作计算机输入设备的是()

A.键盘,鼠标,扫描仪,打印机B.键盘,数码相机,鼠标,绘图仪

C.键盘,数码相机,扫描仪,绘图仪D.键盘,鼠标,数码相机,扫描仪

52.下图所示的灯控电路中,设开关闭合为逻辑值1,灯L亮为逻辑值1。

则灯亮的逻辑表达式L=()

A.ABC

B.A·(B+C)

C.A+(B+C)

D.A+BC

53.根据如图所示的逻辑电路,则F=()

A.

B.A

C.1D.0

54.若逻辑表达式

+C的值为0,则A,B,C变量的逻辑值分别可以是()

A.0,0,0B.0,0,1

C.0,1,0D.0,1,1

55.以下叙述错误的是()

A.现在的机器字长一般都是字节的整数倍

B.在补码系统中0有两种表示

C.原码的加减法运算规则比较复杂

D.欲求x/2的补码,只需将x的补码算术右移1位即可

36-40BACDB41-45DCDDB46-50DBDDA

51-55DDCCB56-60BDADD61-65BABAD

56.n位算术/逻辑运算单元ALU执行逻辑运算时,下列与此运算无关的是()

A.n位并行运算B.n位间的进位

C.n位结果同时产生D.结果是n位逻辑数

57.一般组成运算器的主要部件是()

A.ALU与主存B.ALU,累加器与主存

C.ALU,通用寄存器与主存D.ALU,累加器和通用寄存器

58.在小型计算机运算器的组成部件中可以由程序编址使用的是()

A.通用寄存器和状态条件寄存器B.SR源寄存器

C.DR暂存寄存器D.A,B锁存器

59.计算机中运算指令的地址码一般用于指定()

A.存储该指令的主存地址

B.堆栈指针的代码

C.下一条待执行指令的地址

D.操作数地址或存放运算结果的地址

60.关于CISC和RISC,以下叙述正确的是()

A.指令系统越复杂越好

B.频繁使用的指令往往其指令周期较长

C.RISC比CISC的功能强得多

D.RISC技术总体上提高了计算机处理速度

61.在程序执行过程中,待执行的下一条指令的地址码寄存于()

A.地址寄存器B.程序计数器

C.指令寄存器D.累加器

62.在CPU中,对各种操作实施时间控制的部件是()

A.时序产生器B.程序计数器

C.时钟D.操作控制器

63.存储器如果按信息的可保护性分类的话,可分为()

A.动态存储器和静态存储器B.易失性存储器和非易失性存储器

C.主存和辅存D.需维护存储器和不需维护存储器

64.主存储器硬件的核心是()

A.存储体B.寻址系统

C.地址寄存器和数据寄存器D.驱动器与读写电路

65.EEPROM的意义是()

A.随机存取存储器B.电子可编程的随机存储器

C.电子可编程的只读存储器D.电子可擦可编程只读存储器

66.在虚拟存储器的地址映象中,直接映像是()

A.任一逻辑页能够映像到主存中任意页面位置

B.规定每个逻辑页只能映像到一个特定物理页面

C.主存与逻辑地址空间分组,每组之间直接映像

D.主存与逻辑地址空间分组,跨组直接映像

67.解决主机与外围设备进行数据交换的同步、协调与数据格式转换等问题的逻辑部件称为()

A.输入输出接口B.Modem(调制解调器)

C.网络联接器D.数模转换器

68.计算机暂停执行当前程序,转而执行更紧急的程序,并能在执行结束后自动恢复现场而执行原先程序的过程,称为()

A.暂时停机B.空操作

C.中断D.执行子程序

69.叠处理中断的现象,称为()

A.中断死循环B.中断嵌套

C.中断屏蔽D.中断排队

70.显示器如果用16位来表示一个像素的话,那么()

A.整个屏幕有65536(即64K)个像素

B.每秒刷新屏幕16次

C.表示有65536个灰度级或颜色

D.以上都不对

71.以下叙述错误的是()

A.网络计算机是一种互联网设备或浏览器

B.同时性是指两个或多个事件在同一时刻发生

C.异构型多处理机是专用化功能的并行计算机系统

D.多处理机系统具有较低的性能价格比

66-70BACBC71-75D

二.填空题:

1.计算机由五大部件构成:

( )、( )、()、输入设备和输出设备。

2.计算机的性能指标主要包括:

(     )、(      )、(      )。

3.在计算机中,根据小数点位置是否固定可以将数分为(      )和(      )。

4.在计算机中,根据小数点位置的不同可以将定点数划分为(     )和(     )。

5.在计算机中,根据最高有效位是用来表示符号位还是用来表示数值位可以将数划分为两类,其中最高有效位用来表示符号位的数称为(   ),最高有效位用来表示数值位的数称为(    )。

6.8位字长定点整数原码和反码的表数范围都是(        ),8位字长定点整数补码的表数范围是(      )。

7.定点运算器的基本结构主要包含如下几个基本部分:

(     )、(     )、(      )和(       )等。

8.

9.

10.按信息的处理方式分类,目前我们常用的计算机是()计算机。

11.直接可由计算机硬件执行的语言称为()。

12.逻辑代数的运算结果只有两个值,即()。

13.下面所示电路中,A和B为输入变量,F为输出变量则表达式F=()。

14.8位二进制含符号的补码小数的数值范围为。

15.表示一个带符号数的方法有原码表示法、补码表示法和。

16.目前国际上普遍采用的字符编码是EBCDIC编码和。

17.两个8位(包括1位符号)定点数相乘,采用原码一位乘法,需要重复进行次“加”及“右移”操作。

18.设A为8位二进制寄存器,进行A∨10000000→A运算后,A中最高位的值为,其余位的值不变。

19.精简指令集计算机的特点是所有频繁使用的简单指令都能在一个周期内执行完。

20.在二地址指令格式中,设操作码用OP表示,两个操作数地址分别用D1和D2表示,其中D1又是存放运算结果的地址,则该指令的功能可描述为。

21.从指令系统的角度可把计算机指令系统的结构分为两大类:

CISC和。

22.在一片4K×8bit存储芯片中,若汉字用机器内码形式存入,则可存入个汉字。

23.1K×8bit的存储芯片,如果不采用地址复用技术,那么除了电源和OV线之外,其他的输入输出线还有根。

24.外围设备的接口按操作的节拍来分,可分为异步接口和。

25.计算机系统中各部件之间传输的信息流是数据流和________。

26.“或”门电路的逻辑表达式为F=A+B,若A=1,则门电路的输出一定是________电位。

27..四位左移寄存器C3C2C1C0,如果低位的移位输入端接“0”,而寄存器内容为1010,则经过二次移位后,寄存器内容为________。

28.一个CPU周期由若干个________周期组成,这种周期是主频时钟的时间间隔,是CPU处理操作的最基本的时间单位。

29.操作控制器将指令分解为一系列控制信号,在时钟脉冲的作用下,完成对各功能件中的控制点的操作。

这种操作称为________,这是计算机硬件结构中最基本的操作。

30.8192个汉字,用内码存储,需要4K×8存储芯片________片。

31.在虚拟存储器的逻辑地址与物理地址对应表中,物理页号是2位,逻辑页号是3位。

如果一个逻辑地址代码为110101101的数据在物理地址为01101101中可读到的话,那么逻辑地址代码为110010010的数据存入的物理地址代码为________。

32.主机CPU和IOP之间的通信,原则上是通过共享________来实现的。

33.计算机存储器中的数据和程序都是以__________形式存储的。

34.当逻辑变量A=1时,逻辑表达式

的逻辑值为__________。

35.一般的加法器结构都采用并行方式,即各位同时相加,在相加时进位的传递过程是低位产生的进位逐位传到高位,称此进位方式为__________。

36.浮点数的加减法运算步骤为对阶、尾数相加(减)、__________和舍入。

37.在一地址双操作数指令格式中,地址码指定了一个操作数的地址,另一个操作数一般隐

含在__________中。

38.为从内存单元D中读出数据,CPU先将D的地址代码送入__________寄存器中,而读出的数据暂存于数据缓冲寄存器。

39.从主存取出并执行一条指令的时间称为__________。

它通常由若干个CPU周期组成。

40.存储系统一般包括存储器硬件设备与__________。

41.Cache、辅存和__________可以组成多级存储体系。

42.输入输出接口按数据传输宽度来分类,可分为并行接口和__________。

43.外围设备的数据传送控制方式有I/O处理机方式、I/O通道控制方式、DMA方式、程序中断控制方式和__________方式等五种。

44.信息有两大类,一类是数字信息,另一类是_____________信息。

45.下图所示是一位全加器,当AB输入为10时,则全加和H=_____________。

46.地址译码器有10条输入线,则最多可以有_____________条译码输出线。

47.作原码一位乘法运算,需要重复进行多次的“加”及“右移”操作,每次参与相加的是_____________两个数。

48.控制器有两种控制方式,采用统一时间间隔标准的方式称为_____________控制方式。

49.评价存储器的主要性能指标有存储容量、存取时间、可靠性和_____________。

50.一片采用地址复用技术的4K×8bitRAM存储芯片,其地址输入线有_____________条。

51.输入输出接口按操作节拍分类,可分为同步接口和_____________两类。

52.显示设备一般的显示标准主要有刷新频率、颜色或灰度级和_____________等指标。

1.控制器存储器运算器 

2.基本字长 主存容量  运算速度

3.定点数  浮点数

4.定点整数  定点小数

5.带符号数  无符号

6.-127~+127   -128~+127

7.加法器  通用寄存器    输入数据选择电路  输出数据控制电路

8.让他

9.78

10.数字电子

11.机器语言(或二进制语言)

12.0或1

13.A⊕B

14.-1~1-2-7

15.反码表示法

16.ASCⅡ码

17.7

18.1

19.CPU(机器)

20.(D1)OP(D2)→D1

21.RISC

22.2K

23.20

24.同步接口

25.控制流

26.高(或1)

27.1000

28.时钟(T周期或节拍脉冲)

29.微操作

30.4

31.01010010

32.主存储器或内存

33.二进制

34.0

35.行波进位

36.规格化

37.累加器(或AC)

38.地址(或DR)

39.指令周期

40.管理存储器的软件

41.主存

42.串行接口

43.程序直接控制方式

44.模拟

45.0

46.210(或1024)

47.部分积和位积

48.同步

49.性能价格比

50.6

51.异步接口

52.分辨率(或像素密度)

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 高等教育 > 农学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1