物理实验微型计算机及其接口技术方法.docx

上传人:b****6 文档编号:8258933 上传时间:2023-01-30 格式:DOCX 页数:9 大小:20.75KB
下载 相关 举报
物理实验微型计算机及其接口技术方法.docx_第1页
第1页 / 共9页
物理实验微型计算机及其接口技术方法.docx_第2页
第2页 / 共9页
物理实验微型计算机及其接口技术方法.docx_第3页
第3页 / 共9页
物理实验微型计算机及其接口技术方法.docx_第4页
第4页 / 共9页
物理实验微型计算机及其接口技术方法.docx_第5页
第5页 / 共9页
点击查看更多>>
下载资源
资源描述

物理实验微型计算机及其接口技术方法.docx

《物理实验微型计算机及其接口技术方法.docx》由会员分享,可在线阅读,更多相关《物理实验微型计算机及其接口技术方法.docx(9页珍藏版)》请在冰豆网上搜索。

物理实验微型计算机及其接口技术方法.docx

物理实验微型计算机及其接口技术方法

《微型计算机及其接口技术》是计算机应用专业(专科)非常重要的一门专业课,也是难度较大的一门课。

考生不但要熟悉计算机硬

件的功能特点,还要熟练的编制、调试软件,对考生的综合能力要求比较高。

  本课程的先修课程为:

  1.模拟电路与数字电路

  2.计算机组成原理

  3.汇编语言程序设计

  《微型计算机及其接口技术》复习大纲是我根据教科书内容反复整理与总结的,剔除了教材上的冗余,精简了基本理论。

若考生在读懂、读通教科书的基础上,能全部掌握此大纲的内容(一定要全部掌握,本大纲已经很精简了),那么通过考试会很有把握的。

  另外,希望考生准备一本南京大学出版的《微型计算机及其接口技术应试指导》在手边,以便查阅。

  《微型计算机及其接口技术》复习大纲

  第1章微型计算机概论

  微处理器——由运算器、控制器、寄存器阵列组成

  微型计算机——以微处理器为基础,配以内存以及输入输出接口电路和相应的辅助电路而构成的裸机

  微型计算机系统——由微型计算机配以相应的外围设备及其它软件而构成的系统

  单片机——又称为“微控制器”和“嵌入式计算机”,是单片微型计算机

  单板机——属于计算机系统

  总线——是CPU、内存、I/O接口之间相互交换信息的公共通路,由数据总线(双向)、地址总线和控制总线组成

  微机系统中的三种总线:

  1.片总线,元件级总线

  2.内总线(I-BUS),系统总线

  3.外总线(E-BUS),通信总线

  第2章80X86处理器

  8086CPU两个独立的功能部件:

  1.执行部件(EU),由通用计算器、运算器和EU控制系统等组成,EU从BIU的指令队列获得指令并执行

  2.总线接口部件(BIU),由段寄存器、指令指针、地址形成逻辑、总线控制逻辑和指令队列等组成,负责从内存中取指令和取操作数

  8086CPU的两种工作方式:

  1.最小方式,MN/MX接+5V(MX为低电平),用于构成小型单处理机系统

  支持系统工作的器件:

  

(1)时钟发生器,8284A

  

(2)总线锁存器,74LS373

  (3)总线收发器,74LS245

  控制信号由CPU提供

  2.最大方式,MN/MX接地(MX为低电平),用于构成多处理机和协处理机系统

  支持系统工作的器件:

  

(1)时钟发生器,8284A

  

(2)总线锁存器,74LS373

  (3)总线收发器,74LS245

  (4)总线控制芯片,8288

  控制信号由8288提供

  指令周期、总线周期、时钟周期的概念及其相互关系:

  1.执行一条指令所需要的时间称为指令周期

  2.一个CPU同外部设备和内存储器之间进行信息交换过程所需要的时间称为总线周期

  3.时钟脉冲的重复周期称为时钟周期

  4.一个指令周期由若干个总线周期组成,一个总线周期又由若干个时钟周期组成

  5.8086CPU的总线周期至少由4个时钟周期组成

  6.总线周期完成一次数据传输包括:

传送地址,传送数据

  等待周期——在等待周期期间,总线上的状态一直保持不变

  空闲周期——总线上无数据传输操作

  MMX——多媒体扩展

  SEC——单边接口,PENTIUM2的封装技术

  SSE——数据流单指令多数据扩展,PENTIUM3的指令集

  乱序执行——不完全按程序规定的指令顺序执行(PENTIUMPRO)

  推测执行——遇到转移指令时,不等结果出来便先推测可能往哪里转移以便提前执行(PENTIUMPRO)

  8086CPU逻辑地址与物理地址的关系:

  1.CPU与存储器交换信息,使用20位物理地址

  2.程序中所涉及的都是16位逻辑地址

  3.物理地址==段基值*16+偏移地址

  4.20条地址线==1M,(00000H~FFFFFH);16条数据线==64K,(0000H~FFFFH)

  5.段起始地址必须能被16整除

  8086的结构,各引脚功能,全部要掌握

  复位(RESET)时CPU内寄存器状态:

  1.PSW(FR)、IP、DS、SS、ES清零

  2.CS置FFFFH

  3.指令队列变空

  8086CPU外部总线16位,8088CPU外部总线8位

  80286CPU:

  1.16位CPU

  2.两种工作方式:

  

(1)实地址方式,使用20条地址线,兼容8086全部功能

  

(2)保护虚地址方式,使用24条地址线,有16M的寻址能力

  80386CPU:

  1.32位CPU

  2.数据线32位

  3.地址线32位,直接寻址4GB

  4.内部寄存器32位

  5.三种存储器地址空间:

逻辑地址,线性地址,物理地址

  6.三种工作方式:

实方式,保护方式,虚拟8086方式

  80486CPU:

  1.采用RISC

  2.集成FPU和CACHE

  第3章存储器及其接口

  半导体存储器分类:

  1.随机存取存储器,RAM

  

(1)静态RAM,SRAM(HM6116,2K*8)

  

(2)动态RAM,DRAM,需要刷新电路(2164,64K*1)

  2.只读存储器,ROM

  

(1)PROM,可编程ROM,一次性写入ROM

  

(2)EPROM,可擦除可编程ROM(INTEL2732A,4K*8)

  (3)EEPROM,电可擦除可编程ROM

半导体存储器的性能指标:

  1.存储容量

  2.存取速度(用两个时间参数表示:

存取时间,存取周期)

  3.可靠性

  4.性能/价格比

 

 内存条及其特点:

  内存条是一个以小型板卡形式出现的存储器产品,它的特点是:

安装容易,便于用户进行更换,也便于扩充内存容量

  HM6116、2164、INTEL2732A的外特性

  INTEL2732A的6种工作方式:

  1.读

  2.输出禁止

  3.待用

  4.编程

  5.编程禁止

  6.INTEL标识符

  实现片选控制的三种方法:

  1.全译码

  2.部分译码(可能会产生地址重叠)

  3.线选法

  地址重叠——多个地址指向同一存储单元

  存储器芯片同CPU连接时应注意的问题:

  1.CPU总线的负载能力问题

  2.CPU的时序同存储器芯片的存取速度的配合问题

  16位微机系统中,内存储器芯片的奇偶分体:

  1.1M字节分成两个512K字节(偶存储体,奇存储体)

  2.偶存储体同低8位数据总线(D7~D0)相连接,奇存储体同高8位数据总线(D15~D8)相连接

  3.CPU的地址总线A19~A1同两个存储体中的地址线A18~A0相连接,CPU地址总线的最低位A0和BHE(低电平)用来选择存储体

  4.要访问的16位字的低8位字节存放在偶存储体中,称为对准字,访存只需要一个总线周期;要访问的16位字的低8位字节存放在奇存储体中,称为未对准字,访存需要两个总线周期

  5.8088CPU数据总线是8位,若进行字操作,则需要两个总线周期,第一个周期访问低位,第二个周期访问高位

  存储器的字位扩展,考试必考

  74LS138的综合应用必须熟练掌握,考试必考:

  1.存储器芯片的地址范围

  2.地址线的连接(片内地址,片外地址)

  3.数据线的连接

  4.控制线的连接(片选信号CE,写信号WE,输出信号OE等,以上信号都为低电平)

  第4章输入输出与中断

  I/O接口——把外围设备同微型计算机连接起来实现数据传送的控制电路称为“外设接口电路”,即I/O接口

  I/O端口——I/O接口中可以由CPU进行读或写的寄存器被称为“端口”

  外设接口与CPU的信息传送:

  1.外设接口通过微机总线(片总线、内总线、外总线)与CPU连接

  2.CPU同外设接换的三种信息:

  

(1)数据信息,包括数字量、模拟量和开关量

  

(2)状态信息,表示外设当前所处的工作状态

  (3)控制信息用于控制外设接口的工作

  3.数据信息、状态信息、控制信息都是通过数据总线来传送的

  I/O端口的编址方式及其特点:

  1.独立编址(专用的I/O端口编址)——存储器和I/O端口在两个独立的地址空间中

  

(1)优点:

I/O端口的地址码较短,译码电路简单,存储器同I/O端口的操作指令不同,程序比较清晰;存储器和I/O端口的控制结构相互独立,可以分别设计

  

(2)缺点:

需要有专用的I/O指令,程序设计的灵活性较差

  2.统一编址(存储器映像编址)——存储器和I/O端口共用统一的地址空间,当一个地址空间分配给I/O端口以后,存储器就不能再占有这一部分的地址空间

  

(1)优点:

不需要专用的I/O指令,任何对存储器数据进行操作的指令都可用于I/O端口的数据操作,程序设计比较灵活;由于I/O端口的地址空间是内存空间的一部分,这样,I/O端口的地址空间可大可小,从而使外设的数量几乎不受限制

  

(2)缺点:

I/O端口占用了内存空间的一部分,影响了系统的内存容量;访问I/O端口也要同访问内存一样,由于内存地址较长,导致执行时间增加

  微机系统中,数据传送的控制方式:

  1.程序控制方式,以CPU为中心,数据传送的控制来自CPU,通过预先编制好的程序实现数据的传送

  2.DMA方式,直接存储器访问,不需要CPU干预,也不需要软件介入的高速传送方式

  程序控制传送方式分为三种:

  1.无条件传送方式,又称“同步传送方式”,用于外设的定时是固定的而且是已知的场合,外设必须在微处理器限定的指令时间内准备就绪,并完成数据的接收或发送

  2.查询传送方式,当CPU同外设工作不同步时,为保证数据传送的正确而提出的,CPU必须先对外设进行状态检测,若外设已“准备好”,才进行数据传送

  3.中断传送方式,解决了“无条件传送方式”和“查询传送方式”只能串行工作的缺点,为了使CPU和外设之间可以并行工作,提出中断传送方式,采用中断方式传送数据时,CPU从启动外设到外设就绪这段时间,仍在执行主程序,当“中断服务程序”执行完毕后,则重新返回主程序

  DMA操作的基本方法:

  1.周期挪用,DMA乘存储器空闲时访问存储器,周期挪用不减慢CPU的操作

  2.周期扩展,CPU与DMA交替访问存储器,这种方法会使CPU处理速度减慢,一次只能传送一个字节

  3.CPU停机方式,CPU等待DMA的操作,这是最常用的DMA方式,由于CPU处于空闲状态,所以会降低CPU的利用率

  DMAC及其传送方式:

  1.在DMA传送方式中,对数据传送过程进行控制的硬件称为DMA控制器,即:

DMAC

  2.DMAC的三种传送方式:

  

(1)单字节传送方式

  

(2)成组传送方式

  (3)请求传送方式

  DMAC的基本功能:

  1.能接收外设的DMA请求信号,并能向外设发出DMA响应信号

  2.能向CPU发出总线请求信号,当CPU发出总线响应信号后,能接管对总线的控制权,进入DMA方式

  3.能发出地址信息,对存储器寻址并修改地址指针

  4.能发出读、写等控制信号,包括存储器访问信号和I/O访问信号

  5.能决定传送的字节数,并能判断DMA传送是否结束

  6.能发出DMA结束信号,释放总线,使CPU恢复正常工作

  8086中断的特点:

  1.最多可处理256种不同的中断类型,每个中断都有一个中断类型码

  2.外部中断(硬件中断);内部中断(软件中断)

  8086内部中断的特点:

  1.中断类型码或者包含在指令中,或者是预先规定的

  2.不执行INTA总线周期

  3.除单步中断外,任何内部中断都无法禁止

  4.除单步中断外,任何内部中断的优先级都比任何外部中断的高

  中断向量表:

  1.中断向量表是存放中断服务程序入口地址(即:

中断向量)的表格

  2.它存放在存储器的最低端,共1024个字节,每4个字节存放一个中断向量(形成一个单元),一共可存256个中断向量

  3.每个单元(4字节)高地址的两个字节存放中断向量的段基值,低地址存放偏移量

  4.每个单元(4字节)的最低地址为向量表地址指针,其值为对应的中断类型码乘4

  8086中断系统、中断分类(南京大学出版的《应试指导》P50表格)

  中断控制器的基本要求:

  1.能控制多个中断源,实现中断传送

  2.能对多个中断源同时发出的中断请求进行优先级判别

  3.能实现中断嵌套

  4.能提供对应中断源的中断类型码

  可编程中断控制器8259A的主要功能:

  1.每一片8259A可管理8级优先权中断源,通过8259A的级联,最多可管理64级优先权的中断源

  2.对任何一级中断源都可单独进行屏蔽,使该级中断请求暂时被挂起,直到取消屏蔽时为止

  3.能向CPU提供可编程的标识码,对于8086CPU来说就是中断类型码

  4.具有多种中断优先权管理方式:

  

(1)完全嵌套方式

  

(2)自动循环方式

  (3)特殊循环方式

  (4)特殊屏蔽方式

  (5)查询排序方式

  8259A的结构,由8个基本组成部分:

  1.IRR,8位中断请求寄存器,用来存放从外设来的中断请求信号IR0~IR7

  2.IMR,8位中断屏蔽寄存器,用来存放CPU送来的屏蔽信号

  3.ISR,8位中断服务寄存器,用来记忆正在处理中的中断级别

  4.PR,优先级判别器,也称优先级分析器

  5.控制逻辑

  6.数据总线缓冲器

  7.读/写逻辑

  8.级联缓冲器/比较器

  其中,IRR、IMR、ISR、PR和控制逻辑五个部分是实现中断优先管理的核心部件

  8259A的中断结束方式:

  1.EOI命令方式:

  

(1)普通EOI命令

  

(2)特殊EOI命令

  2.自动EOI方式

  8259A的中断工作顺序

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 求职职场 > 自我管理与提升

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1