数字频率计1.docx

上传人:b****5 文档编号:6692794 上传时间:2023-01-09 格式:DOCX 页数:22 大小:234KB
下载 相关 举报
数字频率计1.docx_第1页
第1页 / 共22页
数字频率计1.docx_第2页
第2页 / 共22页
数字频率计1.docx_第3页
第3页 / 共22页
数字频率计1.docx_第4页
第4页 / 共22页
数字频率计1.docx_第5页
第5页 / 共22页
点击查看更多>>
下载资源
资源描述

数字频率计1.docx

《数字频率计1.docx》由会员分享,可在线阅读,更多相关《数字频率计1.docx(22页珍藏版)》请在冰豆网上搜索。

数字频率计1.docx

数字频率计1

目录

课程设计(论文)任务书…………………………………..……….………………..…………………Ⅰ

课程设计(论文)成绩评定表…………………………………………………………………………..

中文摘要……………..…………………………………………..……….….……………………………...

1设计任务描述1

1.1设计题目:

数字频率计1

1.2设计要求1

1.2.1设计目的1

1.2.2基本要求1

1.2.3发挥部分1

2设计思路2

3设计方框图3

4各部分电路设计及参数计算4

4.1时基电路4

4.2分频电路4

4.3闸门电路5

4.4整形电路6

4.4.1555施密特触发器6

4.4.2相关计算7

4.5逻辑控制电路8

4.5.1延时电路8

4.5.2相关计算8

4.6计数、锁存、译码、显示电路9

4.6.1计数器9

4.6.2锁存器9

4.6.3译码显示电路10

4.6.4频率的计算公式11

5工作过程分析11

6元器件清单12

7主要元器件介绍13

7.1555定时器13

7.274LS90计数器14

7.374LS273锁存器15

7.4七段显示译码器74LS4815

7.5LED显示器17

小结19

致谢20

参考文献21

附录A1逻辑电路图22

附录A2实际接线图23

1设计任务描述

1.1设计题目:

数字频率计

1.2设计要求

1.2.1设计目的

(1)掌握数字频率计的构成,原理与设计方法;

(2)熟悉集成电路的使用方法。

1.2.2基本要求

(1)要求被测信号为方波,峰值为3V到5V(和TTL兼容),被测信号频率范围为0HZ到9999HZ;

(2)设计石英晶体振荡器及分频系统,闸门时间:

10ms,0.1s,1s,10s;

(3)可控制的计数,锁存,译码显示系统。

1.2.3发挥部分

(1)被测信号为三角波信号;

(2)被测信号为正弦波信号。

 

2设计思路

数字频率计是用数字显示被测信号频率的仪器,我的设计思路是将数字频率计的电路分为四大部分即:

时基电路、分频电路、闸门电路、逻辑控制电路以及可控制的计数、锁存、译码、显示电路.

时基电路:

作用是产生一个标准时间信号。

我用石英晶体振荡器来实现。

分频电路:

可以用74LS90将标准信号进行分频,从而获得的时基时间分别为10ms,0.1s,1s,10s。

时基时间越长,得到的频率值就越准确,也就是说其量程越小。

在我们将频率信号测定完之后,下面就将是待测信号与所接的频率结合,这里要用到一个JK触发器,他的作用是使频率信号的上升、下降沿在同一时间段内等同,这样与带测信号通过与门连接来实现频率的显示。

闸门电路:

它的目的是提供闸门开启的时间,该闸门可由一“与非”门充当。

逻辑控制电路:

在时基信号结束时产生的负跳变用来产生锁存信号,锁存信号的负跳变又用来产生清零信号,锁存信号和清零信号可由555单稳态触发器产生,它们的脉冲宽度由电路的时间常数决定。

计数、锁存、译码、显示电路:

锁存器的作用是将计数器在T结束时所计得的数进行锁存,使显示器上能稳地显示此时计数器的值。

所示将些时,T计数时间结束时,逻辑控制电路发出锁存信号,将些时计数器的值送译码显示器。

鉴于以上所需实现的功能,对每一步的器件选择就有了大致的设想。

非矩形波整形成矩形波,在这里,我想到了555定时器的一种派生产品,施密特触发器。

这部分的器件有74LS90、74LS273、74LS48、七段显示器。

 

 

3设计方框图

 

4各部分电路设计及参数计算

4.1时基电路

时基电路图

 

阻抗频率特性图

这是一个石英晶体震荡电路,由他对总电路输出频率,且输出波形为矩形波,它能产生较高的标准频率,经分频器后可获得各种时基脉冲,时基信号的选择用开关控制。

由阻抗频率响应可知,石英晶体的选频特性非常好,他有一个极为稳定的串联谐振频率fs,且等效品质因数Q值很高。

非门U30C的作用是将石英晶体振荡器产生的信号波转变成稳定的方波,产生标准的时间信号。

4.2分频电路

 

分频电路图

由于设计要求,时基信号分别为10ms,0.1s,1s,10s,所以要从1ms分频得到,因此可有74LS90十进制计数器异步连接对电路进行分频,当时基信号进入U1的CP端时,当下降沿来临时,U1开始计数,计满10个数时,输出端QD由1变成0,从而产生1个下降沿给U5的CP端,由U5的输出端QA输出1,从而进行十分频,产生10ms的信号,后面同理产生0.1s,1s,10s的时间信号。

4.3闸门电路

闸门电路

由分频器分出的时间信号进入JK触发器的CP端,使输出的频率信号的上升、下降沿在同一时间段内等同,然后使其与经过555施密特触发器整形的脉冲一起通过由“与非”门构成的闸门。

4.4整形电路

4.4.1555施密特触发器

555施密特触发器整形电路图

555工作波形

当Ui由0上升至≤Ucc*1/3时,Uc1=1,Uc2=0,触发器低电平置位,Q=U0=1。

当Ui上升,在Ucc*1/3至Ucc*2/3之间,Uc1=1,Uc2=1,触发器保持,Q=U0=1。

当Ui≥Ucc*2/3时,Uc1=1,Uc2=0,触发器低电平复位,Q=U0=0。

当Ui由Ucc*下降至≤Ucc*1/3时,Uc1=1,Uc2=0,触发器低电平置位,Q=U0=1。

若输入电压的波形是个三角波,则对应的输出波形如图所示,它是反相输出的施密特触发器。

若输入电压为正弦波,同理。

图4.2三角波整形为方波

 

三角波整形为方波

通过施密特触发器电路的信号为一组矩形波信号,这样的信号经过闸门时可以被闸门信号选择出来进行计算,因为从施密特触发器出来的信号是能够被TTL电路所识别的,而如果没有经过施密特触发器电路,这样的信号如果是严格的矩形波(即5V的矩形波信号,上下波动只有5%)就可以用来当作电路的被测信号,但如果是正弦波和锯齿波,那么,电路就无法识别出被测信号,得出的逻辑信号也既是错误的信号,无法得出正确的结果,也就说明电路存在缺陷,有兼容性的问题,这是我们不想要的结果,而施密特触发器电路轻而易举的解决了这个问题。

4.4.2相关计算

课程设计总要求被测信号的峰值为3V到5V,所以就要求施密特触发电路的

要低

于3V的电压要求,我所选用的

电压为2.8V,而电路的

小于2.8V即可,这样就可以达到设计的标准和要求了,如方程式4.1所示:

(4.1)

 

式中

,且

,经过计算可以得出

,这使的

为2.8V,而

为2.2V,我所选用的

,那么

4.5逻辑控制电路

4.5.1延时电路

逻辑控制电路

此电路是由两个555定时器组成的,555定时器的作用是单稳电路延时作用。

A2输出端OUT为一次延时输出端,用于输出锁寸信号。

A1输出端OUT为二次延时输出端,用于输出清零信号。

4.5.2相关计算

输出脉冲宽度等于暂稳态时间,也就是电容充电时间.

Uc(0+)=0,Uc(∞)=Vcc,Uc(Tw)=2Vcc/3;

Tw=τln[Uc(∞)-Uc(0+)]/[Uc(∞)-Uc(Tw)]

=RCln(Vcc-0)/(Vcc-3/2Vcc)

=RCln3

=1.1RC

R——电阻

C——电容

TW——延时时间

4.6计数、锁存、译码、显示电路

4.6.1计数器

计数电路图

由闸门出来的信号进入计数器U14的CP端,当下降沿进来时,U14开始计数,当U14计满十个数时,输出端QD由1变成0,此时出现一个下降沿,并将此下降沿传给U13的CP端,则U13计数为1,U14则又从0开始计数一直计到9,如此循环,计数器能从0开始一直计到9999,U14相当于计十进制数的个位数,U13计十位数,U12计百位数,U11计千位数。

4.6.2锁存器

计数、锁存电路图

锁存器的作用是将时基时间信号结束时所计得的数进行锁存,使显示器上能稳定的显示此时计数器的值,时基计数时间结束时,逻辑控制电路发出锁存信号,将此时计数器的数值直接送译码显示器。

选用两个8位锁存器74LS273可以完成上述功能。

当锁存信号CP的正跳变来到时,锁存器的输出等于输入,即Q=D,从而将4个十进制计数器即个位、十位、百位、及的输出值送到7段译码驱动器74LS48。

高电平结束后,无论D为何值,输出端的状态仍保持原来的状态不变。

所以在计数期间内,计数器的输出不会送到译码显示器。

8位锁存器74LS273是单片集成上升沿触发的触发器,它用直接清零输入执行D型触发器的逻辑功能,在时钟脉冲的正跃跳沿上传到Q输出端.

4.6.3译码显示电路

译码显示电路图

74LS48为低电平有效,它为集电极开路输出结构,工作时必须外接集电极电阻。

当LT=1,RBI=0且输入代码DCBA=0000时,各段输出a~g均为低电平,与BCD码相应的字形

熄灭,故称“灭零”。

利用LT=1与RBI=0可以实现某一位的“消隐”。

此时BI/RBO是输出端,且RBO=0。

4.动态灭零输出RBOBI/RBO作为输出使用时,受控于LT和RBI。

当LT=1且RBI=0,输入代码DCBA=0000时,RBO=0;若LT=0或者LT=1且RBI=1,则RBO=1。

该端主要用于显示多位数字时,多个译码器之间的连接。

从功能表还可看出,对输入代码0000,译码条件是:

LT和RBI同时等于1,而对其它输入代码则仅要求LT=1,这时候,译码器各段a~g输出的电平是由输入BCD码决定的,并且满足显示字形的要求。

4.6.4频率的计算公式

f=n/t

n:

显示器显示的数值。

t:

闸门时间

 

5工作过程分析

数字频率计的工作过程大致如下:

首先为整个电路输入方波信号。

然后由石英晶体震荡器和分级分频系统及门控制电路得到具有固定宽度T的方波脉冲做门控制信号,时间基准T称为闸门时间,这里主要是利用了74LS90器件的分频功能,它将输出的频率依次按十进制缩小,测量时可按照需要任意选取。

选取完量程后时基信号有两个走向,一是走向逻辑控制电路,另一个是走向由JK触发器构成的门控电路。

当时基信号与方波信号通过闸门时,闸门开启,这时输入信号和时基信号共同作用由输出端产生一个脉冲进入计数器进行计数,简单的说这里时基信号的作用就是提供一个标准的时间,而这个与“与非”门就是为了实现标准时间内输入信号通过的脉冲个数,当这个时基信号结束时闸门关闭。

最后在时基信号结束时,既当它的下降沿到来时,它通过逻辑控制电路的时候会产生一个负跳变用来充当锁存信号,而锁存信号的负跳变又会产生清零信号,当一个时基信号结束后,逻辑控制电路发出锁存信号将此时计数器上的结果通过显示器显示出来,而在锁存信号的下降沿到来时逻辑控制电路产生一个清零信号将计数器清零,其中它们的脉冲宽度有本身电路的时间常数所决定。

发挥部分:

一,输入信号为三角波,通过施密特触发器转变为方波信号。

二,输入信号为正弦波,通过施密特触发器转变为方波信号。

 

6元器件清单

●元件名称

●规格及用途

●数量

74LS90

计数器

12

74LS273

锁存器

2

74LS48

译码器

4

74LS04

非门

3

74LS00

(与非门)闸门

1

石英晶体震荡器

产生脉冲

1

555

延时电路及整形电路

3

显示器

显示脉冲个数

4

电容

时基电路及控制电路

7

电阻

时基电路及控制电路

32

开关

分频电路

1

JK-FF

门控电路

1

 

7主要元器件介绍

7.1555定时器

555定时器的引脚图

它的各个引脚功能如下:

1脚:

外接电源负端VSS或接地,一般情况下接地。

2脚:

低触发端

3脚:

输出端Vo

4脚:

是直接清零端。

端接低电平,则时基电路不工作,此时不论

、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。

5脚:

VC为控制电压端。

若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01μF电容接地,以防引入干扰。

6脚:

TH高触发端

7脚:

放电端。

该端与放电管集电极相连,用做定时器时电容的放电。

8脚:

外接电源VCC,双极型时基电路VCC的范围是4.5~16V,CMOS型时基电路VCC的范围为3~18V。

一般用5V。

在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为

的情况下,555时基电路的功能表如表7.3.1所示。

清零端

高触发端TH

低触发端

Qn+1

放电管T

功能

0

0

导通

直接清零

1

0

导通

置0

1

1

截止

置1

1

Qn

不变

保持

555定时器的功能表

7.274LS90计数器

74LS90引脚图

复位输入

输出

R0

(1)

R0

(2)

R9

(1)

R9

(2)

QD

QC

QB

QA

H

H

L

X

L

L

L

L

H

H

X

L

L

L

L

L

X

X

H

H

H

L

H

X

L

X

L

二进制计数

五进制计数

8421码十进制计数

5421码十进制计数

L

X

L

X

L

X

X

L

X

L

L

X

H=高电平L=低电平X=不定

74LS90功能表

74LS90集成异步计数器具有三种功能:

异步清零,异步置9,异步计数。

有四种计数:

二进制计数,五进制计数,8421码十进制计数,5421码十进制计数。

7.374LS273锁存器:

锁存器是计算机和其他数字系统中用来储存代码或数据的逻辑部件。

他的主要组成是触发器。

4位集成锁存器74LS273的引脚图如图所示,其中EN是异步清零控制端。

A-D为数据输入端,在CP脉冲上升沿作用下,A-D端的数据被并行的存入锁存器中。

输出数据可以并行从Qa-Qd端引出。

74LS273是边沿触发器,具有公共时钟和清除功能。

可以作为缓冲器、存储器、和位移寄存器。

74LS273八D型触发器管脚图

S输入

输出Qn

清除

时钟

D

L

X

X

L

H

H

H

H

L

L

H

L

X

Q0

74LS273八D型触发器功能表

7.4七段显示译码器74LS48

74LS48引角图

 

十进制数或功能

输入

BI/RBO

输出

LT

RBI

D

C

B

A

a

b

c

d

e

f

g

0

H

X

L

L

L

L

H

ON

ON

ON

ON

ON

ON

OFF

1

H

X

L

L

L

H

H

OFF

ON

ON

OFF

OFF

OFF

OFF

2

H

X

L

L

H

L

H

ON

ON

OFF

ON

ON

OFF

ON

3

H

X

L

L

H

H

H

ON

ON

ON

ON

OFF

OFF

ON

4

H

X

L

H

L

L

H

OFF

ON

ON

OFF

OFF

ON

ON

5

H

X

L

H

L

H

H

ON

OFF

ON

ON

OFF

ON

ON

6

H

X

L

H

H

L

H

OFF

OFF

ON

ON

ON

ON

ON

7

H

X

L

H

H

H

H

ON

ON

ON

OFF

OFF

OFF

OFF

8

H

X

H

L

L

L

H

ON

ON

ON

ON

ON

ON

ON

9

H

X

H

L

L

H

H

ON

ON

ON

OFF

OFF

ON

ON

10

H

X

H

L

H

L

H

OFF

OFF

OFF

ON

ON

OFF

ON

11

H

X

H

L

H

H

H

OFF

OFF

ON

ON

OFF

OFF

ON

12

H

X

H

H

L

L

H

OFF

OFF

ON

OFF

OFF

ON

ON

13

H

X

H

H

L

H

H

ON

OFF

ON

OFF

OFF

ON

ON

14

15

H

H

X

X

H

H

H

H

H

H

L

H

H

H

OFF

OFF

OFF

OFF

OFF

OFF

ON

OFF

ON

OFF

ON

OFF

ON

OFF

BI

X

X

X

X

X

X

X

OFF

OFF

OFF

OFF

OFF

OFF

OFF

RBI

H

L

L

L

L

L

L

OFF

OFF

OFF

OFF

OFF

OFF

OFF

LT

L

X

X

X

X

X

X

ON

ON

ON

ON

ON

ON

ON

74LS48共阴七段译码器/驱动器功能表

74LS48是七段显示译码器,它是分段数码管利用不同发光段组合的方式显示不同数码的。

为了使数码管能够将数码所代表的数显示出来,必须将数码经译码器译出,然后经过驱动器点亮所对应的段。

74LS48输出高电平有效,用以驱动共阴极显示器。

该集成显示器设有多个辅助控制端,以增强器件的功能。

它有3个辅助控制端LT、RBI、BI/RBO,现分别简要说明如下:

1灭灯输入BI/RBO

BI/RBO是特殊控制端,有时作为输入,有时作为输出。

当BI/RBO作输入使用且BI=0时,无论其他输入端是什么电平,所有各段输出a~g均为0,所以字形熄灭。

2试灯输入LT

当LT=0时,BI/RBO是输出端,且RBO=1,此时无论其他输入端是什么状态,所

有各段输出a~g均为1,显示字形

该输入端常用于检查74LS48本身及显示器的好坏。

3动态灭零输入RBI

当LT=1,RBI=0且输入代码DCBA=0000时各段输出a~g均为低电平,与BCD码相应的字形

熄灭,故称“灭零”。

利用LT=1与RBI=0可以实现某一位0的“消隐”。

此时BI/RBO是输出端,且RBO=0。

4动态灭零输入RBO

BI/RBO作为输出使用时受控于LT和RBI。

当LT=1且RBI=0,输出代码DCBA=0000时,RBO=0;若LT=1且RBI=1,则RBO=1。

该端主要用于显示多位数字时,多个译码之间的连接。

由功能表还可以看出,对输入代码0000,译码条件是:

LT和RBI同时等于1,而对其他输入代码则仅要求LT=1,这时候,译码器各段a~g输出的电平是由输入BCD码定

的。

7.5LED显示器

LED显示器

(2)功能介绍

7段LED显示器字符段码

LED显示器在许多的数字系统中作为显示输出设备,使用非常广泛。

它的结构是由发光二极管构成如图所示的a、b、c、d、e、f和g七段,并由此得名,实际上每个LED还有一个发光段,一般用于表示小数点,所以也有少数的资料将LED称为八码管。

LED内部的所有发光二极管有共阴极接法和共阳极接法两种,即将LED内部所有二极管阴极或阳极接在一起并通过com引脚引出,并将每一发光段的另一端分别引出到对应的引脚,LED的引脚排列一般如图所示,使用时以具体型号的LED资料为依据。

通过点亮不同的LED字段,可显示数字0,1,┅,9和A,b,C,d,E,F等不同的字符及自定义一些段发光代表简单符号。

com端接5V电压,其它引脚端通过限流电阻接到锁存器74ACT11373的输出,当各段输入端为逻辑“1”,对应的LED不亮;各段输入端为逻辑“0”时,对应LED才发亮。

使用时要根据LED正常发光需要的电流参数估算限流电阻取值。

电阻取值越小,电流大,LED会更亮,但要注意长时间过热使用烧坏LED。

LED多数情况用于显示十进制数字,要将0~9的数字用7段显示,必须将数字转换为LED对应七段码的信息,比如,要显示“0”,就是让a、b、c、d、e和f段发光,显示“1”,让b和c段发光,等等如表3.2.1所示。

然后根据LED是共阴极还是共阳极接法确定LED各输入端应接逻辑1还是逻辑0,如果是共阳接法,要显示“0”时,a、b、c、d、e和f段就要输入逻辑0,共阴极接法则恰巧相反。

也就是说,对于共阴极和共阳极两种不同的接法,显示同一个字符时,对应的显示段码是不同的,互为反码。

下表列出了这两种接法下的字形段码关系表。

表中的段码数字是以LED的8段与二进制字节数以下列对应关系为前提得到的:

比如为了显示“0”,对应共阴极应该使D7D6D5D4D3D2D1D0=00111111B,即3FH;对共阳极应该使D7D6D5D4D3D2D1D0=11000000B,即C0H。

如表所示,从表中可以看出,对于同一个显示字符,共阴极和共阳极的七段码互为反码。

 

小结

经过一周的数字电子课程设计实习,我掌握了不少知识。

因为这次设计安排在第18周,临近期末考试,所以时间有所仓促,不过我还是努力的完成了这次设计。

我的设计题目是数字频率计,在这一周的时间里我查阅了很多的相关书籍,在网上也浏览了许多相关资料。

最终我发现做这次设计是一件多麽困难的事,经过几天几夜的艰苦奋战,终于将原理图设计出来,后来又经过老师的纠正与指点,我渐渐的完善了设计原理图,所以以后所要做的就是努力的寻找新的创意将我所设计的数字频率计做的尽可能的完美和实用。

设计期间,我还了解了很多器件,像计数器,锁存器,译码器,触发器等等,通过设计,我也相当于对数电进行了复习。

之后的布线,写报告等工作是相当的繁琐,要花费我很多的时间与精力,这完完全全的锻炼了我的毅力与耐性。

当然在这次设计中离不开老师的辅导和同学们的帮助,和同学在一起相互讨论不紧能够很快认识到自己的错误,同时也能发现彼此之间的差异。

通过这次设计,我认识到平时的知识对我们来说还远远不够,学海无涯,我们需要学无止境,还需要动手实践,而这次课程设计正好锻炼和提高了我的独立思考能力和动手实践能力。

另外课程设计也使我懂得了人生的许多道理,退缩永远都不可能解决问题,在遇到难题的时候,我们只有勇往直前,才能够乘风破浪,解决困难。

 

致谢

此报告融入了我的精力和汗水,虽说不上是我呕心沥血的作品,但是它是我智慧与汗水的结晶。

当我完成这次设计时,我从内心的感谢我的指导老师和我的同学,尤其是指导教师张玉梅老师,她在我们做设计的期间内,给予了我们精心的指导和无私的帮助,使我深受启发,对此我表示由衷的感谢。

此外我还要感谢我的同学,我们互帮互助,共同克服难题,在与他们讨论的过程中,我得到了很多的灵感。

我感谢这次课程设计提高了我的实践动手能力,感谢我的老师,我的同学给予

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 医药卫生 > 基础医学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1