计算机组成原理课程设计实验报告书.docx

上传人:b****6 文档编号:5682809 上传时间:2022-12-31 格式:DOCX 页数:28 大小:305.74KB
下载 相关 举报
计算机组成原理课程设计实验报告书.docx_第1页
第1页 / 共28页
计算机组成原理课程设计实验报告书.docx_第2页
第2页 / 共28页
计算机组成原理课程设计实验报告书.docx_第3页
第3页 / 共28页
计算机组成原理课程设计实验报告书.docx_第4页
第4页 / 共28页
计算机组成原理课程设计实验报告书.docx_第5页
第5页 / 共28页
点击查看更多>>
下载资源
资源描述

计算机组成原理课程设计实验报告书.docx

《计算机组成原理课程设计实验报告书.docx》由会员分享,可在线阅读,更多相关《计算机组成原理课程设计实验报告书.docx(28页珍藏版)》请在冰豆网上搜索。

计算机组成原理课程设计实验报告书.docx

计算机组成原理课程设计实验报告书

计算机组成原理课程设计报告

班级:

姓名:

学号:

完成时间:

一、课程设计目的

1.在实验机上设计实现机器指令及对应的微指令(微程序)并验证,从而进一步掌握微程序设计控制器的基本方法并了解指令系统与硬件结构的对应关系;

2.通过控制器的微程序设计,综合理解计算机组成原理课程的核心知识并进一步建立整机系统的概念;

3.培养综合实践及独立分析、解决问题的能力。

二、课程设计的任务

针对COP2000实验仪,从详细了解该模型机的指令/微指令系统入手,以实现乘法和除法运算功能为应用目标,在COP2000的集成开发环境下,设计全新的指令系统并编写对应的微程序;之后编写实现乘法和除法的程序进行设计的验证。

三、课程设计使用的设备(环境)

1.硬件

●COP2000实验仪

●PC机

2.软件

●COP2000仿真软件

四、课程设计的具体内容(步骤)

1.详细了解并掌握COP2000模型机的微程序控制器原理,通过综合实验来实现该模型机指令系统的特点:

1)指令系统特点与设计

模型机的指令码为8位,根据指令类型的不同,可以有0到2个操作数。

指令码的最低两位用来选择R0-R3寄存器,在微程序控制方式中,用指令码做为微地址来寻址微程序存储器,找到执行该指令的微程序。

而在组合逻辑控制方式中,按时序用指令码产生相应的控制位。

在本模型机中,一条指令最多分四个状态周期,一个状态周期为一个时钟脉冲,每个状态周期产生不同的控制逻辑,实现模型机的各种功能。

模型机有24位控制位以控制寄存器的输入、输出,选择运算器的运算功能,存储器的读写。

指令系统包括以下七类:

 

算术运算指令

逻辑运算指令

数据传输指令

跳转指令

ADDA,R?

ADDA,@R?

ADDA,MM

ADDA,#II

ADDCA,R?

ADDCA,@R?

ADDCA,MM

ADDCA,#II

SUBA,R?

SUBA,@R?

SUBA,MM

SUBA,#II

SUBCA,R?

SUBCA,@R?

SUBCA,MM

SUBCA,#II

ANDA,R?

ANDA,@R?

ANDA,MM

ANDA,#II

ORA,R?

ORA,@R?

ORA,MM

ORA,#II

CPLA

MOVA,R?

MOVA,@R?

MOVA,MM

MOVA,#II

MOVR?

A

MOV@R?

A

MOVMM,A

MOVR?

#II

JCMM

JZMM

JMPMM

CALLMMRET

移位指令

中断返回指令

输入/输出指令

RRA

RLA

RRCA

RLCA

RETI

READMM

WRITEMM

IN

OUT

2)模型机寻址方式

模型机的寻址方式

指令举例说明

 

累加器寻址

操作数累加器A。

例如“CPLA”是将累加器A的值取反,还有些是隐含寻址累加器A;

例如“OUT”是将累加器A的值输出到输出端口寄存器OUT。

寄存器寻址

参与运算的数据在R0-R3的寄存器中。

例如“ADDA,R0”是将寄存器R0的值加上累加器A的值,再存入累加器A中

 

寄存器间接寻址

参与运算的数据在寄存器EM中,数据的地址在寄存器R0-R3中。

例如“MOVA,@R1”是将寄存器R1的值作为地址,把存储器EM中该地址的内容送入累加器A中。

 

存储器直接寻址

将存储器EM中,数据的地址为指令的操作数。

例如“ANDA,40H”40H单元的数据与累加器A的值作逻辑与运算,结果存入累加器A。

立即数寻址

参与运算的数据位指令的操作数。

例如“SUBA,#10H”从累加器A中减去立即数10H,结果存入累加器A。

 

3)指令格式

助记符

机器码1

机器码2

指令说明

_FATCH-

000000xx

实验机占用,不可修改。

复位后,所有寄存器清0,首先执行_FATCH_指令取指

ADDA,R?

000100xx

将寄存器R?

的值加入累加器A中

 

该模型机微指令系统的特点(包括其微指令格式的说明等):

微指令格式

助记符

状态

微地址

微程序

数据输出

数据打入

地址输出

运算器

移位控制

μPC

PC

_FATCH_

T0

00

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

01

FFFFFF

A输出

+1

02

FFFFFF

A输出

+1

03

FFFFFF

A输出

+1

2)微指令设置说明

控制信号

含义

XRD:

外部设备读信号,当给出了外设的地址后,输出此信号,从指定外设读数据。

EMWR:

程序存储器EM写信号。

EMRD:

程序存储器EM读信号。

PCOE:

将程序计数器PC的值送到地址总线ABUS上。

EMEN:

将程序存储器EM与数据总线DBUS接通,由EMWR和EMRD决定是将DBUS

数据写到EM中,还是从EM读出数据送到DBUS。

IREN

将程序存储器EM读出的数据打入指令寄存器IR和微指令计数器uPC。

EINT:

中断返回时清除中断响应和中断请求标志,便于下次中断。

ELP:

PC打入允许,与指令寄存器的IR3、IR2位结合,控制程序跳转。

MAREN:

将数据总线DBUS上数据打入地址寄存器MAR。

MAROE:

将地址寄存器MAR的值送到地址总线ABUS上。

OUTEN:

将数据总线DBUS上数据送到输出端口寄存器OUT里。

STEN:

将数据总线DBUS上数据存入堆栈寄存器ST中。

RRD:

读寄存器组R0-R3,寄存器R?

的选择由指令的最低两位决定。

RWR:

写寄存器组R0-R3,寄存器R?

的选择由指令的最低两位决定。

CN:

决定运算器是否带进位移位,CN=1带进位,CN=0不带进位。

FEN:

将标志位存入ALU内部的标志寄存器。

X2X1X0:

X2、X1、X0三位组合来译码选择将数据送到DBUS上的寄存器。

WEN:

将数据总线DBUS的值打入工作寄存器W中。

AEN:

将数据总线DBUS的值打入累加器A中。

S2S1S0

S2、S1、S0三位组合决定ALU做何种运算。

X2X1X0与S2S1S0的具体对应操作如表所示:

X2X1X0

被选中寄存器

S2S1S0

运算

000

IN

000

A+W

001

IA

001

A-W

010

ST

010

AORW

011

PC

011

AANDW

100

D

100

A+W+Cy

101

R

101

A-W-Cy

110

L

110

NOTA

111

111

A

2.计算机中实现乘法和除法的原理

(1)无符号乘法

①实例演示(即,列4位乘法具体例子演算的算式):

被乘数为1001(二进制),即为十进制的9;乘数为0110(二进制),即为十进制的6。

那么,可以通过笔算得到:

1001×0110=00110110

即十进制运算结果为:

9×6=54

无符号乘法的实例演示如图1所示:

1001;被乘数

×0110;乘数

0000;初始值(零)

+0000(0);乘数最低位为0,部分积加0,被乘数左移一

;位,乘数右移一位。

0000;部分积

+1001

(1);乘数最低位为1,部分积加被乘数,被乘数左

;移一

位,乘数右移一位。

10010;部分积

+1001

(1);乘数最低位为1,部分积加被乘数,被乘数左

;移一

位,乘数右移一位。

110110;部分积

+0000(0);乘数最低位为0,部分积加0,被乘数左移一

;位,乘数右移一位。

(0)0110110;计算完毕,结果为00110110

即:

1001×0110=00110110

②硬件原理框图:

③算法流程图:

在模型机上实现无符号数乘法运算时,采用“加法—移位”的重复运算方法。

因此,无符号乘法的算法流

程图如图所示。

 

(2)无符号除法

①实例演示(即,列4位除法具体例子演算的算式):

被除数为01000011(二进制),即为十进制的67;除数为0110(二进制),即为十进制的6。

那么,可以通过笔算得到:

01000011÷0110=1011…0001

即十进制运算结果为:

67÷6=11…1

无符号除法的实例演示如图4所示

1011

011001000011;被除数

0110;除数

010000110;被除数左移一位,比较,够减

0110;相减,商上1

00100110

001001100;余数左移一位,比较,不够减

0110;商上0

010011000;余数左移一位,比较,够减

0110;相减,商上1

00111000

001110000;余数左移一位,比较,够减

0110;相减,商上1

0001

②硬件原理框图:

③算法流程图:

 

3.对应于以上算法如何分配使用COP2000实验仪中的硬件

(1)乘法硬件分配情况表

硬件名称

实现算法功能描述

寄存器R0

计算时用来存放中间结果和最后的积。

寄存器R1

①初始化时,用来存放被乘数;

②在程序执行的过程中,用来存放向左移位后的被乘数。

寄存器R2

①初始化时,用来存放乘数;

②在程序执行的过程中,用来存放向右移位后的乘数。

累加器A

传递中间数据。

寄存器W

传递中间数据。

左移门L

实现左移操作。

直通门D

用来控制ALU的执行结果是否输出到数据总线。

右移门R

实现右移操作

 

程序计数器PC

①控制程序按顺序正常执行;

②当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。

③当要从EM中读取数据时,由PC提供地址。

存储器EM

存储指令和数据。

微程序计数器μPC

向微程序存储器μM提供相应微指令的地址。

微程序存储器μM

存储相应指令的微指令。

(2)除法硬件分配情况表

硬件名称

实现算法功能描述

寄存器R0

在程序执行过程中,用来保存当前算得的商。

寄存器R1

初始化时,用来存放被除数。

寄存器R2

初始化时,用来存放除数,和被右移的除数。

寄存器R3

当作计数器使用,用来控制程序是否结束。

累加器A

传递中间运行数据。

寄存器W

传递中间运行数据。

左移门L

实现左移操作。

直通门D

用来控制ALU的执行结果是否输出到数据总线。

右移门R

实现右移操纵。

 

程序计数器PC

①控制程序按顺序正常执行;

②当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。

③当要从EM中读取数据时,由PC提供地址。

存储器EM

存储指令和数据。

微程序计数器μPC

向微程序存储器μM提供相应微指令的地址。

微程序存储器μM

存储相应指令的微指令。

4.在COP2000集成开发环境下设计全新的指令/微指令系统

设计结果如表所示(可按需要增删表项)

(1)新的指令集

(设计两个不同指令集要分别列表)

新的指令集(乘法和除法)

助记符

机器码1

机器码2

指令说明

_FATCH_

000000xx

00-03

实验机占用,不可修改。

复位后,所有寄存器清0首先执行_FATCH_指令取指

MOVR?

#II

000001xx

04-07

II

将立即数II送入寄存器R中。

MOVA,R?

000010xx

08-0B

将寄存器R中的数据送入累加器A中。

MOVR?

A

000011xx

0C-0F

将A累加器中的数据送入寄存器R中。

SUBA,R?

000100xx

10-13

带进位减法语句,结果保存在累加器A中

ORA,#II

000110xx

18-1B

II

逻辑或指令,影响标志位。

TESTR?

000111xx

1C-1F

判断当前寄存器中内容是否为0,影响标志位

RLR?

001000xx

20-23

逻辑左移

SHLR?

001001xx

24-27

逻辑左移

SHRR?

001010xx

28-2B

算术右移

RRR?

001011xx

2C-2F

逻辑右移

ENDD

001100xx

30-33

程序结束。

ADDR?

A

001101xx

34-37

不带进位加法指令,结果保存在R中。

JMPMM

001111xx

3C-3F

MM

实现无条件跳转

JCMM

010000xx

40-43

MM

带进位跳转

JZMM

010001xx

44-47

MM

带零判断跳转

(2)新的微指令集

助记符

状态

微地址

微程序

数据输出

数据打入

地址输出

运算器

移位控制

μPC

PC

_FATCH_

T0

00

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

01

FFFFFF

A输出

+1

02

FFFFFF

A输出

+1

03

FFFFFF

A输出

+1

MOVR?

#II

T1

04

C7FBFF

存储器EM

寄存器R?

PC输出

A输出

+1

+1

T0

05

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

06

FFFFFF

A输出

+1

07

FFFFFF

A输出

+1

MOVA,R?

T1

08

FFF7F7

寄存器值R?

寄存器A

A输出

+1

T0

09

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

0A

FFFFFF

A输出

+1

0B

FFFFFF

A输出

+1

MOVR?

A

T1

0C

FFFB9F

ALU直通

寄存器R?

A输出

+1

T0

0D

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

0E

FFFFFF

A输出

+1

0F

FFFFFF

A输出

+1

SUBA,R?

T2

10

FFF7EF

寄存器值R?

寄存器W

A输出

+1

T1

11

FFFE91

ALU直通

寄存器A,标志位C,Z

减运算

+1

T0

12

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

13

FFFFFF

A输出

+1

UNDEF

14

FFFFFF

A输出

+1

15

FFFFFF

A输出

+1

16

FFFFFF

A输出

+1

17

FFFFFF

A输出

+1

ORA,#II

T2

18

C7FFEF

存储器值EM

寄存器W

PC输出

A输出

+1

+1

T1

19

FFFE92

ALU直通

寄存器A标志位C,Z

或运算

+1

T0

1A

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

1B

FFFFFF

A输出

+1

TESTR?

T3

1C

FFF7F7

寄存器值R?

寄存器A

A输出

+1

T2

1D

FFF7EF

寄存器值R?

寄存器W

A输出

+1

T1

1E

FFFE92

ALU直通

寄存器A标志位C,Z

或运算

+1

T0

1F

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

RLR?

T2

20

FFF7F7

寄存器值R?

A输出

+1

T1

21

FFF9DF

ALU左移

寄存器R?

A输出

左移

+1

T0

22

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

23

FFFFFF

A输出

+1

SHLR?

T2

24

FFF7F7

寄存器值R?

A输出

+1

T1

25

FFF8DF

ALU左移

寄存器R?

标志位C,Z

A输出

左移

+1

T0

26

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

27

FFFFFF

A输出

+1

SHRR?

T2

28

FFF7F7

寄存器值R?

A输出

+1

T1

29

FFFABF

ALU右移

寄存器R?

标志位C,Z

A输出

带进位右移

+1

T0

2A

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

2B

FFFFFF

A输出

+1

RRR?

T2

2C

FFF7F7

寄存器值R?

FF7F7xx00000001________________________________________________________________________________________________

寄存器A

A输出

+1

T1

2D

FFF9BF

ALU右移

寄存器R?

A输出

右移

+1

T0

2E

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

2F

FFFFFF

A输出

+1

ENDD

T0

30

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

31

FFFFFF

A输出

+1

32

FFFFFF

A输出

+1

33

FFFFFF

A输出

+1

ADDR?

A

T3

34

FFF7EF

寄存器值R?

寄存器W

A输出

+1

T2

35

FFFE90

ALU直通

寄存器A标志位C,Z

加运算

+1

T1

36

FFFB9F

ALU直通

寄存器R?

A输出

+1

T0

37

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

UNDEF

38

FFFFFF

A输出

+1

39

FFFFFF

A输出

+1

3A

FFFFFF

A输出

+1

3B

FFFFFF

A输出

+1

JMPMM

T1

3C

C6FFFF

存储器值EM

寄存器PC

PC输出

A输出

+1

写入

T0

3D

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

3E

FFFFFF

A输出

+1

3F

FFFFFF

A输出

+1

JCMM

T1

40

C6FFFF

存储器值EM

寄存器PC

PC输出

A输出

+1

写入

T0

41

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

42

FFFFFF

A输出

+1

43

FFFFFF

A输出

+1

JZMM

T1

44

C6FFFF

存储器值EM

寄存器PC

PC输出

A输出

+1

写入

T0

45

CBFFFF

指令寄存器IR

PC输出

A输出

写入

+1

46

FFFFFF

A输出

+1

47

FFFFFF

A输出

+1

5.用设计完成的新指令集编写实现无符号二进制乘法、除法功能的汇编语言程序

(1)乘法

4位乘法的汇编语言程序清单:

MOVR1,#07H

MOVR0,#05H

MOVR2,#00H

B1:

TESTR0

JZOVER

SHRR0

JCB2

B3:

SHLR1

JMPB1

B2:

MOVA,R1

ADDR2,A

JMPB3

OVER:

ENDD

(2)除法(选作)

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 自然科学 > 数学

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1