数字电子技术复习题.docx

上传人:b****3 文档编号:4896563 上传时间:2022-12-11 格式:DOCX 页数:20 大小:107.58KB
下载 相关 举报
数字电子技术复习题.docx_第1页
第1页 / 共20页
数字电子技术复习题.docx_第2页
第2页 / 共20页
数字电子技术复习题.docx_第3页
第3页 / 共20页
数字电子技术复习题.docx_第4页
第4页 / 共20页
数字电子技术复习题.docx_第5页
第5页 / 共20页
点击查看更多>>
下载资源
资源描述

数字电子技术复习题.docx

《数字电子技术复习题.docx》由会员分享,可在线阅读,更多相关《数字电子技术复习题.docx(20页珍藏版)》请在冰豆网上搜索。

数字电子技术复习题.docx

数字电子技术复习题

一、填空题:

1、由二值变量所构成的因果关系称为逻辑关系。

能够反映与处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号与输出信号之间的关系就是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系就是与逻辑、或逻辑与非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的

权不同。

十进制计数各位的基数就是10,位权就是10的幂。

5、8421BCD码与2421码就是有权码;余3码与格雷码就是无权码。

6、进位计数制就是表示数值大小的各种方法的统称。

一般都就是按照进位方式来实现计数的,简称为数制。

任意进制数转换为十进制数时,均采用按位权展开求与的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用

乘2取整法。

8、十进制数转换为八进制与十六进制时,应先转换成二进制,然后再根据转换

的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律与非非律。

10、最简与或表达式就是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图就是将代表最小项的小方格按相邻原则排列而构成的方块图。

卡诺图的画图规则:

任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要瞧作1或0。

15、逻辑代数又称为布尔代数,数字逻辑中的有与,或,非基本逻辑运算。

16、逻辑函数有四种表示方法,它们分别就是真值表、逻辑图、逻辑表达式与卡诺图。

18、数字信号的特点就是在时间上与幅度上都就是断续变化的,其高电平与低电平常用1与0来表示。

19、在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十六进制。

20、(10110010.1011)2=(262、54)8=(B2、B)16。

21、(35、4)8=(011101、100)2=(29、5)10=(2D、8)16=(00101001、0101)8421BCD。

22、(39.75)10=(100111、11)2=(47、6)8=(72、C)16。

23、逻辑函数F=A+B+CD的反函数F=

24、逻辑函数F=

+B+

D的反函数

=A

(C+

)。

25、逻辑代数运算的优先顺序为非、与、或

二、判断正误题

2、异或函数与同或函数在逻辑上互为反函数。

(对)

3、8421BCD码、2421BCD码与余3码都属于有权码。

(错)

4、二进制计数中各位的基就是2,不同数位的权就是2的幂。

(对)

3、每个最小项都就是各变量相“与”构成的,即n个变量的最小项含有n个因子。

(对)

4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

(错)

5、逻辑函数F=A

+

B+

C+B

已就是最简与或表达式。

(错)

6、利用约束项化简时,将全部约束项都画入卡诺图,可得到函数的最简形式。

(错)

7、卡诺图中为1的方格均表示逻辑函数的一个最小项。

(对)

8、在逻辑运算中,“与”逻辑的符号级别最高。

(错)

9、标准与或式与最简与或式的概念相同。

(对)

10、二极管与三极管在数字电路中可工作在截止区、饱与区与放大区。

(错)

11、8421码1001比0001大。

(对)

12、数字电路中用“1”与“0”分别表示两种状态,二者无大小之分。

(对)

13、格雷码具有任何相邻码只有一位码元不同的特性。

(对)

14、在时间与幅度上都断续变化的信号就是数字信号,语音信号不就是数字信号。

(错)

三、选择题

1、逻辑函数中的逻辑“与”与它对应的逻辑代数运算关系为(B)。

A、逻辑加B、逻辑乘C、逻辑非

2、十进制数100对应的二进制数为(C)。

A、B、C、D、

3、与逻辑式

表示不同逻辑关系的逻辑式就是(B)。

A、

B、

C、

D、

4、数字电路中机器识别与常用的数制就是(A)。

A、二进制B、八进制C、十进制D、十六进制

5、以下表达式中符合逻辑运算法则的就是(D)。

A、C·C=C2B、1+1=10C、0<1D、A+1=1

6、A+BC=(C)。

A、A+BB、A+CC、(A+B)(A+C)D、B+C

7、在(D)输入情况下,“与非”运算的结果就是逻辑0。

A、全部输入就是0B、任一输入就是0C、仅一输入就是0D、全部输入就是1

8、逻辑变量的取值1与0可以表示(ABCD)。

A、开关的闭合、断开B、电位的高、低C、真与假D、电流的有、无

9、求一个逻辑函数F的对偶式,可将F中的(ACD)。

A、“·”换成“+”,“+”换成“·”B、原变量换成反变量,反变量换成原变量

C、变量不变D、常数中“0”换成“1”,“1”换成“0”

10、在(BCD)输入情况下,“或非”运算的结果就是逻辑0。

A、全部输入就是0B、全部输入就是1

C、任一输入为0,其她输入为1D、任一输入为1

11、n个变量函数的最小项就是(C)

A、n个变量的积项,它包含全部n个变量

B、n个变量的荷香,它包含n个变量

C、每个变量都以原、反变量的形式出现,且仅出现一次

D、N个变量的与项,它不包含全部变量

12、逻辑函数F=(A+B)(A+C)(A+D)(A+E)=(B)

A、AB+AC+AD+AEB、A+BCED

C、(A+BC)(A+DE)D、A+B+C+D

13、表示最大的3位十进制数,需要(C)位二进制数

A8B9C10D11

14、函数F=AB+BC,使F=1的输入ABC组合为( D  )

A.ABC=000        B.ABC=010C.ABC=101        D.ABC=110

15、以下代码中为无权码的为(CD)。

A.8421BCD码;B.5421BCD码;C.余三码;D.格雷码。

16、以下代码中为恒权码的为(AB)。

A.8421BCD码;B.5421BCD码;C.余三码;D.格雷码。

17、.一位十六进制数可以用(C)位二进制数来表示。

A.1;B.2;C.4;D.16。

18、十进制数25用8421BCD码表示为(B)。

A.10101;B.00100101;C.100101;D.10101。

19、与十进制数(53、5)10等值的数或代码为(ABCD)。

A.(01010011、0101)8421BCD;B.(35、8)16;C.(110101、1)2;D.(65、4)8。

20、与

相等的表达式就是(A)。

A、

B、

C、AB+CD、

21、下列表达式中正确的就是(D)。

A、1、0=1B、1+0=0C、1+A=AD、1+1=1

22、与

相等的表达式就是(C)。

A、

B、

C、CD、

23、下列表达式中错误的就是(C)。

A、A+

=1B、1+0=1C、1+A=AD、1+1=1

24、 +17的8位二进制反码就是(D)

A:

11110001   B:

11101111   C:

01101111   D:

00010001 

25、-17的8位二进制补码就是(B)

A:

11110001   B:

11101111   C:

01101111   D:

00010001 

26、三变量的全部最小项有(C)

A:

3个   B:

6个   C:

8个   D:

9个 

27、下列说法不正确的就是(C)

A:

逻辑代数有与、或、非三种基本运算

   B:

任何一个复合逻辑都可以用与、或、非三种基本运算构成

   C:

异或与同或与与、或、非运算无关

   D:

同或与异或互为反运算 

28、下列说法不正确的就是(D)

A:

同一个逻辑函数的不同描述方法之间可相互转换

   B:

任何一个逻辑函数都可以化成最小项之与的标准形式

   C:

具有逻辑相邻性的两个最小项都可以合并为一项

   D:

任一逻辑函数的最简与或式形式就是唯一的 

第2单元

一、填空题:

1、基本逻辑关系的电路称为逻辑门,其中最基本的有与门、或门与非门。

常用的复合逻辑门有与非门、或非门、与或非门、异或门与同或门。

2、功能为“有0出1、全1出0”的门电路就是与非门;具有“有1出1,全0出0”功能的门电路就是或门;实际中集成与非门应用的最为普遍。

3、当外界干扰较小时,TTL与非门闲置的输入端可以悬空处理;TTL或非门不使用的闲置输入端应与地相接;CMOS门输入端口为“与”逻辑关系时,闲置的输入端应接高电平,具有“或”逻辑端口的CMOS门多余的输入端应接低电平;即CMOS门的闲置输入端不允许悬空。

4、三态门的三种状态就是指___0____、___1___、____高阻__。

5、TTL与非门的多余输入端悬空时,相当于输入_____高____电平

二、判断正误题

1、所有的集成逻辑门,其输入端子均为两个或两个以上。

(错)

2、根据逻辑功能可知,异或门的反就是同或门。

(对)

4、逻辑门电路就是数字逻辑电路中的最基本单元。

(对)

5、TTL与CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。

(错)

6、74LS系列产品就是TTL集成电路的主流,应用最为广泛。

(对)

7、TTL与非门的多余输入端可以接固定高电平。

(对)

三、选择题

1、具有“有1出0、全0出1”功能的逻辑门就是(B)。

A、与非门B、或非门C、异或门D、同或门

2、两个类型的集成逻辑门相比较,其中(B)型的抗干扰能力更强。

A、TTL集成逻辑门B、CMOS集成逻辑门

3、CMOS电路的电源电压范围较大,约在(B)。

A、-5V~+5VB、3~18VC、5~15VD、+5V

4、(A)在计算机系统中得到了广泛的应用,其中一个重要用途就是构成数据总线。

A、三态门B、TTL与非门C、OC门

5、一个两输入端的门电路,当输入为10时,输出不就是1的门电路为(C)。

A、与非门B、或门C、或非门D、异或门

6、如图所示,电路输入与输出间实现的功能就是(A)。

A、与B、或

C、与非D、或非

7、如右图所示,就是由二极管构成的(B)。

A、与门B、或门

C、与非门D、或非门

8、TTL同或门与CMOS同或门比较,它们的逻辑功能一样不?

(B)

A:

一样

   B:

不一样

   C:

有时一样,有时不一样

   D:

不确定 

3、试写出图2、48所示数字电路的逻辑函数表达式,并判断其功能。

(8分)

解:

电路的逻辑函数表达式为:

列真值表:

A

B

C

F

0

0

0

0

0

0

1

0

0

1

0

0

0

1

1

1

1

0

0

0

1

0

1

1

1

1

0

1

1

1

1

1

输入变量中有两个或两个以上为1时,输出才为1,因此电路功能为多数表决器电路。

第3单元能力训练检测题

一、填空题:

1、能将某种特定信息转换成机器识别的二进制数码的组合逻辑电路,称之为

编码器;能将机器识别的二进制数码转换成人们熟悉的十进制或某种特定信息的组合逻辑电路,称为译码器;74LS85就是常用的组合逻辑电路译码器。

2、在多数数据选送过程中,能够根据需要将其中任意一路挑选出来的电路,称之为

数据选择器,也叫做多路开关。

3、74LS147就是10线—4线的集成优先编码器;74LS148芯片就是8线—3线的集成优先编码器。

4、74LS148的使能端

为低电平时允许编码;当

1时各输出端及

均封锁,编码被禁止。

5、两片集成译码器74LS138芯片级联可构成一个4线—16线译码器。

6、LED就是指半导体数码管显示器件。

半导体数码显示器的内部接法有两种形式:

共阳极接法与共阴极接法。

7、组合逻辑电路的逻辑特点就是,任意时刻的输出状态仅取决于该时刻的当前输入状态,而与信号作用前的电路无关。

8、两二进制数相加时,不考虑低位的进位信号就是半加器。

74LS138就是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出

应为。

二、判断正误题

1、组合逻辑电路的输出只取决于输入信号的现态。

(对)

2、3线—8线译码器电路就是三—八进制译码器。

(错)

3、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。

(对)

4、编码电路的输入量一定就是人们熟悉的十进制数。

(错)

5、74LS138集成芯片可以实现任意变量的逻辑函数。

(错)

6、组合逻辑电路中的每一个门实际上都就是一个存储单元。

(错)

7、共阴极结构的显示器需要低电平驱动才能显示。

(错)

8、只有最简的输入、输出关系,才能获得结构最简的逻辑电路。

(对)

三、选择题

1、下列各型号中属于优先编码器就是(C)。

A、74LS85B、74LS138C、74LS148D、74LS48

2、七段数码显示管TS547就是(B)。

A、共阳极LED管B、共阴极LED管C、共阳极LCD管D、共阴极LCD管

3、八输入端的编码器按二进制数编码时,输出端的个数就是(B)。

A、2个B、3个C、4个D、8个

4、四输入的译码器,其输出端最多为(D)。

A、4个B、8个C、10个D、16个

5、当74LS148的输入端

按顺序输入时,输出

为(C)。

A、101B、010C、001D、110

6、译码器的输入量就是(A)。

A、二进制B、八进制C、十进制D、十六进制

7、编码器的输出量就是(A)。

A、二进制B、八进制C、十进制D、十六进制

8、组合逻辑电路一般由(A)组合而成

A、门电路B、触发器C、计数器D、寄存器

9、以下哪个编码不能就是二-十进制译码器的输入编码(B)

A0000B1010C1001D0011

10、8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出

的值就是(C)。

A.111B、010C、000D、101

11、十六路数据选择器的地址输入(选择控制)端有(C)个。

A.16B、2C、4D、8

12、已知74LS138译码器的输入三个使能端(S1=1,S2=S3=0)时,地址码A2A1A0=011,则输出Y7~Y0就是(C)。

A、B、C、D、

13、 3线—8线译码器74HC138,当片选信号S1S2S3为()时,芯片被选通(B)

A:

010   B:

100   C:

001   D:

101 

14、函数F=

当变量取值为(B)时,将不出现冒险现象

A:

B=C=1   B:

B=C=0   C:

A=1,C=0   D:

A=0,B=0 

15、8线—3线优先编码器74HC148输入端I1、I5同时有效时输出二进制数为(D)

A:

101   B:

100   C:

001   D:

010 

16、 在下列逻辑电路中,不就是组合逻辑电路的有(D)

A:

译码器   B:

编码器   C:

全加器   D:

寄存器 

17、一个8选一数据选择器的数据输入端有(D)

   A:

1   B:

2   C:

4   D:

18、一个16选一的数据选择器,其地址输入(选择控制输入)端有(C)个

   A:

1   B:

2   C:

4   D:

16 

第4单元能力训练检测题

一、填空题:

1、两个与非门构成的基本RS触发器的功能有置0、置1与保持。

电路中不允许两个输入端同时为低电平,否则将出现逻辑混乱。

2、通常把一个CP脉冲引起触发器多次翻转的现象称为空翻,有这种现象的触发器就是钟控的RS触发器,此类触发器的工作属于电平触发方式。

3、为有效地抑制“空翻”,人们研制出了边沿触发方式的主从型JK触发器与维持阻塞型D触发器。

4、JK触发器具有置0、置1、保持与翻转四种功能。

欲使JK触发器实现

的功能,则输入端J应接高电平1,K应接高电平1。

5、D触发器的输入端子有1个,具有置0与置1的功能。

6、触发器的逻辑功能通常可用特征方程、状态转换图、功能真值表与时序波形图等多种方法进行描述。

7、组合逻辑电路的基本单元就是门电路,时序逻辑电路的基本单元就是触发器。

8、JK触发器的次态方程为Qn+1=jQn’+K’Qn;D触发器的次态方程为Qn+1=D。

9、触发器有两个互非的输出端Q与

通常规定Q=1,

=0时为触发器的1状态;Q=0,

=1时为触发器的0状态。

10、两个与非门组成的基本RS触发器,正常工作时,不允许

0,其特征方程为

约束条件为

11、同步RS触发器,在正常工作时,不允许输入端R=S=1,其特征方程为

约束条件为SR=0。

12、把JK触发器两个输入端子连在一起作为一个输入就构成了T触发器,T触发器具有的逻辑功能就是保持与翻转。

13、让T触发器恒输入“1”就构成了T'触发器,这种触发器仅具有翻转功能。

二、正误识别题

1、仅具有保持与翻转功能的触发器就是RS触发器。

(错)

2、基本的RS触发器具有“空翻”现象。

(错)

3、同步的RS触发器的约束条件就是:

R+S=0。

(错)

4、JK触发器的特征方程就是:

(错)

5、D触发器的输出总就是跟随其输入的变化而变化。

(对)

6、CP=0时,由于JK触发器的导引门被封锁而触发器状态不变。

(对)

7、主从型JK触发器的从触发器开启时刻在CP下降沿到来时。

(对)

8、触发器与逻辑门一样,输出取决于输入现态。

(错)

9、维持阻塞D触发器状态变化在CP下降沿到来时。

(错)

三、选择题

1、仅具有置“0”与置“1”功能的触发器就是(C)。

A、基本RS触发器B、钟控RS触发器

C、D触发器D、JK触发器

2、由与非门组成的基本RS触发器不允许输入的变量组合

为(A)。

A、00B、01C、10D、11

3、同步RS触发器的特征方程就是(D)。

A、

B、

C、

D、

4、仅具有保持与翻转功能的触发器就是(B)。

A、JK触发器B、T触发器C、D触发器D、Tˊ触发器

5、触发器由门电路构成,但它不同门电路功能,主要特点就是具有(C)

A、翻转功能B、保持功能C、记忆功能D、置0置1功能

6、TTL集成触发器直接置0端

与直接置1端

在触发器正常工作时应(C)

A、

=1,

=0B、

=0,

=1

C、保持高电平“1”D、保持低电平“0”

7、按触发器触发方式的不同,双稳态触发器可分为(C)

A、高电平触发与低电平触发B、上升沿触发与下降沿触发

C、电平触发或边沿触发D、输入触发或时钟触发

8、按逻辑功能的不同,双稳态触发器可分为(D)。

A、RS、JK、D、T等B、主从型与维持阻塞型

C、TTL型与MOS型D、上述均包括

9、为避免“空翻”现象,应采用(B)方式的触发器。

A、主从触发B、边沿触发C、电平触发

10、为防止“空翻”,应采用(C)结构的触发器。

A、TTLB、MOSC、主从或维持阻塞

11、JK触发器要时钟信号的作用下,要使

以下输入端连线不能为(C)

AJ=K=0BJ=Q,

CJ=K=QDJ=Q,K=0

12、下列触发器中有约束条件的就是(A)

A、基本RS触发器B、边沿D触发器

C、主从JK触发器D、T触发器

13、 对于JK触发器,输入J=0,K=1,CLK脉冲作用后,触发器的次态应为(A)。

A:

0   B:

1   C:

Q'   D:

不确定 

14、触发器的状态转换图如下,则它就是:

(D)

   A:

T触发器   B:

SR触发器   C:

JK触发器   D:

D触发器 

15、欲使D触发器按

工作,应使输入D=(D)。

A:

0   B:

   C:

Q   D:

16、采用主从结构的触发器,则触发方式为(B)

   A:

电平触发方式   B:

脉冲触发方式   C:

边沿触发方式   D:

不确定

17、 对于JK触发器已知Q=0,若要使Q*=1,则:

(A)

   A:

J=0,K=0   B:

J=0,K=1   C:

J=1,K=0   D:

不确定 

18、 T触发器中,当T=1时,触发器实现(C)功能。

   A:

 置1   B:

 置0   C:

计数   D:

保持 

19、下列触发器中,没有约束条件的就是(D)

   A:

基本RS触发器   B:

主从RS触发器  

 C:

同步RS触发器   D:

边沿D触发器 

20、对于JK触发器,若J=K,则可完成(B)触发器的逻辑功能

A:

SR触发器   B:

T触发器   C:

D触发器   D:

T'触发器 

21、T触发器的功能就是(D)

A.翻转、置“0”B、保持、置

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 法律文书 > 调解书

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1