五人表决器的设计.docx
《五人表决器的设计.docx》由会员分享,可在线阅读,更多相关《五人表决器的设计.docx(5页珍藏版)》请在冰豆网上搜索。
五人表决器的设计
《数字与逻辑电路基础》课程设计
——五人表决器的设计
姓名:
学号:
2015
学院:
自动
任课教师:
冯
引言:
现在火热的综艺节目都会请一些评委为参赛选手进行通过与否进行评判,最后给出通过与否的结果。
而评委进行表决时,都会有不同结果,此时,就需要一个多人表决器,而本次设计是为五人表决结果的输出,解决了对每一位评委结果的分析,直接给出最终通过与否的结果。
摘要:
74HC153芯片是两个四选一数选器共用两个地址码,两个四选一输出端分别输出,两个使能端分别控制,且为低电平有效。
由于只有两个地址输入端,则需要构造第三个地址输入端,两四选一数选器分区工作。
实验设计原理分析:
先用扩展法将74HC153设计构成三输入八选一数据选择器,再利用降维法实现五变量到三变量,最后加上适当的基础门电路即可实现五人多路表决器。
最后用Multisim进行仿真实验。
实验步骤如下:
一.列出5人表决结果真值表。
A
B
C
D
E
Y
0
0
0
0
0
0
0
0
0
0
1
0
0
0
0
1
0
0
0
0
0
1
1
0
0
0
1
0
0
0
0
0
1
0
1
0
0
0
1
1
0
0
0
0
1
1
1
1
0
1
0
0
0
0
0
1
0
0
1
0
0
1
0
1
0
0
0
1
0
1
1
1
0
1
1
0
0
0
0
1
1
0
1
1
0
1
1
1
0
1
0
1
1
1
1
1
1
0
0
0
0
0
1
0
0
0
1
0
1
0
0
1
0
0
1
0
0
1
1
1
1
0
1
0
0
0
1
0
1
0
1
1
1
0
1
1
0
1
1
0
1
1
1
1
1
1
0
0
0
0
1
1
0
0
1
1
1
1
0
1
0
1
1
1
0
1
1
1
1
1
1
0
0
1
1
1
1
0
1
1
1
1
1
1
0
1
1
1
1
1
1
1
CD
AB
00
01
11
10
00
0
0
0
0
01
0
0
1
0
11
0
1
1
1
10
0
0
1
0
二.由真值表画出卡诺图。
(E=0)
CD
AB
00
01
11
10
00
0
0
1
0
01
0
1
1
1
11
1
1
1
1
10
0
1
1
1
(E=1)
CD
AB
00
01
11
10
00
0
0
E
0
01
0
E
1
E
11
E
1
1
1
10
0
E
1
E
三.用降维图法,令x=E后降为四维变量A,B,C,D并且画出卡诺图如下。
C
AB
00
01
11
10
0
0
DE
D+E
DE
1
DE
D+E
1
D+E
4.令x=D降维写成3维卡诺图如下。
5.由上面的卡诺图结果取相应的原件:
1.与门,或门,一个74HC153双四选一数据选择器,探针一个,五开关合一的S1(从上至下一次代表EDCBA),高低电平。
2.对照卡诺图可得到:
DE:
1C1=1C2=2C0
D+E:
1C3=2C1=2C2
0:
1C0
1:
2C3
3.画出电路仿真图如下:
六.用Multisim仿真并且截图
按照上式连接好电路后进行仿真,本次进行了两次仿真,第一次与第二次变量的输入分别为E:
1D:
0C1B:
0A:
1与E:
1D:
0C:
0B:
0A:
1,仿真结果如后面两图所示。
E:
1D:
0C1B:
0A:
1即第一三五位评委通过,结果为通过(亮灯)。
E:
1D:
0C:
0B:
0A:
1即第一五位评委通过,但结果为不通过(不亮灯)。
结果表明,该电路为一个5人多路表决电路。
感谢下载!
欢迎您的下载,资料仅供参考