计算机组成与系统结构课程练习.docx

上传人:b****7 文档编号:25154891 上传时间:2023-06-05 格式:DOCX 页数:48 大小:87.17KB
下载 相关 举报
计算机组成与系统结构课程练习.docx_第1页
第1页 / 共48页
计算机组成与系统结构课程练习.docx_第2页
第2页 / 共48页
计算机组成与系统结构课程练习.docx_第3页
第3页 / 共48页
计算机组成与系统结构课程练习.docx_第4页
第4页 / 共48页
计算机组成与系统结构课程练习.docx_第5页
第5页 / 共48页
点击查看更多>>
下载资源
资源描述

计算机组成与系统结构课程练习.docx

《计算机组成与系统结构课程练习.docx》由会员分享,可在线阅读,更多相关《计算机组成与系统结构课程练习.docx(48页珍藏版)》请在冰豆网上搜索。

计算机组成与系统结构课程练习.docx

计算机组成与系统结构课程练习

《计算机组成与系统结构》课程练习

一、填空题

1、计算机的运算精度与机器的①有关,为解决精度与硬件成本的矛盾,大多数计算机使用__②。

答:

①字长②变字长运算

2、计算机硬件直接能执行的程序是①程序,高级语言编写的源程序必须经过__②____翻译,计算机才能执行。

答:

①机器语言②语言处理程序

3、在带符号数的编码方式中,零的表示是唯一的有①和②。

答:

①补码②移码

4、若[x1]补=,[x2]原=,则数x1的十进制数真值是①,x2的十进制数真值是②。

答:

①-73②

5、设某浮点数的阶码为8位(最左一位为符号位),用移码表示;尾数为24位(最左一位为符号位),采用规格化补码表示,则该浮点数能表示的最大正数的阶码为①,尾数为②;规格化最大负数的阶码为③,尾数为④。

(用二进制编码回答)

答:

①②011

③④00000000000

6、设有效信息位的位数为N,校验位数为K,则能够检测出一位出错并能自动纠错的海明校验码应满足的关系是①。

答:

①2K-1≥N+K

7、在补码加减运算中,符号位与数据①参加运算,符号位产生的进位②。

答:

①按同样规则一起②自动丢失

8、在浮点运算过程中,如果运算结果的尾数部分不是①形式,则需要进行规格化处理。

设尾数采用补码表示形式,当运算结果②时,需要进行右规操作;当运算结果③时,需要进行左规操作。

答:

①规格化②溢出③不是规格化数

9、浮点运算器由①和②两部分组成,它们本身都是定点运算器,其中①要求能够进行③运算;②要求能够进行④运算。

答:

①阶码部件②尾数部件③加减④加减乘除

10、Cache使用的是①存储芯片。

答:

①SRAM

11、主存由①构成,虚存由②构成。

答:

①DRAM②硬盘

12、Cache存储器的主要作用是解决①。

答:

①CPU与主存间速度匹配问题

13、存储器的取数时间是衡量主存①的重要指标,它是从②到③的时间。

答:

①速度②把要访问的存储单元的地址,加载到存储器芯片的地址引脚上

14、SRAM与DRAM中速度高的是①,集成度高的是②。

答:

①SRAM②DRAM

15、某存储器数据总线宽度为32位,存取周期为250ns,则其带宽是①。

答:

①128Mbit/s

16、在指令编码中,操作码用于表示①,n位操作码最多可以表示②条指令。

地址码用于表示③。

答:

①指令应执行的操作和应具有的功能②2n③与操作数据相关的地址信息

17、在寄存器寻址方式中,指令的地址码部分给出的是①,操作数存放在②。

答:

①某一寄存器的编号②寄存器中

18、采用存储器间接寻址方式的指令中,指令的地址码中字段中给出的是①所在的存储器单元地址,CPU需要访问内存②次才能获得操作数。

答:

①是操作数的有效地址EA②2

19、操作数直接出现在指令的地址码字段中的的寻址方式称为①寻址;操作数所在的内存单元地址直接出现在指令的地址码字段中的的寻址方式称为②寻址。

答:

①立即寻址②直接寻址

20、相对寻址方式中,操作数的地址是由①与②之和产生的。

答:

①PC当前的内容②形式地址部分给出的位移量

21、控制器的主要功能包括①、②和③等三个功能。

答:

①控制指令的正确执行②控制程序和教据的输入及结果的输出③异常情况和特殊请求的处理法

22、一般而言,CPU中至少有①、②、③、④、⑤和⑥六个寄存器。

答:

①程序计数器PC、②地址寄存器MAR、③数据缓冲寄存器MDR(MBR)、

④指令寄存器IR、⑤累加寄存器AC、⑥程序状态寄存器PSR

23、微指令的编码方式有①、②和③等三种。

答:

①直接控制法②最短编码法③字段直接编码法

24、CPU周期也称为①周期,一个CPU周期包括若干个②。

答:

①机器周期②节拍

25、在程序执行过程中,控制器控制计算机的运行总是处于①、分析指令和②的循环之中。

答:

①取指令②执行指令

26、微程序控制器的核心部件是①,它一般由②构成。

答:

①控制存储器②ROM

27、在同一微周期中①的微命令被称为互斥微命令,而在同一微周期中②的微命令被称为相容微命令。

显然,③的微命令不能放在一起译码。

答:

①不允许同时出现的微命令②允许同时出现的微命令③相容的微命令

28、由于微程序设计的灵活性,只要简单地改变①,就可改变微程序控制的机器指令系统。

答:

①微程序

29、在链式查询和独立请求两种总线控制判优方式中,响应时间最快的是①方式;对电路故障最敏感的是②方式。

答:

①独立请求②链式查询

30、在单总线、双总线、三总线3种系统中,从信息流传送效率的角度看,①的工作效率最低;从吞吐量来看,②最强。

答:

①单总线②三总线

31、在单总线结构的计算机系统中,每个时刻只能有两个设备进行通信,在这两个设备中,获得总线控制权的设备叫①,由它指定并与之通信的设备叫②。

答:

①主设备②从设备

32、为了减轻总线的负担,总线上的部件大都具有①。

答:

①缓冲器

33、在地址和数据线分时复用的总线中,为了使总线或设备能区分地址信号和数据信号,所以必须有①控制信号。

答:

①地址有效

34、标准微机总线中,PC/AT总线是①位总线,EISA总线是②位总线,PCI总线是③位总线。

答:

①16②32③32位或64位

35、USB端口通过使用①,可以使一台微机连接的外部设备数多达②台。

答:

①集线器②127

36、计算机的外围设备大致分为输入设备、输出设备、①、②、③和其他辅助

设备。

答:

①外存储器②终端③其它含义的I/O设备

37、显示器的刷新存储器(或称显示缓冲存储器)的容量是由①、②决定的。

答:

①分辨率②灰度级或色彩数

38、显示适配器作为CRT与CPU的接口,由①存储器、②控制器和ROMBIOS三部

分组成。

先进的③控制器具有④加速能力。

答:

①显示缓冲②显示③显示④图形

39、CPU对输入输出设备的访问,采用按地址访问的形式。

对I/O设备编址的方法,目前采用方式主要有:

①和②,其中③需要有专门的I/O指令支持。

答:

①I/O独立编址方式②存储器统一编址方式③I/O独立编址方式

40、主机与外围设备之间的数据交换方式有①、②、③和④等几种。

答:

①直接程序控制方式②程序中断方式③DMA④I/O通道方式

41、接口接收到中断响应信号INTA后,要将①传送给CPU。

答:

①中断类型编码(中断识别编码)

42、DMA控制器和CPU分时使用总线的方式有①、②和③三种。

答:

①CPU暂停方式②周期挪用方式③交替访问内存方式

43、通道的工作过程可分为①、②和,③三部分。

答:

①CPU使用广义指令进入管理程序,组织一个通道程序,并启动通道。

44、在I/O控制方式中,主要由程序实现的控制方式是①方式。

答:

①程序控制方式

45、中断处理过程可以①进行,②的设备可以中断③的中断服务程序。

答:

①嵌套②优先级别高③优先级别低

46、I/O通道是一个特殊功能的①,它有自己的②,专门负责数据输入输出的传输控制,CPU只负责③功能。

答:

①I/O控制器②指令执行部件③启、停I/O通道,查询通道及I/O设备状态,控制I/O通道进行某些操作

47、程序中断I/O方式与DMA方式除了应用场合及响应时间不同以外,两者的主要区别在于①。

答:

①程序中断I/O方式是以CPU为中心,采用软硬结合,以软件为主的方式,控制设备与主机之间的数据传送,DMA方式是以主存为中心,采用硬件手段,控制设备与主存间直接进行数据传送。

二、单选题

1、在计算机系统中,硬件在功能实现上比软件强的是__C__。

A.灵活性强B.实现容易C.速度快D.成本低

2、完整的计算机系统包括两大部分,它们是__C____。

A.运算器与控制器B.主机与外设

C.硬件与软件D.硬件与操作系统

3、现代计算机组织结构是以__B___为中心,其基本结构遵循冯·诺依曼思想。

A.寄存器B.存储器C.运算器D.控制器

4、冯?

诺依曼存储程序的思想是指__C___。

A.只有数据存储在存储器

B.只有程序存储在存储器

C.数据和程序都存储在存储器

D.数据和程序都不存储在存储器

5、某机字长64位,其中1位符号位,63位尾数。

若用定点小数表示,则最大正小数为B。

A.+(1-2-64)B.+(1-2-63)C.264D.263

6、设[x]补=,当满足A时,x>-1/2成立。

A.x1=1,x2~x8至少有一个为1B.x1=0,x2~x8至少有一个为1

C.x1=1,x2~x8任意D.x1=0,x2~x8任意

7、在某8位定点机中,寄存器内容为,若它的数值等于-128,则它采用的数据表示为B。

A.原码B.补码C.反码D.移码

8、在下列机器数中,哪种表示方式下零的表示形式是唯一的B。

A.原码B.补码C.反码D.都不是

9、下列论述中,正确的是D。

A.已知[x]原求[x]补的方法是:

在[x]原的末位加1

B.已知[x]补求[-x]补的方法是:

在[x]补的的末位加1

C.已知[x]原求[x]补的方法是:

将尾数连同符号位一起取反,再在末位加1

D.已知[x]补求[-x]补的方法是:

将尾数连同符号位一起取反,再在末位加1

10、IEEE754标准规定的32位浮点数格式中,符号位为1位,阶码为8位,尾数为23位,则它所能表示的最大规格化正数为A。

A.+(2-223)×2127B.+(1-223)×2127

C.+(2-223)×2255D.2127-223

11、浮点数的表示范围取决于A。

A.阶码的位数B.尾数的位数

C.阶码采用的编码D.尾数采用的编码

12、在24×24点阵的汉字字库中,一个汉字的点阵占用的字节数为D。

A.2B.9C.24D.72

13、假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的编码是B。

A.B.C.D.

14、在循环冗余校验中,生成多项式G(x)应满足的条件不包括D。

A.校验码中的任一位发生错误,在与G(x)作模2除时,都应使余数不为0

B.校验码中的不同位发生错误时,在与G(x)作模2除时,都应使余数不同

C.用G(x)对余数作模2除,应能使余数循环

D.不同的生成多项式所得的CRC码的码距相同,因而检错、校错能力相同

15、运算器的核心部分是C。

A.数据总线B.累加寄存器C.算术逻辑运算单元D.多路开关

16、在浮点运算中下面的论述正确的是C。

A.对阶时应采用向左规格化

B.对阶时可以使小阶向大阶对齐,也可以使大阶向小阶对齐

C.尾数相加后可能会出现溢出,但可采用向右规格化的方法得出正确结论

D.尾数相加后不可能得出规格化的数

17、当采用双符号位进行数据运算时,若运算结果的双符号位为01,则表明运算B。

A.无溢出B.正溢出C.负溢出D.不能判别是否溢出

18、补码加法运算的规则是B。

A.操作数用补码表示,符号位单独处理

B.操作数用补码表示,连同符号位一起相加

C.操作数用补码表示,将加数变补,然后相加

D.操作数用补码表示,将被加数变补,然后相加

19、原码乘除法运算要求C。

A.操作数必须都是正数B.操作数必须具有相同的符号位

C.对操作数符号没有限制D.以上都不对

20、下面对浮点运算器的描述中正确的是A。

A.浮点运算器由阶码部件和尾数部件实现。

B.阶码部件可实现加、减、乘、除四种运算。

C.阶码部件只能进行阶码的移位操作。

D.尾数部件只能进行乘法和加法运算。

21、若浮点数的阶码和尾数都用补码表示,则判断运算结果是否为规格化数的方法是C。

A.阶符与数符相同为规格化数。

B.阶符与数符相异为规格化数。

C.数符与尾数小数点后第一位数字相异为规格化数。

D.数符与尾数小数点后第一位数字相同为规格化数。

22、已知[x]补=,[y]补=,下列答案正确的是D。

A.[x]补+[y]补=B.[x]补+[y]补=

C.[x]补-[y]补=D.[x]补-[y]补=

23、下列叙述中概念正确的是D。

A.定点补码运算时,其符号位不参加运算。

B.浮点运算中,尾数部分只进行乘法和除法运算。

C.浮点数的正负由阶码的正负符号决定。

D.在定点小数一位除法中,为了避免溢出,被除数的绝对值一定要小于除数的绝对值。

24、计算机系统中,硬件能够直接识别的指令是A。

A.机器指令B.汇编语言指令C.高级语言指令D.特权指令

25、指令系统中采用不同的寻址方式的主要目的是B。

A.增加内存的容量B.缩短指令长度,扩大寻址范围

C.提高访问内存的速度D.简化指令译码电路

26、在相对寻址方式中,若指令中地址码为X,则操作数的地址为B。

A.XB.(PC)+XC.X+段基址D.变址寄存器+X

27、在指令的地址字段中直接指出操作数本身的寻址方式,称为B。

A.隐含地址B.立即寻址C.寄存器寻址D.直接寻址

28、支持实现程序浮动的寻址方式称为B。

A.变址寻址B.相对寻址C.间接寻址D.寄存器间接寻址

29、在一地址指令格式中,下面论述正确的是C。

A.只能有一个操作数,它由地址码提供

B.一定有两个操作数,另一个是隐含的

C.可能有一个操作数,也可能有两个操作数

D.如果有两个操作数,另一个操作数一定在堆栈中。

30、在堆栈中,保持不变的是C。

A.栈顶B.堆栈指针C.栈底D.栈中的数据

31、在变址寄存器寻址方式中,若变址寄存器的内容是4E3CH,给出的偏移量是63H则它对应的有效地址是D。

A.63HB.4D9FHC.4E3CHD.4E9FH

32、设寄存器R的内容(R)=1000H,内存单元1000H的内容为2000H,内存单元2000H的内容为3000H,PC的值为4000H。

若采用相对寻址方式,-2000H(PC)访问的操作数是C。

A.1000HB.2000HC.3000HD.4000H

33、程序控制类指令的功能是D。

A.进行算术运算和逻辑运算

B.进行主存与CPU之间的数据传送

C.进行CPU和I/O设备之间的数据传送

D.改变程序执行的顺序

34、算术右移指令执行的操作是B。

A.符号位填0,并顺次右移1位,最低位移至进位标志位

B.符号位不变,并顺次右移l位,最低位移至进位标志位

C.进位标志位移至符号位,顺次右移1位,最低位移至进位标志位

D.符号位填1,并顺次右移1位,最低位移至进位标志位

35、下列几项中,不符合RISC指令系统的特点是B。

A.指令长度固定,指令种类少

B.寻址方式种类尽量多,指令功能尽可能强

C.增加寄存器的数目,以尽量减少访存次数

D.选取使用频率最高的一些简单指令以及很有用但不复杂的指令

36、需要定期刷新的存储芯片是___B___。

A.EPROMB.DRAMC.SRAMD.EEPROM

37、__A____存储芯片是易失性的。

A.SRAMB.UV-EPROMC.NV-RAMD.EEPROM

38、有RAS和CAS引脚的存储芯片是___B___。

A.EPROMB.DRAMC.SRAMD.三者都是

39、下面叙述不正确的是___C___。

A.半导体随机存储器可随时存取信息,掉电后信息丢失。

B.在访问随机存储器时,访问时间与单元的物理位置无关。

C.内存储器中存储的信息均是不可改变的。

D.随机存储器和只读存储器可以统一编址。

40、动态RAM与静态RAM相比,其优点是___C___。

A.动态RAM的存储速度快。

B.动态RAM不易丢失数据。

C.在工艺上,比静态RAM的存储密度高。

D.控制比静态RAM简单。

41、某512×8位RAM芯片采用一位读/写线控制读写,该芯片的引脚至少有___C___。

A.17条B.19条C.21条D.522条

42、某存储器按字节编址,要求数据传输率达到8×106字节/秒,则应选用存储周期为_D___的存储芯片。

A.800nsB.250nsC.200nsD.120ns

43、程序计数器的功能是___D___。

A.存放微指令地址B.计算程序长度

C.存放指令D.存放下条机器指令的地址

44、从主存取出一条指令并执行该指令的所有时间称为__D____。

A.时钟周期B.节拍C.机器周期D.指令周期

45、的程序被执行时,首先要将从内存中读出的指令存放到___D___。

A.程序计数器B.地址寄存器

C.指令译码器D.指令寄存器

46、的部件中,不属于控制器的是___B___。

A.程序计数器B.数据缓冲器

C.指令译码器D.指令寄存器

47、定下一条微指令的地址而采用的断定方式的基本思想是___C__。

A.用程序计数器PC来产生后继微指令地址

B.用微程序计数器μPC来产生后继微指令地址

C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址。

D.通过指令中指定一个专门字段来控制产生后继微指令地址

48、制信号序列的最小单位是__C___。

A.微程序B.微指令C.微命令D.机器指令

49、控制器中,机器指令与微指令的关系是__B___。

A.每一条机器指令由一条微指令来执行

B.每一条机器指令由一段用微指令编成的微程序来解释执行

C.一段机器指令组成的程序可由一条微指令来执行

D.一条微指令由若干条机器指令组成

50、算机一般通过总线来组织,下述总线结构的计算机中,D操作速度最快,A的操作速度最慢。

A.单总线结构B.双总线结构

C.三总线结构D.多总线结构

51、线结构的计算机系统中,采用D方法,对提高系统的吞吐率最有效。

A.多端口存储器B.提高主存的工作速度

C.交叉编址存储器D.高速缓冲存储器

52、地址总线的作用是C。

A.用于选择存储器单元

B.用于选择I/O设备

C.用于指定存储器单元和I/O设备接口寄存器的地址

D.决定数据总线上数据的传输方向

53、制常用于A中,作为其主要的控制方式。

A.单总线结构计算机中,CPU访问主存与外围设备B.微型机中的CPU控制

C.采用组合逻辑控制方式实现的CPUD.微程序控制器

54、接产生总线请求的总线部件是B。

A.任何外设B.具有DMA接口的外设

C.高速外设D.需要与主机批量交换数据的外设

55、信之所以比异步通信具有较高的传输速率是因为B。

A.同步通信不需要应答信号

B.同步通信用一个公共的时钟进行操作同步

C.同步通信方式的总线长度较短

D.同步通信中,各部件存取时间比较接近

56、成数据总线、地址总线、控制总线3类是根据B来分的。

A.总线所处的位置B.总线所传送信息的内容

C.总线的传送方式D.总线所传送信息的方向

57、调计算机系统中各个部件的工作,需要有一种器件来提供统一的时钟标准,这个器件是C。

A.总线缓冲器B.总线控制器

C.时钟发生器D.操作命令产生器

58、的外围设备是指___D___。

A.输入/输出设备B.外存储器

C.远程通信设备D.除了CPU和内存以外的其它设备

59、显示器显示图形图像的原理是图形图像__A____。

A.由点阵组成B.由线条组成C.由色块组成D.由方格组成

60、以显示256种颜色的彩色显示器,其每个像素对应的显示存储单元的长度(位数)为__B____。

A.16位B.8位C.256位D.9位

61、器的灰度级为16,则每个像素的显示数据位数至少是___A___。

A.4位B.8位C.16位D.24位

62、的主要参数之一是分辨率,以下描述中含义正确的是__B____。

A.显示器的水平和垂直扫描频率

B.显示器屏幕上光栅的列数和行数

C.可显示的不同颜色的总数

D.同一幅画面允许显示的不同颜色的最大数目

63、的分辨率为1024×768像素,像素的颜色数为256,为保证一次刷新所需数据都存储在显示缓冲存储器中,显示缓冲存储器的容量至少为__B____。

A.512KBB.1MBC.256KBD.2MB

64、接口中的数据缓冲器的作用是A。

A.用来暂存外围设备和CPU之间传送的数据

B.用来暂存外围设备的状态

C.用来暂存外围设备的地址

D.以上都不是

65、响应过程中,保护程序计数器的作用是B。

A.使CPU能找到中断处理程序的入口地址

B.使中断返回后,能回到断点处继续原程序的执行

C.使CPU和外围设备能并行工作

D.为了实现中断嵌套

66、方式用来实现D。

A.CPU和内存之间的数据传送

B.外围设备和外围设备之间的数据传送

C.CPU和外围设备之间的数据传送

D.内存和外围设备之间的数据传送

67、下面哪种情况会提出中断请求?

B。

A.产生存储周期窃取

B.一次I/O操作结束

C.两个数相加

D.上述三种情况都发生

68、向量地址是C。

A.子程序的入口地址

B.中断服务程序的入口地址

C.中断服务程序入口地址的地址

D.中断向量表的起始地址

69、向量中断与非向量中断的区别在于D。

A.非向量中断是单一中断源的中断,而向量中断是多中断源的中断

B.非向量中断只有单一中断处理程序入口,而向量中断有多个中断处理程序入口

C.非向量中断是单级中断,而向量中断可以实现多级中断

D.非向量不能作为中断隐指令,而向量可以形成隐指令

70、采用DMA方式传送数据时,每传送一个数据,就要占用D的时间。

A.一个指令周期

B.一个CPU周期

C.一个存储周期

D.一个总线周期

71、周期挪用方式常用于A中。

A.直接存储器存取方式的输入输出

B.直接程序控制传送方式的输入输出

C.CPU

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 幼儿教育 > 幼儿读物

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1