15秋北交《数字电子技术含实验》在线作业二满分答案.docx

上传人:b****5 文档编号:24684007 上传时间:2023-05-31 格式:DOCX 页数:25 大小:22.66KB
下载 相关 举报
15秋北交《数字电子技术含实验》在线作业二满分答案.docx_第1页
第1页 / 共25页
15秋北交《数字电子技术含实验》在线作业二满分答案.docx_第2页
第2页 / 共25页
15秋北交《数字电子技术含实验》在线作业二满分答案.docx_第3页
第3页 / 共25页
15秋北交《数字电子技术含实验》在线作业二满分答案.docx_第4页
第4页 / 共25页
15秋北交《数字电子技术含实验》在线作业二满分答案.docx_第5页
第5页 / 共25页
点击查看更多>>
下载资源
资源描述

15秋北交《数字电子技术含实验》在线作业二满分答案.docx

《15秋北交《数字电子技术含实验》在线作业二满分答案.docx》由会员分享,可在线阅读,更多相关《15秋北交《数字电子技术含实验》在线作业二满分答案.docx(25页珍藏版)》请在冰豆网上搜索。

15秋北交《数字电子技术含实验》在线作业二满分答案.docx

15秋北交《数字电子技术含实验》在线作业二满分答案

15秋北交《数字电子技术(含实验)》在线作业二满分答案 

一、多选题(共10道试题,共40分。

1.  分析同步时序逻辑电路的一般步骤是()。

A.列出逻辑方程组

B.列出状体表、画状态图或时序图

C.确定电路逻辑功能

D.列出时序逻辑电路功能

正确答案:

ABC

2.  CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。

A.微功耗

B.高速度

C.高抗干扰能力

D.电源范围宽

正确答案:

ACD

3.  卡诺图化简画包围圈时应遵循的原则是()。

A.包围圈内的方格数必定是2n个,n等于0、1、2、3、...

B.相邻方格包括上下相邻、左右相邻和四角相邻

C.同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余

D.包围圈内的方格数要尽可能多,包围圈的数目尽可能少

正确答案:

ABCD

4.  卡诺图化简的步骤是()。

A.将逻辑函数写成最小项表达式

B.按最小项表达式填写卡诺图

C.合并最小项

D.将包围圈对于的乘积项相加

正确答案:

ABCD

5.  构成移位寄存器可以采用的触发器为()。

A.R-S型

B.J-K型

C.主从型

D.同步型

正确答案:

ABC

6.  与十进制相比二进制的优点是()。

A.数字装置简单可靠、所有元件少

B.运算规则简单、运算操作方便

C.运算速度快

D.数值表达清晰、便于观察

正确答案:

AB

7.  目前使用的两种双极型数字集成电路是()。

A.TTL

B.PLD

C.COMS

D.ECL

正确答案:

AD

8.  时序逻辑电路可分为()时序电路。

A.触发

B.定时

C.异步

D.同步

正确答案:

CD

9.  设计同步时序逻辑电路的一般步骤()和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。

A.建立原始状态图和原始状态表

B.状态化简

C.状态分配

D.选择出发器类型

正确答案:

ABCD

10.  TTL逻辑电路包括()。

A.非门

B.与非门

C.或非门

D.与或非门

正确答案:

ABCD

北交《数字电子技术(含实验)》在线作业二 

二、单选题(共10道试题,共30分。

1.  下列触发器中,没有约束条件的是()。

A.基本RS触发器

B.主从RS触发器

C.同步RS触发器

D.边沿D触发器

正确答案:

D

2.  二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称BCD码。

A.4、2

B.4、1

C.2、1

D.2、2

正确答案:

B

3.  某通信系统每秒传输1544000位数据,传送每位数据的时间为()。

A.324ns

B.628ns

C.1256ns

D.2312ns

正确答案:

B

4.  利用逻辑代数的基本公式,可以把任一个逻辑函数化成若干个最小项之和的形式称为()。

A.最小项表达式

B.综合表达式

C.通用表达式

D.逻辑表达式

正确答案:

A

5.  典型的集成PLA(82S100)有()输入变量。

A.8

B.16

C.24

D.48

正确答案:

B

6.  某通信系统每秒传输1544000位数据,每位数据的时间()。

A.324ns

B.628ns

C.1256ns

D.2312ns

正确答案:

B

7.  用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()。

A.3.33V

B.5V

C.6.66V

D.10V

正确答案:

B

8.  在何种输入情况下,“与非”运算结果是逻辑0()。

A.全部输入是0

B.任一输入是0

C.仅一输入是0

D.全部输入是1

正确答案:

D

9.  边沿式D触发器是一种()稳态电路。

A.无

B.单

C.双

D.多

正确答案:

C

10.  要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。

A.>RON

B.<ROFF

C.ROFF<RI<RON

D.>ROFF

正确答案:

C

北交《数字电子技术(含实验)》在线作业二 

三、判断题(共10道试题,共30分。

1.  模拟信号在时间上的连续变化的,幅值上也是连续取值的。

A.错误

B.正确

正确答案:

B

2.  门电路组成的多谐振荡器振荡周期与时间常数RC无关。

A.错误

B.正确

正确答案:

A

3.  D码就是用字母B、C、D、表示的代码。

A.错误

B.正确

正确答案:

A

4.  4008为四位二进制超前进位全加器。

A.错误

B.正确

正确答案:

B

5.  555定时器的仅用于信号的产生和变化。

A.错误

B.正确

正确答案:

A

6.  十进制是以阿拉伯数字为基数的计数体制。

A.错误

B.正确

正确答案:

A

7.  竞争现象肯定会产生干扰脉冲。

A.错误

B.正确

正确答案:

A

8.  用一个二进制代码表示特定含义的信息称为编码。

A.错误

B.正确

正确答案:

B

9.  8421码1001比0001大。

A.错误

B.正确

正确答案:

A

10.  若两个函数具有不同的逻辑函数式,则两个逻辑函数必不相等。

A.错误

B.正确

正确答案:

A

北交《数字电子技术(含实验)》在线作业二 

一、多选题(共10道试题,共40分。

1.  TTL逻辑电路包括()。

A.非门

B.与非门

C.或非门

D.与或非门

正确答案:

ABCD

2.  分析同步时序逻辑电路的一般步骤是()。

A.列出逻辑方程组

B.列出状体表、画状态图或时序图

C.确定电路逻辑功能

D.列出时序逻辑电路功能

正确答案:

ABC

3.  与十进制相比二进制的优点是()。

A.数字装置简单可靠、所有元件少

B.运算规则简单、运算操作方便

C.运算速度快

D.数值表达清晰、便于观察

正确答案:

AB

4.  计数器按触发器动作分类,可分为()。

A.加计数器

B.减计数器

C.同步计数器

D.异步计数器

正确答案:

ABCD

5.  逻辑代数的基本规则是()。

A.代入规则

B.反演规则

C.对偶规则

D.延展规则

正确答案:

ABC

6.  下列哪一个是按照电路结构对触发器进行分类的()。

A.基本RS触发器

B.T触发器

C.同步触发器

D.主从触发器

正确答案:

ACD

7.  设计同步时序逻辑电路的一般步骤()和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。

A.建立原始状态图和原始状态表

B.状态化简

C.状态分配

D.选择出发器类型

正确答案:

ABCD

8.  数字集成电路按结构的不同形式,分为()。

A.NOMS

B.PMOS

C.CMOS

D.NPMOS

正确答案:

ABC

9.  ()构成各种时序电路的存储单元电路。

A.寄存器

B.锁存器

C.触发器

D.定时器

正确答案:

BC

10.  TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。

A.悬空

B.通过电阻2.7kΩ接电源

C.通过电阻2.7kΩ接地

D.通过电阻510Ω接地

正确答案:

ABC

北交《数字电子技术(含实验)》在线作业二 

二、单选题(共10道试题,共30分。

1.  完成1位二进制数相加的一种组合逻辑电路()。

A.半加器

B.全加器

C.1位加法器

D.多为加法器

正确答案:

A

2.  Verilog语言大概提供了约()个运算符。

A.20

B.30

C.40

D.50

正确答案:

B

3.  设周期性数字波形的高电平持续6ms,低电平持续10ms,占空比为()。

A.60%

B.47.5%

C.37.5%

D.30%

正确答案:

C

4.  下列逻辑电路中为时序逻辑电路的是()。

A.变量译码器

B.加法器

C.数码寄存器

D.数据选择器

正确答案:

C

5.  对于TTL与非门闲置输入端的处理,不可以()。

A.接电源

B.通过电阻33kΩ接电源

C.接地

D.与有用输入端并联

正确答案:

C

6.  为实现将JK触发器转换为D触发器,应使()。

A.J=D,K=/D

B.K=D,J=/D

C.J=K=D

D.J=K=/D

正确答案:

A

7.  典型的集成PLA(82S100)有()输入变量。

A.8

B.16

C.24

D.48

正确答案:

B

8.  数字系统中用来存储二进制数据的逻辑部件是()。

A.寄存器

B.计数器

C.触发器

D.定时器

正确答案:

A

9.  计算两个二进制数1010和0101,积为()。

A.111010

B.101001

C.100110

D.110010

正确答案:

D

10.  数字信号只有两个取值,故称为()。

A.二值信号

B.高低信号

C.0、1信号

D.有无信号

正确答案:

A

北交《数字电子技术(含实验)》在线作业二 

三、判断题(共10道试题,共30分。

1.  ASM图中有状态框、判断框、输出框三种符号。

A.错误

B.正确

正确答案:

B

2.  竞争现象肯定会产生干扰脉冲。

A.错误

B.正确

正确答案:

A

3.  电路的噪声容限越大,抗干扰能力愈强。

A.错误

B.正确

正确答案:

B

4.  数字系统设计分为自下而上和自上而下的设计方法。

A.错误

B.正确

正确答案:

B

5.  异或函数和同或函数在逻辑上互为反函数。

A.错误

B.正确

正确答案:

B

6.  异或函数与同或函数在逻辑上互为反函数。

A.错误

B.正确

正确答案:

B

7.  计数器在数字电路中只能用于对脉冲进行计数。

A.错误

B.正确

正确答案:

A

8.  十进制就是以阿拉伯数字为基数的计数体制。

A.错误

B.正确

正确答案:

A

9.  D码是用字母B、C、D、表示的代码。

A.错误

B.正确

正确答案:

A

10.  7的8421BCD码是0101。

A.错误

B.正确

正确答案:

A

北交《数字电子技术(含实验)》在线作业二 

一、多选题(共10道试题,共40分。

1.  在下列逻辑电路中,属于组合逻辑电路的有()。

A.译码器

B.编码器

C.全加器

D.寄存器

正确答案:

ABC

2.  TTL电路在正逻辑系统中,以下各种输入中()相当于输入逻辑“1”。

A.悬空

B.通过电阻2.7kΩ接电源

C.通过电阻2.7kΩ接地

D.通过电阻510Ω接地

正确答案:

ABC

3.  时序逻辑电路可分为()时序电路。

A.触发

B.定时

C.异步

D.同步

正确答案:

CD

4.  逻辑函数的表示方法中具有唯一性的是()。

A.真值表

B.表达式

C.逻辑图

D.卡诺图

正确答案:

AD

5.  卡诺图化简画包围圈时应遵循的原则是()。

A.包围圈内的方格数必定是2n个,n等于0、1、2、3、...

B.相邻方格包括上下相邻、左右相邻和四角相邻

C.同一个方格可以被不同的包围圈重复包围,但新增包围圈中一定要有新的方格,否则该包围圈为多余

D.包围圈内的方格数要尽可能多,包围圈的数目尽可能少

正确答案:

ABCD

6.  CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。

A.微功耗

B.高速度

C.高抗干扰能力

D.电源范围宽

正确答案:

ACD

7.  构成移位寄存器可以采用的触发器为()。

A.R-S型

B.J-K型

C.主从型

D.同步型

正确答案:

ABC

8.  消除冒险竞争的方法()。

A.发现并消去互补相乘项

B.增加乘积项避免互相项相加

C.输出端并联电容器

D.输入端并联电容器

正确答案:

ABC

9.  卡诺图化简的步骤是()。

A.将逻辑函数写成最小项表达式

B.按最小项表达式填写卡诺图

C.合并最小项

D.将包围圈对于的乘积项相加

正确答案:

ABCD

10.  有()时序逻辑电路就被唯一地确定。

A.输出方程组

B.激励方程组

C.状态方程组

D.锁存方程组

正确答案:

ABC

北交《数字电子技术(含实验)》在线作业二 

二、单选题(共10道试题,共30分。

1.  常用BCD码有()。

A.奇偶校验码

B.格雷码

C.8421码

D.汉明码

正确答案:

C

2.  组合逻辑电路消除竞争冒险的方法有()。

A.修改逻辑设计

B.在输出端接入缓冲电路

C.后级加缓冲电路

D.屏蔽输入信号的尖峰干扰

正确答案:

A

3.  当A和B都是1位数时,它们只能取()和()两种值。

A.0、0

B.0、1

C.1、1

D.1、2

正确答案:

B

4.  ()是一种对脉冲电平敏感的存储单元电路。

A.寄存器

B.锁存器

C.触发器

D.定时器

正确答案:

B

5.  利用逻辑代数的基本公式,可把任一个逻辑函数化成若干个最小项之和的形式称为()。

A.最小项表达式

B.综合表达式

C.通用表达式

D.逻辑表达式

正确答案:

A

6.  8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中。

A.1

B.2

C.4

D.8

正确答案:

D

7.  完成1位二进制数相加的一种组合逻辑电路()。

A.半加器

B.全加器

C.1位加法器

D.多为加法器

正确答案:

A

8.  要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。

A.>RON

B.<ROFF

C.ROFF<RI<RON

D.>ROFF

正确答案:

C

9.  数字信号只有两个取值,故称为()。

A.二值信号

B.高低信号

C.0、1信号

D.有无信号

正确答案:

A

10.  A+BC=()。

A.A+B

B.A+C

C.(A+B)(A+C)

D.B+C

正确答案:

C

北交《数字电子技术(含实验)》在线作业二 

三、判断题(共10道试题,共30分。

1.  数字系统设计分为自下而上和自上而下的设计方法。

A.错误

B.正确

正确答案:

B

2.  八进制数(18)8比十进制(18)10小。

A.错误

B.正确

正确答案:

A

3.  十进制是以阿拉伯数字为基数的计数体制。

A.错误

B.正确

正确答案:

A

4.  竞争现象肯定会产生干扰脉冲。

A.错误

B.正确

正确答案:

A

5.  若两个函数具有不同的逻辑函数式,则两个逻辑函数必不相等。

A.错误

B.正确

正确答案:

A

6.  D码是用字母B、C、D、表示的代码。

A.错误

B.正确

正确答案:

A

7.  电路的噪声容限越大,抗干扰能力愈强。

A.错误

B.正确

正确答案:

B

8.  555定时器的仅用于信号的产生和变化。

A.错误

B.正确

正确答案:

A

9.  异或函数与同或函数在逻辑上互为反函数。

A.错误

B.正确

正确答案:

B

10.  门电路组成的多谐振荡器振荡周期与时间常数RC无关。

A.错误

B.正确

正确答案:

A

北交《数字电子技术(含实验)》在线作业二 

一、多选题(共10道试题,共40分。

1.  CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。

A.微功耗

B.高速度

C.高抗干扰能力

D.电源范围宽

正确答案:

ACD

2.  构成移位寄存器可以采用的触发器为()。

A.R-S型

B.J-K型

C.主从型

D.同步型

正确答案:

ABC

3.  下列那种是描述时序电路逻辑功能的方法()。

A.逻辑方程组

B.状态图

C.电路图

D.时序图

正确答案:

ABD

4.  TTL逻辑电路包括()。

A.非门

B.与非门

C.或非门

D.与或非门

正确答案:

ABCD

5.  分析组合逻辑电路的步骤()。

A.根据逻辑电路,从输入到输出写出各级逻辑表达式,直到写出最后输出端与输入信号的逻辑函数表达式

B.将各逻辑函数表达式化简和变换,以得到最简单的表达式

C.根据化简后逻辑表达式列出真值表

D.根据真值表和化简后的逻辑表达式对逻辑电路进行分析,最后确定其功能

正确答案:

ABCD

6.  卡诺图化简步骤是()。

A.将逻辑函数写成最小项表达式

B.按最小项表达式填写卡诺图

C.合并最小项

D.将包围圈对于的乘积项相加

正确答案:

ABCD

7.  在下列逻辑电路中,属于组合逻辑电路的有()。

A.译码器

B.编码器

C.全加器

D.寄存器

正确答案:

ABC

8.  卡诺图化简的步骤是()。

A.将逻辑函数写成最小项表达式

B.按最小项表达式填写卡诺图

C.合并最小项

D.将包围圈对于的乘积项相加

正确答案:

ABCD

9.  目前使用的两种双极型数字集成电路是()。

A.TTL

B.PLD

C.COMS

D.ECL

正确答案:

AD

10.  逻辑函数的表示方法中具有唯一性的是()。

A.真值表

B.表达式

C.逻辑图

D.卡诺图

正确答案:

AD

北交《数字电子技术(含实验)》在线作业二 

二、单选题(共10道试题,共30分。

1.  要使TTL与非门工作在转折区,可使输入端对地外接电阻RI()。

A.>RON

B.<ROFF

C.ROFF<RI<RON

D.>ROFF

正确答案:

C

2.  将(133)D转换为二进制数为()。

A.(10000101)D

B.(10100101)D

C.(11000101)D

D.(10010101)D

正确答案:

A

3.  对于TTL与非门闲置输入端的处理,不可()。

A.接电源

B.通过电阻33kΩ接电源

C.接地

D.与有用输入端并联

正确答案:

C

4.  利用逻辑代数的基本公式,可把任一个逻辑函数化成若干个最小项之和的形式称为()。

A.最小项表达式

B.综合表达式

C.通用表达式

D.逻辑表达式

正确答案:

A

5.  某通信系统每秒传输1544000位数据,传送每位数据的时间为()。

A.324ns

B.628ns

C.1256ns

D.2312ns

正确答案:

B

6.  具有译码功能的电路称为()。

A.译码器

B.编码器

C.混编器

D.显示器

正确答案:

A

7.  二、十进制码就是用()位二进制数来表示()位十进制数中的0~9这十个数码,简称BCD码。

A.4、2

B.4、1

C.2、1

D.2、2

正确答案:

B

8.  当A和B都是1位数时,它们只能取()和()两种值。

A.0、0

B.0、1

C.1、1

D.1、2

正确答案:

B

9.  常用的BCD码有()。

A.奇偶校验码

B.格雷码

C.8421码

D.汉明码

正确答案:

C

10.  为实现将JK触发器转换为D触发器,应使()。

A.J=D,K=/D

B.K=D,J=/D

C.J=K=D

D.J=K=/D

正确答案:

A

北交《数字电子技术(含实验)》在线作业二 

三、判断题(共10道试题,共30分。

1.  十进制就是以阿拉伯数字为基数的计数体制。

A.错误

B.正确

正确答案:

A

2.  555定时器的仅用于信号的产生和变化。

A.错误

B.正确

正确答案:

A

3.  0FEH是我们数制中的十六进制。

A.错误

B.正确

正确答案:

B

4.  0FEH是数制中的十六进制。

A.错误

B.正确

正确答案:

B

5.  D码就是用字母B、C、D、表示的代码。

A.错误

B.正确

正确答案:

A

6.  任意一个逻辑函数经过变化,都能表示成唯一的最小项表达式。

A.错误

B.正确

正确答案:

B

7.  ASM图中有状态框、判断框、输出框三种符号。

A.错误

B.正确

正确答案:

B

8.  8421码1001比0001大。

A.错误

B.正确

正确答案:

A

9.  用一个二进制代码表示特定含义的信息称为编码。

A.错误

B.正确

正确答案:

B

10.  计数器在数字电路中只能用于对脉冲进行计数。

A.错误

B.正确

正确答案:

A

北交《数字电子技术(含实验)》在线作业二 

一、多选题(共10道试题,共40分。

1.  逻辑代数的基本规则是()。

A.代入规则

B.反演规则

C.对偶规则

D.延展规则

正确答案:

ABC

2.  逻辑函数的表示方法中具有唯一性的是()。

A.真值表

B.表达式

C.逻辑图

D.卡诺图

正确答案:

AD

3.  构成移位寄存器可以采用的触发器为()。

A.R-S型

B.J-K型

C.主从型

D.同步型

正确答案:

ABC

4.  ()构成各种时序电路的存储单元电路。

A.寄存器

B.锁存器

C.触发器

D.定时器

正确答案:

BC

5.  分析组合逻辑电路的步骤()。

A.根据逻辑电路,从输入到输出写出各级逻辑表达式,直到写出最后输出端与输入信号的逻辑函数表达式

B.将各逻辑函数表达式化简和变换,以得到最简单的表达式

C.根据化简后逻辑表达式列出真值表

D.根据真值表和化简后的逻辑表达式对逻辑电路进行分析,最后确定其功能

正确答案:

ABCD

6.  卡诺图化简步骤是()。

A.将逻辑函数写成最小项表达式

B.按最小项表达式填写卡诺图

C.合并最小项

D.将包围圈对于的乘积项相加

正确答案:

ABCD

7.  下列触发器中,克服了空翻现象的有()。

A.边沿D触发器

B.主从RS触发器

C.同步RS触发器

D.主从JK触发器

正确答案:

ABD

8.  设计同步时序逻辑电路的一般步骤()和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。

A.建立原始状态图和原始状态表

B.状态化简

C.状态分配

D.选择出

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 表格模板 > 书信模板

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1