CMOS的制造工艺流程.docx

上传人:b****7 文档编号:23827712 上传时间:2023-05-21 格式:DOCX 页数:20 大小:690.37KB
下载 相关 举报
CMOS的制造工艺流程.docx_第1页
第1页 / 共20页
CMOS的制造工艺流程.docx_第2页
第2页 / 共20页
CMOS的制造工艺流程.docx_第3页
第3页 / 共20页
CMOS的制造工艺流程.docx_第4页
第4页 / 共20页
CMOS的制造工艺流程.docx_第5页
第5页 / 共20页
点击查看更多>>
下载资源
资源描述

CMOS的制造工艺流程.docx

《CMOS的制造工艺流程.docx》由会员分享,可在线阅读,更多相关《CMOS的制造工艺流程.docx(20页珍藏版)》请在冰豆网上搜索。

CMOS的制造工艺流程.docx

CMOS的制造工艺流程

CMOS反相器的制造工艺流程

 

 

 

院系:

交通科学与工程学院

学号:

11131066

姓名:

姬勃

2013年12月9日

摘  要:

虽然集成电路制造工艺在快速发展,但始终都是以几种主要的制造工艺为基础。

文章介绍了CMOS反相器的主要工艺流程,并对集成电路的主要制造工艺作了简要分析。

关键词:

CMOS反相器、工作原理、工艺流程

1.1CMOS反相器介绍

CMOS反相器由一个P沟道增强型MOS管和一个N沟道增强型MOS管串联组成。

通常P沟道管作为负载管,N沟道管作为输入管。

这种配置可以大幅降低功耗,因为在两种逻辑状态中,两个晶体管中的一个总是截止的。

处理速率也能得到很好的提高,因为与NMOS型和PMOS型反相器相比,CMOS反相器的电阻相对较低

1.1工作原理

  两个MOS管的开启电压VGS(th)P<0,VGS(th)N >0,通常为了保证正常工作,要求VDD>|VGS(th)P|+V GS(th)N。

若输入vI为低电平(如0V),则负载管导通,输入管截止,输出电压接近VDD。

若输入vI为高电平(如VDD),则输入管导通,负载管截止,输出电压接近0V。

  综上所述,当vI为低电平时vo为高电平;vI为高电平时vo为低电平,电路实现了非逻辑运算,是非门——反相器。

 

1.1CMOS的制造流程

CMOS是集成电路的最基本单元,它的制作流程可分为前段和后段,前段流程主要完成元件的制作,包括组件隔离区的形成、阱的植入、栅极的制成、LDD的植入、源极和漏极的制成。

后段流程主要完成元件之间的互连,包括第一层金属的制成、第二层金属的制成、保护层和焊垫的制成。

以0.25微米制程为例,具体分为以下步骤。

1.1.1组件隔离区的形成

1.初始清洗初始清洗就是将晶圆放入清洗槽中,利用化学或物理的方法将在晶圆表面的

尘粒,或杂质去除,防止这些杂质尘粒,对后续的制程造成影响,使得组件无法

正常工作。

表2.1是半导体制程中所用到的标准清洗步骤。

表2.1半导体制程中所用到的标准清洗步骤

步骤

化学溶剂

清洗温度

清除之污染物

1

H2SO4+H2O2(4:

1)

120℃

有机污染物

2

D.IWater

室温

洗清

3

NH4OH+H2O2+H2O

80-90℃

微尘

4

D.IWater

室温

洗清

5

HCL+H2O2+H2O(1:

1:

5)

80-90℃

金属离子

6

D.IWater

室温

洗清

7

HF+H2O(1:

50)

室温

原生氧化层

8

D.IWater

室温

洗清

2.前置氧化

图2.2为前置氧化示意图。

先长一层薄薄的二氧化硅,目的是为了降低后续制程中的应力,因为要在晶圆的表面形成一层厚的氮化硅,而氮化硅具有很强的应力,会影响晶圆表面的结构,因此在这一层氮化硅及硅晶圆之间,加入一层二氧化硅减缓氮化硅的应力,因为氮化硅具有拉力而二氧化硅具有张力,因此加入一层二氧化硅可以平衡掉硅晶圆表面的应力。

 

图2.2前置氧化

3.沉积氮化硅

图2.3为沉积氮化硅示意图。

利用PECVD的技术沉积氮化硅,用来隔绝氧气与硅的接触,以定义出组件隔离的区域,使不被氮化硅所覆盖的区域,被氧化而形成组件隔离区。

离子布植--离子布植是将所需的注入元素(如砷)电离成正离子,并使其获得所需的能量,以很快的速度射入硅芯片的技术。

而这个固体材料主要是由原子核和电子组成的。

 

图2.3沉积氮化硅

4.组件隔离区的光罩形成图2.4是组件隔离区的光罩形成示意图,利用微影的技术,上光阻,将要氧

化绝缘的区域的光阻去除,而定义出组件隔离区。

 

图2.4组件隔离区的光罩形成

5.氮化硅的蚀刻图2.5是氮化硅的蚀刻示意图,将需要氧化区域的氮化硅利用活性离子蚀刻

法去除。

接着再将光阻去除。

 

图2.5氮化硅的蚀刻

6.元件隔离区的氧化图2.6是元件隔离区的氧化示意图,利用氧化技术,在组件隔离区长成一层

厚厚的二氧化硅,形成组件的隔离区。

注:

氧化--二氧化硅(SiO2)的制作方法有:

1.热氧化法;2.沉积法;3.阳极氧

化法;4.氧离子注入氧化法。

其中较常用的热氧化法又可分为1.干氧化法;2.

湿氧化法;3.纯水氧化法;4.掺氯氧化法。

而湿氧化法又有普通湿氧氧化法及氢氧合成湿氧化法。

 

图2.6元件隔离区的氧化

7.去除氮化硅图2.7是去除氮化硅示意图,利用活性离子蚀刻技术将氮化硅去除。

 

图2.7去除氮化硅

1.1.2阱的植入

1.N型阱的形成

图2.8是N型阱的形成示意图,将光阻涂在芯片上之后,利用微影技术,将所要形成的N型阱区域的图形定义出来,即将所要定义的N型阱区域的光阻去除掉。

利用离子布植的技术,将磷打入晶圆中,形成N型阱。

 

图2.8N型阱的形成

2.P型阱的形成

图2.9是P型阱的形成示意图,将光阻涂在芯片上之后,利用微影技术,将所要形成的P型阱区域的图形定义出来,即将所要定义的P型阱区域的光阻去除掉。

利用离子布植的技术,将硼打入晶圆中,形成P型阱。

接着再利用有机溶剂将光阻去除。

 

图2.9P型阱的形成

3.退火及氧化层的形成图2.10是退火及氧化层的形成示意图,离子布植之后会严重地破坏了晶格

的完整性。

所以,掺杂离子布植之后的晶圆必须经过合理的退火。

退火就是利用各种形式的能量转换产生热量来消除晶圆中晶格缺陷和内应力,以恢复晶格的完整性。

同时使使注入杂质原子进入到替代位置而有效的活化加入的杂质。

 

图2.10退火及氧化层的形成

4.去除二氧化硅图2.11是去除二氧化硅示意图,利用湿式蚀刻的方法将芯片表面的二氧化

硅予以去除。

 

图2.11去除二氧化硅

1.1.3栅极的制成

1.栅极(gate)氧化层的形成

图2.12是栅极(gate)氧化层的形成示意图,利用热氧化形成良好品质的二氧化硅,作为栅极的氧化层,此道步骤为制作CMOS的关键步骤。

 

图2.12栅极(gate)氧化层的形成

2.多晶硅的沉积

图2.13是多晶硅的沉积示意图,利用LPCVD的技术沉积多晶硅在晶圆表面,以达到在闸极的区域有好的电性接触点。

注:

LPCVD--低压化学气相沉积。

低压化学气相沉积是在炉管中完成的,是将气体反应物通入炉管中,加以反应形成所需的物质在芯片上。

 

图2.13多晶硅的沉积

3.栅极光罩的形成图2.14是栅极光罩的形成示意图,先上光阻,再利用微影技术将栅极的区域

定义出来。

 

图2.14栅极光罩的形成

4.活性离子蚀刻图2.15是活性离子蚀刻示意图,利用活性离子蚀刻将栅极区域以外,再用

LPCVD所成长的多晶硅及在形成栅极时所生长的二氧化硅给蚀刻。

 

图2.15活性离子蚀刻

5.热氧化

图2.16是热氧化示意图,利用氧化技术,在晶圆表面形成一层氧化层。

 

图2.16热氧化

1.1.4LDD的植入

1.NLDD植入

图2.17是NLDD植入示意图。

首先上光阻,利用微影技术将NMOS的源极及漏极区域的光罩形成之后,在NMOS的源极和漏极(sourceanddrain)植入一层很薄的LDD,然后去光阻。

注:

在次微米MOS中要用低掺杂漏极(LDD)来抑制热载流子效应.,因为热载流子效应会导致元件劣化且影响晶片的可靠度。

LDD为高浓度的sourceanddrain提供了一个扩散缓冲层,抑制了热载流子效应。

 

图2.17NLDD植入

3.PLDD植入

图2.18是PLDD植入示意图,首先上光阻,利用微影技术将PMOS的源极

及漏极区域的光罩形成之后,.在PMOS的源极和漏极同样植入一层很薄的LDD,然后去光阻。

 

图2.18PLDD植入

1.1.5源极及漏极的形成

1.沉积氮化硅图2.19是沉积氮化硅示意图,用化学气相沉积方法沉积一层氮化硅。

 

图2.19沉积氮化硅

2.蚀刻氮化硅图2.20是蚀刻氮化硅示意图,蚀刻掉氮化硅,但会在侧壁留下一些残余物,

被称为spacer。

 

图2.20蚀刻氮化硅

3.NMOS的源极及漏极区域制成

图2.21是NMOS的源极及漏极区域制成示意图,首先上光阻,利用微影技术

将NMOS的源极及漏极区域的光罩形成之后,再利用离子布植技术将砷元素打入源极及漏极的区域,接着做退火的处理

 

图2.21NMOS的源极及漏极区域制成

4.PMOS的源极及漏极的制成

图2.22是PMOS的源极及漏极的制成示意图,首先利用微影技术将PMOS的源极及漏极区域的光罩形成(p-channelSource/DrainMask)之后,再利用离子布植的技术将硼元素打入源极及漏极的区域。

 

图2.22PMOS的源极及漏极的制成

5.沉积Ti并形成TiSi2

图2.23是沉积Ti并形成TiSi2示意图,Ti在高温下与Si反应生成TiSi2。

 

图2.23沉积Ti并形成TiSi2

6.Ti的蚀刻

图2.24是Ti的蚀刻示意图,把栅极侧壁的Ti蚀刻掉。

 

图2.24Ti的蚀刻

1.1.6第一层互连的制作

1.沉积含硼磷的氧化层(BPSG)

图2.25是沉积含硼磷的氧化层(BPSG)示意图,由于加入硼磷的氧化层熔点会比较低,当其加热后会有些微流动的性质,所以可以利用其来做初级平坦化。

 

图2.25沉积含硼磷的氧化层(BPSG)

2.第一层接触金属之接触洞之形成

图2.26是第一层接触金属之接触洞之形成示意图,上光阻之后,利用微影技术将第一层接触金属的光罩形成。

再利用活性离子蚀刻将接触点上的材料去掉(ContactRIEEtch),去掉光阻,再将晶圆放置于加热炉管中,升高温度,使ASG产生些微的流动,即初级平坦化。

图2.26第一层接触金属之接触洞之形成

3.形成TiN层

图2.27是形成TiN层示意图,利用溅镀的技术,溅镀上一层TiN。

 

图2.27形成TiN层

4.沉积钨

图2.28是沉积钨示意图,沉积钨并添满接触洞,然后用CMP(化学机械研磨)的方法去掉表面的钨。

 

图2.28沉积钨

5.第一层金属的制成

图2.29是第一层金属的制成示意图,利用溅镀的技术,溅镀上一层铝金属。

但在铝的上下表面也要做Ti/TiN层。

图2.29第一层金属的制成

6.第一层金属的蚀刻

图2.30是第一层金属的蚀刻示意图,利用微影技术,定义出第一层金属的光罩。

接着将铝金属利用化学蚀刻的技术,将不要的部份去除。

 

图2.30第一层金属的蚀刻

1.1.6第二层互连的制成

1.沉积第一层介电膜(IMD1)

图2.31是沉积IMD1示意图,沉积一层介电膜(IMD)主要成分是硅玻璃。

然后用化学机械研磨的方法做表面平坦化处理。

 

图2.31沉积IMD1

2.第二层接触金属连接线形成图2.32是第二层接触金属的连接线的形成示意图,利用微影技术将第二层

接触金属的图形制造出来,再利用活性离子蚀刻法来做接触点的蚀刻(ContactEtch)。

之后去掉光阻。

然后沉积钨并添满接触洞,用CMP(化学机械研磨)的方法去掉表面的钨。

 

图2.32第二层接触金属的连接线的形成

 

3.第二层金属的制成

图2.33是第二层金属的制成示意图,先将第二层金属沉积(2ndMetalDeposition)上去,接着利用微影技术将第二层金属的光罩形成(2ndMetalMasking),接着将铝金属蚀刻(AluminumEtch)。

 

图2.33第二层金属的制成

1.1.7保护层与焊垫的制成

 

1.保护氧化层和氮化硅的沉积

图2.34是保护氧化层和氮化硅的沉积示意图,接着利用PECVD沉积保护的氧化层。

再利用PECVD沉积氮化硅,形成保护层。

 

图2.34保护氧化层和氮化硅的沉积

 

2.焊垫的制成

图2.35是焊垫的制成示意图,将所需要和外界做接触的地方,利用微影技术将光罩图形形成(PadMasking)在晶圆表面。

利用活性离子蚀刻法,将接线金属平台上的保护层去除(PadEtch)。

 

图2.35焊垫的制成

3.组件退火处理

组件退火处理的目的是让组件的金属接点接触的更好,至此一个CMOS晶体管完成。

经过上述各道工艺,可以得到如图2.36a所示的实物图,图2.36b则是封装后的芯片截面图。

 

(a)(b)

图2.36制成后的芯片图

(a)芯片实物图(b)芯片截面

 

THANKS!

!

!

 

致力为企业和个人提供合同协议,策划案计划书,学习课件等等

打造全网一站式需求

欢迎您的下载,资料仅供参考

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 成人教育 > 成考

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1