数字集成电路报告.docx

上传人:b****7 文档编号:23493169 上传时间:2023-05-17 格式:DOCX 页数:3 大小:57.91KB
下载 相关 举报
数字集成电路报告.docx_第1页
第1页 / 共3页
数字集成电路报告.docx_第2页
第2页 / 共3页
数字集成电路报告.docx_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
下载资源
资源描述

数字集成电路报告.docx

《数字集成电路报告.docx》由会员分享,可在线阅读,更多相关《数字集成电路报告.docx(3页珍藏版)》请在冰豆网上搜索。

数字集成电路报告.docx

数字集成电路报告

数字集成电路设计实验报告

 

 

数字集成电路设计实验指导

该实验分为三个阶段:

阶段一、行为设计和行为仿真(HDL)

实验1:

用数字集成电路设计方法设计一个带有异步清零端的四位2进制计数器

任务:

设计该四位2进制计数器的verilog源程序并进行功能仿真,要求有编写好的源程序及仿真波形图。

可使用QuartusII或Cadence设计软件进行设计。

实验准备:

1、选择开始>程序>Altera>QuartusII8.0,运行QuartusII软件。

2、选择ProjectWizard,新建一个工程。

3、在Introduction中点击next。

4、指定工作目录。

5、指定工程和顶层设计实体名称。

6、点击2次next。

7、选择FPGA器件:

选择CycloneII,在Speed选项中选择8,并在Availabledevice列表框中选择EP2C35F672C8,并点击next。

8、点击Next,出现EDA工具设置选项。

不选用第三方工具,照图设置,点击Next后,再点击Finish,工程文件建立结束。

9、点击,新建一个HDL文件。

10、按照设计要求,在新建的HDL文件中编写程序。

源程序:

modulec4(clk,clr,out);

inputclk,clr;

outputreg[3:

0]out;

always@(posedgeclk)

begin

if(clr)out=0;

elseif(out<16)out=out+1;elseout=0;

end

endmodule

如图:

11、代码书写结束后,选择Processing>StartCompilation对编写的代码进行编译,直到编译通过。

12、编译通过后,选择,在弹出的对话框中选择VectorWaveformFile,并点击OK,建立一个波形文件。

点击,在弹出的对话框中点击OK即可。

13、在波形文件中点击鼠标右键,选择InsertNodeorBus,在弹出的对话框中点击NodeFinder,在新弹出的对话框中的Filter中选择Pins:

all,然后点击List,这样在NodesFounder区域就会出现先前HDL文件中定义的输入、输出端口,然后再点击>>,选择OK即可,然后在InsertNodeorBus对话框中也选择OK。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 经管营销 > 经济市场

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1