福师1208考试批次《计算机组成原理》复习题及参考答案.docx

上传人:b****2 文档编号:2308258 上传时间:2022-10-28 格式:DOCX 页数:11 大小:72.60KB
下载 相关 举报
福师1208考试批次《计算机组成原理》复习题及参考答案.docx_第1页
第1页 / 共11页
福师1208考试批次《计算机组成原理》复习题及参考答案.docx_第2页
第2页 / 共11页
福师1208考试批次《计算机组成原理》复习题及参考答案.docx_第3页
第3页 / 共11页
福师1208考试批次《计算机组成原理》复习题及参考答案.docx_第4页
第4页 / 共11页
福师1208考试批次《计算机组成原理》复习题及参考答案.docx_第5页
第5页 / 共11页
点击查看更多>>
下载资源
资源描述

福师1208考试批次《计算机组成原理》复习题及参考答案.docx

《福师1208考试批次《计算机组成原理》复习题及参考答案.docx》由会员分享,可在线阅读,更多相关《福师1208考试批次《计算机组成原理》复习题及参考答案.docx(11页珍藏版)》请在冰豆网上搜索。

福师1208考试批次《计算机组成原理》复习题及参考答案.docx

福师1208考试批次《计算机组成原理》复习题及参考答案

福师1208考试批次《计算机组成原理》复习题及参考答案

福师1203考试批次《计算机组成原理》复习题及参考答案一

注:

考试时间为100分钟

一、单项选择题(每小题2分,共20分)

1、CRT的分辨率为1024×1024像数,像数的颜色数为256,则刷新存储器容量是(c)

A.512KBB.1MBC.256MBD.8MB

2、将有关数据加以分类、统计、分析,以取得有价值的信息,我们称其为(a)。

A.数据处理B.辅助设计C.实时控制D.数值计算

3、现代计算机的运算器一般通过总线结构来组织,在下面的总线结构运算器中,单总线结构的操作速度最慢,而(d)的操作速度最快。

A.双总线结构B.多总线结构

C.单总线结构D.三总线结构

4、虚拟存储器是建立在多层次存储结构上,用来解决(c)的问题。

A.存储B.外存C.主存容量不足D.外存容量不足

5、浮点数的表示范围和精度取决于(a)

A.阶码的位数和尾数的位数

B.阶码的位数和尾数采用的编码

C.阶码采用的编码和尾数采用的编码

D.阶码采用的编码和尾数的位数

6、某单片机的系统程序,不允许用户在执行时改变,则可以选用(d)作为存储芯片。

A.SRAM

B.cache

C.辅助存储器

D.闪速存储器

7、设变址寄存器为X,形式地址为D,(X)表示寄存器X的内容,这种寻址方式的有效地址为(c)。

A.EA=(X)+(D)

B.EA=((X)+(D))

C.EA=(X)+D

D.EA=((X)+D)

8、下述I/O控制方式中,主要由程序实现的是(c)。

A.PPU(外围处理机)方式

B.通道方式

C.中断方式

D.DMA方式

9、系统总线中地址线的功能是(c)。

A.用于选择主存单元地址

B.用于选择进行信息传输的设备

C.用于指定主存和I/O设备接口电路的地址

D.用于选择外存地址

10、多处理机实现(c)级的并行。

A.指令

B.任务或过程

C.作业或程序

4、

5、请说明程序查询方式与中断方式各自的特点。

答:

程序查询方式,数据在CPU和外围设备之间的传送完全靠计算机程序控制,优点是硬件结构比较简单,缺点是CPU效率低,中断方式是外围设备用来“主动”通知CPU,准备输入输出的一种方法,它节省了CPU时间,但硬件结构相对复杂一些

6、提高存储器速度可采用哪些措施,请说出至少五种措施。

答:

措施有:

(1)采用高速器件;

(2)采用cache(高速缓冲存储器);(3)采用多体交叉存储器;(4)采用双端口存储器;(5)加长存储器的字长

6、存储器容量为32字,字长64位,模块数m=8,用交叉方式进行组织。

存储周期T=200ns,数据总线宽度为64位,总线传输周期τ=50ns。

问该存储器的带宽是多少?

解:

连续读出m=8个字的信息量是:

q=64位×8=512位连续读出8个字所需的时间是:

t=T+(m–1)τ=200+7×50=5.5×10-7s交叉存储器的带宽是:

W=q/t=512/(5.5×10-7s)≈93×107位/s

五、计算题(10分)

设机器字长为8位(含1位符号位),用补码运算规则计算:

 A=19/32,B=-17/128,求A-B

A=19/32=(0.1001100)2B=-17/128=(-0.0010001)2[A]补=0.1001100[B]补=1.1101111[-B]补=0.0010001[A-B]补=0.1001100+0.00100010.1011101——无溢出A-B=(0.1011101)2=93/128

六、设计题(10分)

已知指令字长为16位,每个地址码为4位,采用扩展操作码的方式,设计15条三地址指令、15条二地址指令、15条一地址指令、16条零地址指令,画出扩展图和指令译码逻辑。

0000A1A2~1110A1A2二地址指令A1A2是地址

11110000A1~11111110A1一地址指令

111111110000X~111111111111X零地址指令

福师1203考试批次《计算机组成原理》复习题及参考答案二

一、单项选择题(每小题2分,共20分)

1、计算机的存储器系统是指(D)。

A.RAM存储器

B.ROM存储器

C.主存储器

D.主存储器和外存储器

2、虚拟存储器是建立在多层次存储结构上,用来解决(C)的问题。

A.存储B.外存C.主存容量不足D.外存容量不足

3、微程序放在(B)中。

A.RAMB.控制存储器C.指令寄存器D.内存储器

4.下列数中最小的数是(A)。

A.(50)8B.(100010)BCDC.(625)16D.(100101)2

5.多处理机的体系结构属于(B)计算机。

A.SISDB.MIMDC.SIMDD.MISD

6.字长32位,其中1位符号位,31位表示尾数。

若用定点小数表示,则最大正小数为(B)。

A.+(1–2-32)B.+(1–2-31)

C.2-32D.2-31

7.存储器是计算机系统中的记忆设备,它主要用来(C)。

A.存放数据B.存放程序C.存放数据和程序D.存放微程序

8.CPU中的译码器主要用于(D)。

A.地址译码;B.选择多路数据至ALU;

C.数据译码。

D.指令译码;

9.在以下描述的流水CPU基本概念中,正确的表述是(C)。

A.流水CPU是以空间并行性为原理构造的处理器

B.流水CPU一定是多媒体CPU

C.流水CPU是以时间并行性为原理构造的处理器

D.流水CPU一定是RISC机器

10.串行I/O标准接口IEEE1394的高速特性适合于新型高速硬盘和多媒体数据传送,的数据传送率不可以是(C)。

A.100兆位/秒B.200兆位/秒C.300兆位/秒D.400兆位/秒

二、改错题(针对各小题的题意,改正其结论中错误或补充其不足。

每小题2分,共10分)

1、加法器是构成运算器的基本部件,为提高运算速度,运算器一般采用串行加法器。

考核知识点:

数的加减法器件,参见P241。

2、为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,不用进行现场保护操作。

必须进行现场保护操作

3、对于浮点数,当字长一定时,分给浮点数的尾数越少,则表示数的范围越大。

4、表示精度越大

4、加权BCD码没有确定的位权值,因此不以按位权展开求它们所代表的十进制。

无权BCD码没有确定的位权值,因此不以按位权展开求它们所代表的十进制

5、计算机只能处理数字信息。

没错。

一切资料包括图形文字等等需要通过数字化处理后,才能够通过计算机运算

三、名词解释(每题4分,共20分)

1、溢出溢出是黑客利用操作系统的漏洞,专门开发了一种程序,加相应的参数运行后,就可以得到你电脑具有管理员资格的控制权,你在你自己电脑上能够运行的东西他可以全部做到,等于你的电脑就是他的了。

2.溢出是程序设计者设计时的不足所带来的错误

2、相联存储器关联存储器,也称为按内容访问存储器,它是一种不根据地址而是根据存储内容来进行存取的存储器,可以实现快速地查找快表

3、局部性CPU访问存储器时,无论是存取指令还是存取数据,所访问的存储单元都趋于聚集在一个较小的连续区域中。

4、存储器是计算机系统中的记忆设备,用来存放程序和数据。

5、垂直型微指令垂直型微指令微指令中设置微操作码字段,采用微操作码编译法,由微操作码规定微指令的功能,称为垂直型微指令。

四、简答题(每题5分,共30分)

1、举出CPU中6个主要寄存器的名称及功能。

(1)指令寄存器(IR):

用来保存当前正在执行的一条指令。

  

(2)程序计数器(PC):

用来确定下一条指令的地址。

  (3)地址寄存器(AR):

用来保存当前CPU所访问的内存单元的地址。

  (4)缓冲寄存器(DR):

  <1>作为CPU和内存、外部设备之间信息传送的中转站。

  <2>补偿CPU和内存、外围设备之间在操作速度上的差别。

  <3>在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。

   (5)通用寄存器(AC):

当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算时,为ALU提供一个工作区。

  (6)状态条件寄存器:

保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。

除此之外,还保存中断和系统工作状态等信息,以便使CPU和系统能及时了解机器运行状态和程序运行状态。

2、何谓“总线仲裁”?

一般采用何种策略进行仲裁,简要说明它们的应用环境。

连接到总线上的功能模块有主动,被动两种形态。

主方可以启动一个总线周期,而从方只能响应主方的请求。

每次总线操作,只能有一个主方占用总线控制权,但可以同一时间里有一个或多个从方。

除cpu模块外,I/O功能模块也可以提出总线请求,为了解决多个设备同时竞争总线控制权,必须具有总线仲裁部件,以某种方式选择其中一个主设备作为总线的下一次主方。

一般说,采用优先级或公平策略进行仲裁。

在多处理器系统中,对cpu模块的总线请求采用公平原则处理,对I/O模块的总线请求采用优先级策略。

3、何谓CRT的显示分辨率、灰度级?

分辨率是指显示器所能表示的像素个数。

像素越密,分辨率越高,图像越清晰。

分辨率取决于显像管荧光粉的粒度、荧光屏的尺寸和CRT电子束的聚焦能力。

同时刷新存储器要有与显示像素数相对应的存储空间,用来存储每个像素的信息。

  灰度级是指黑白显示器中所显示的像素点的亮暗差别,在彩色显示器中则表现为颜色的不同。

灰度级越多,图像层次越清楚逼真。

4、CPU响应中断应具备哪些条件?

(1)在CPU内部设置的中断允许触发器必须是开放的。

  

(2)外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。

  (3)外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至CPU。

  (4)当上述三个条件具备时,CPU在现行指令结束的最后一个状态周期响应中断。

5、说明总线结构对计算机系统性能的影响。

1)最大存储容量

  单总线系统中,最大内存容量必须小于由计算机字长所决定的可能的地址总线。

  双总线系统中,存储容量不会受到外围设备数量的影响

  

(2)指令系统

  双总线系统,必须有专门的I/O指令系统

  单总线系统,访问内存和I/O使用相同指令

  (3)吞吐量

  总线数量越多,吞吐能力越大

6、计算机要完成的基本功能有哪些?

数据处理和数据共享

五、计算题(10分)

1、已知x=-0.01111,y=+0.11001,

求[x]补,[-x]补,[y]补,[-y]补,x+y=?

,x–y=?

[x]补=10+x=1.10000

[-x]补=0.01111

[y]补=0.1101

[-y]=1.00110

x+y=1.01111+0.11001=0.01000

x-y=1.01111+1.11001=1.01000

六、设计题(10分)

用16K*8位的DRAM芯片构成64K*32位存储器,要求:

(1)画出该存储器的组成逻辑框图。

(2)设存储器读/写周期为0.5μs,CPU在1μs内至少要访问一次。

试问采用哪种刷新方式比较合理?

两次刷新的最大时间

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 人文社科 > 法律资料

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1