微处理器及嵌入式技术参考试题Word下载.docx

上传人:b****7 文档编号:22383190 上传时间:2023-02-03 格式:DOCX 页数:32 大小:135.19KB
下载 相关 举报
微处理器及嵌入式技术参考试题Word下载.docx_第1页
第1页 / 共32页
微处理器及嵌入式技术参考试题Word下载.docx_第2页
第2页 / 共32页
微处理器及嵌入式技术参考试题Word下载.docx_第3页
第3页 / 共32页
微处理器及嵌入式技术参考试题Word下载.docx_第4页
第4页 / 共32页
微处理器及嵌入式技术参考试题Word下载.docx_第5页
第5页 / 共32页
点击查看更多>>
下载资源
资源描述

微处理器及嵌入式技术参考试题Word下载.docx

《微处理器及嵌入式技术参考试题Word下载.docx》由会员分享,可在线阅读,更多相关《微处理器及嵌入式技术参考试题Word下载.docx(32页珍藏版)》请在冰豆网上搜索。

微处理器及嵌入式技术参考试题Word下载.docx

24

25

26

27

28

29

30

31

32

33

34

35

二、填空

1.①82②82③52④R

2.计算机运行速度

3.①先进后出②先进先出

4.①需要进行的操作②寻找操作数的方式

5.①中断产生时CPU内部寄存器的状态②中断返回的程序地址

6.为存储电容补充电荷

7.①重复②共享(可交换顺序)

8.①8②4③2

④0000~03FFH,0400H~07FFH,0800~0BFFH,0C00H~0FFFH

⑤10⑥2

9.①1.78②22.47③5.762

10.①随机逻辑②微码③流水线

11.虚拟地址空间与物理地址空间

12.①0②1③高阻④隔离总线,增强驱动(前三个可交换顺序)

13.248

14.合理地控制和管理系统中主设备的总线请求,以避免总线冲突

15.①数据依赖②控制依赖③资源冲突(可交换顺序)

16.32

17.①7A②偶

18.①检错重发ARQ②前向纠错FEC③混合纠错HEC

19.①非流水线执行时间相对流水线执行时间之比②4

一、选择

1.8位二进制补码定点整数能表示的数值范围是( 

 

)。

A、-128~+127B、-127~+127C、0~+127D、0~+255

2.无符号二进制数左移一位,则数值( 

A、增大一倍B、减小一倍C、增大10倍D、不变

3.执行两个补码数的减法时,对产生溢出的正确叙述为()。

A、结果的最高位有借位则产生溢出

B、结果的符号位为0则产生溢出

C、结果的符号位为1则产生溢出

D、结果与被减数的符号位相反,但与减数的符号位相同,则溢出

4.遵循“程序存储与控制原理”的计算机属于(①)机。

按其思想,计算机将要执行的程序(包括代码和数据)应安排在计算机的(②)部件中。

1A、冯.诺依曼B、图灵C、规约D、数据流

②A、硬盘B、内存C、寄存器D、端口

5.以下对于RISC机器来说正确的是()。

A、指令编码不等长B、寻址方式多

C、不能访问存储器D、运算类指令只使用寄存器

6.某微处理器的结构之所以称为超标量结构,是因为该微处理器()。

A、不仅能进行32位运算,也能进行64位运算

B、内部含有多条指令流水线和多个执行部件

C、数据传输速度很快,每个总线周期最高能传送4个64位数据

D、芯片内部集成的晶体管数超过100万个,功耗很大

7.微处理器地址总线宽度为32位,则其内部数据总线的宽度()。

A、16位B、32位C、64位D、与地址总线没有必然联系

8.下面关于Cache的描述中正确的是()。

A、Cache中存放的是主存储器中一部分信息的映像

B、用户可以直接访问Cache

C、片内Cache要比二级Cache的容量大得多

D、二级Cache要比片内Cache的速度快得多

9.通常把用符号表示计算机指令的语言称为(①),计算机能真正执行的是(②)。

A、机器语言B、汇编语言C、高级语言D、仿真语言

10.计算机系统中的四级存储器,其存取速度从高到低的顺序是()。

A、主存储器,Cache,寄存器,辅存B、快存,主存储器,寄存器,辅存

C、寄存器,Cache,主存储器,辅存D、寄存器,主存储器,Cache,辅存

11.计算机通常用MB(兆字节)作为主存容量的计量单位,这里1MB等于()字节。

A、210B、220C、230D、106

12.程序计数器PC通常用于存放( 

A、数据B、指令C、正在执行的指令地址D、待取指的指令地址

13.微处理器内部标志寄存器的主要作用是()。

A、检查当前指令执行的正确与否B、纠正当前指令执行的结果

C、产生影响或控制某些后续指令所需的标志D、决定CPU是否继续工作

14.指令寻址方式通常是指寻找()的方式。

A、操作码B、操作数C、I/O端口D、内存单元

15.以下主存设计中属于计算机系统结构考虑的是()。

A、采用MOS还是TTLB、采用单体还是多体交叉

C、容量和编址方式D、频宽

16.总线是一种(①),由系统中各部件所共享,在(②)的控制之下将信息准确地传送给(③)。

A、公共信号通道B、专用地信号连线C、主设备D、中断源E、从设备F、信号源

17.在外设接口中,状态寄存器的作用是存放( 

 

A、CPU给外设的命令B、外设给CPU的命令

C、外设的工作状态D、CPU的工作状态

18.为提高主存的访存速度和性价比,应()。

A、引入cache存储器B、直接提高主存速度

C、引入虚拟存储器D、主存采用多体结构

19.下面关于总线的叙述中,错误的是()。

A、总线位宽指的是总线能同时传送的最大数据位数

B、总线标准是指总线传送信息时应遵守的一些协议与规范

C、PCI总线不支持突发成组传送

D、总线带宽是指单位时间内总线上可传送的最大数据量

20.计算机系统中,一个外设的接口至少应具备一个(①)端口,最多可以有(②)个端口。

1A、数据B、状态C、控制D、其他

②A、1B、3C、6D、不定

21.若定时/计数器8253某通道的输入时钟为1MHz,则该通道在BCD码计数方式下的最大定时时间为()毫秒。

A、1B、10C、100D、1000

22.下列各种方式的数据传输过程中,无需CPU执行指令的方式是()传输。

A、无条件B、查询C、DMAD、中断

23.74138译码器通常用于产生片选信号,其译码输入端应与系统的()总线相连。

A、地址B、数据C、控制D、串行

24.按总线共享原则,为避免信号逻辑的混乱和器件的损坏,()一个以上的输出引脚共享一条信号线。

A、禁止B、允许C、当引脚较少时允许D、当输出引脚有三态功能时允许

25.构造一个40键的矩阵键盘,最少需要()条I/O线。

A、12B、14C、20D、40

26.通常寄存器直接寻址方式下的操作数就在()中。

A、指定寄存器B、寄存器所指的存储单元C、栈顶单元D、栈底单元

27.计算机系统中,给1个输入数据端口和1个输出数据端口分配同一个地址后()。

A、在输出时会出现问题B、在输入时会出现问题

C、不会出现问题D、根本不能用

28.下图所示半导体存储芯片的容量为()。

A、1K×

4B、1K×

8C、2K×

4D、2K×

29.设异步串行接口电路中波特率因子为64,则接收端在确定起始位后应每隔()个时钟周期对串行数据接收线采样一次。

A、8B、16C、32D、64

30.CPU对存储器或I/O端口完成一次读/写操作所需的时间称为一个()。

A、指令周期B、总线周期C、时钟周期D、传输周期

31.某显示器最高分辨率为1024×

768、24位真彩,其所需最小缓存是()。

A、1MBB、2MBC、3MBD、4MB

32.与存储器映像编制方式相比,I/O端口的独立编址方式具有()特点。

A、地址码较长B、需专用的I/O命令

C、只需存储器存取指令D、译码电路较简单

33.计算机系统中软硬件在逻辑上是等效的,提高软件功能实现的比例将会()。

A、提高解题速度B、提高系统灵活性C、增加成本D、减少所需存储容量

34.计算机系统中,中断向量通常是指()。

A、中断服务程序的入口地址B、中断的优先级

C、中断发生的先后顺序D、中断的类型编号

35.以下对动态RAM描述正确的是()。

A、速度高于静态RAMB、不需要刷新电路

C、集成度高于静态RAMD、一般用于存放程序代码

二、填空

1.某字节变量的值为52H。

若其为无符号数,则表示十进制数(①);

若视其为二进制补码,则表示十进制数(②);

若视其为压缩BCD码,则对应于十进制数(③);

若视其为ASCII码,则表示字符(④)。

2.MIPS(每秒百万条指令)是用来描述()的单位。

3.堆栈是按(①)原则读写的一段存储区域,而队列的读写原则是(②)。

4.计算机机器指令由指令码和地址码两部分组成,其中前者表示(①),后者表示(②)。

5.CPU响应中断时需要保护“现场”和“断点”,这里的“现场”指(①),“断点”指(②)。

6.动态存储器DRAM刷新的实质是()。

7.在相同的器件技术水平上,可通过时间重叠、资源(①)和资源(②)等有效途径开发并行性以提高计算机性能。

8.若利用Intel2114(1K×

4bit)组建容量为4KB的RAM存储系统,则共需要(①)片2114,这些2114应分成(②)组,每组(③)片。

若该存储系统的首地址为0000H,则各组存储芯片的地址范围分别为(④)。

若系统共有12条地址总线,则其中(⑤)条地址线用于2114的片内译码,(⑥)条用于片选译码。

9.一台40M的计算机执行标准测试程序的结果如下,该计算机的CPI为(①)、MIPS为(②)、程序执行时间为(③)ms。

指令类型

指令执行数量

平均执行周期数

数据传送

75000

整数

45000

浮点

8000

4

分支

1500

10.微处理器的体系结构可以分为(①)、(②)、(③)等几种。

11.地址映射是指建立()的对应关系。

12.三态电路的“三态”指其具有(①)、(②)和(③)三种状态。

通常输入接口电路中采用三态缓冲器的原因是(④)。

13.可编程定时/计数器8253有3个独立的16位减法计数通道。

若输入时钟周期为T,则一片8253可实现的最大定时时间为()。

14.总线仲裁的目的是()。

15.引起流水线中断的原因包括(①)、(②)和(③)。

16.设某32位总线的时钟频率为16MHz,若每2个时钟周期完成一次数据传送,则该总线的带宽为()MByte/s。

17.下图所示为串行异步通信中传送某字符的基波波形。

该字符所传送的数据值为(①)H;

采用的是(②)(奇或偶)校验。

D7

D6

D5

D4

D3

D2

D1

D0

18.常用的差错控制方式有(①)、(②)、(③)等几种。

19.流水线的加速比指(①)。

若一台非流水型机器的时钟周期是10纳秒,ALU操作和分支操作需要4个时钟周期,存储器操作需要五个时钟周期,以上操作的比例相应为40%,20%,40%。

假设由于存在时钟偏移和启动时间,一台流水型机器的时钟周期增加了1纳秒,忽略延迟的影响,则该流水线的加速比是(②)。

三、分析设计

1.某系统并行总线上时序控制方式如下图所示。

1该系统采用的是哪种总线时序控制方式?

2试比较该总线同步方式与其它常用总线时序控制方式的优缺点。

2.某系统利用8255A控制并行打印机的接口电路及工作时序如下所示。

请问:

a)该8255A的A、B、C口及控制寄存器的端口地址分别是多少?

(注:

74LS138的C脚为地址编码输入的高位,A脚为低位。

b)给出8255的方式控制字。

c)若要求采用查询方式将存放在内存BUF缓冲区的N个字符送出打印,试用伪代码或流程图给出详细的8255A的初始化和数据发送过程。

2009年期末

三、单选

9

16

20

四、填空题

20.①小端格式②高字节放高地址,低字节放低地址

21.①取指令②指令译码③计算操作数地址④取操作数⑤执行指令⑥写结果

22.①时钟频率f②指令平均执行时间CPI③指令条数IC(可交换顺序)

23.①程序员角度看到的计算机结构②计算机各部件的逻辑结构及连接方式③体系结构

24.①双工②半双工(可交换顺序)

25.①一次存取及处理数据

26.①IRQ②FRQ(可交换顺序)

27.①R0~R3②堆栈单元

28.①初始化硬件及加载操作系统

29.①功能(黑盒)②覆盖(白盒)③灰盒(可交换顺序)

一、单选

1.计算机内机器数通常采用()形式来表示。

A、原码B、反码C、补码D、ASCII码

2.组合BCD码“87H”代表的十进制真值是()。

A、78B、87C、-120D、+120

3.若下列字符码中有奇偶校验位,但没有数据错误,那么采用偶校验的字符码是()。

A、11001011B、11010110C、11000001D、11001001

4.冯·

诺依曼基本思想主要是提出了()。

A、二进制和程序存储B、CPU和存储器C、二进制和存储器D、存储器和输入输出设备

5.以下叙述中,不符合RISC指令系统特点的是()。

A、指令长度固定,指令种类少B、寻址方式种类丰富,指令功能尽量增强

C、选取使用频率较高的一些简单指令D、设置大量通用寄存器,访问存储器指令简单

6.以下所列提高微机系统性能的技术,说法不正确的是()。

A、采用流水线结构后每条指令的执行时间明显缩短。

B、增加Cache存储器后CPU与内存交换数据的速度得到提高。

C、引入虚拟存储技术后扩大了用户可用内存空间。

D、提高主机时钟频率后加快了指令执行速度。

7.微程序控制器中,机器指令与微指令的关系是()。

A、每一条机器指令由一条微指令来执行

B、每一条机器指令由一段微指令编写的微程序来解释执行

C、每一条机器指令组成的程序可由一条微指令来执行

D、一条微指令由若干条机器指令组成

8.微处理器中运算器的主要功能是进行()。

A、逻辑运算B、算术运算C、更新标志位D、以上所有

9.在分页管理的存储系统中,()通过地址映射表来完成虚拟地址到物理地址的转换。

A、ALUB、寄存器C、接口D、.MMU

10.下列因素中,与Cache的命中率无关的是()。

A、主存存取时间B、块的大小C、Cache组织方式D、Cache容量

11.指令系统中采用不同寻址方式的目的主要是()。

A、实现存储程序和程序控制B、缩短指令长度,扩大寻址空间,提高编程灵活性

C、可以直接访问外存D、提供扩展操作码的可能并降低指令译码难度

12.程序控制类指令的主要功能是()。

A、进行算术运算和逻辑运算B、进行主存和CPU之间的数据传送

C、进行CPU和I/O设备之间的数据传送D、改变程序执行的顺序

13.若只使用一条指令使某寄存器中的高4位不变,低4位清0,则应使用()操作指令。

A、与B、或C、非D.位取反

14.以下ARM指令中,()的源操作数采用了寄存器间接寻址方式。

A、MOVR0,#2B、LDRR0,[R1]C、BLSUB1D、ADDR0,R1,R2,LSL#1

15.ARM处理器比较无符号数大小时是根据()标志位来判断的。

A、C和NB、C和VC、C和ZD、Z和V

16.在单地址指令格式下,为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用()寻址方式。

A、基址变址B、相对C、隐含D、寄存器

17.在软件开发过程中“汇编”通常是指()。

A、将汇编语言转换成机器语言的过程B、将机器语言转换成汇编语言的过程

C、将高级语言转换成机器语言的过程D、将高级语言转换成汇编语言的过程

18.在汇编过程中不会产生指令码,只用来指示汇编程序如何汇编的指令是()。

A、汇编指令B、伪指令C、机器指令D、宏指令

19.存储器内容不会因电源的关闭而消失的存储器类型是()。

A、DRAMB、SRAMC、SDRAMD、EEROM

20.宏与子程序的相同之处为()。

A、目标代码都是唯一的B、都需要先定义后调用C、执行时需要保护现场/恢复现场D、目标代码都不是唯一的

21.软件和固件的功能在逻辑上( 

A、固件优于软件 

B、软件优于固件C、等价 

D、视情况而定

22.若处理器采用()方式对I/O端口进行编址,则不需要开发专门的I/O指令集。

A、统一编址法B、独立编址法C、AB选项都对D、AB选项都不对

23.在主机与外围设备进行数据交换时,为解决两者之间的同步与协调、数据格式转换等问题,必须要引入( 

A、数据缓冲器B、I/O总线 

C、I/O接口D、串并移位器

24.除了I/O设备本身的性能外,影响嵌入式系统I/O数据传输速度的主要因素是()。

A、Cache性能B、CPU字长C、主存容量D、总线传输速率

25.微处理器系统中引入中断技术可以()。

A、提高外设速度B、减轻内存负担C、提高CPU效率D、增加信息交换精度

26.ARM系统中,字符串在内存中存放时,一般是以()为存放单位。

A、比特位B、字节C、字 

D、双字

27.ARM汇编程序中,代码段的定义应该使用()伪指令。

A、AREAB、DCBC、 

MACRO 

D、GBLA

28.ARM工作状态下,每取出一条指令后程序计数器PC的值应该(  )。

A、自动加1B、自动加4C、自动清0D、自动置1

29.嵌入式系统由硬件部分和软件部分构成,以下()不属于嵌入式系统软件。

A、操作系统内核B、驱动程序C、FPGA编程软件D、嵌入式中间件

30.关于实时操作系统(RTOS)的任务调度器,以下描述中正确的是()。

A、任务之间的公平性是最重要的调度目标

B、RTOS调度算法只是一种静态优先级调度算法

C、RTOS调度器都采用了基于时间片轮转的调度算法

D、大多数RTOS调度算法都是可抢占式(可剥夺式)的

1.多字节数据存储时可以采用大端格式或小端格式。

ARM处理器的默认格式是(),其存放规则是()。

2.一种合理的指令六级流水线的各个阶段可能包括()、()、()、()、()、()。

3.CPU执行程序时间T可以用来测定计算机的性能,T由()、()和()三个因素决定。

4.计算机体系结构是指(),计算机组成是指()。

在设计一个计算机系统时指令集结构的确定属于以上两个方面中的()范畴。

5.串行通信根据其数据传送方向的不同可分为单工、()和()等三种。

6.CPU内部的数据通路宽度也即字长,体现了CPU的()能力。

7.ARM支持()和()两种中断异常。

8.ARM系统中,按照ATPCS的规定,子程序调用时可以利用()等四个寄存器来传递参数,更多的参数可利用()来传递。

9.引导程序BootLoader是嵌入式系统加电后执行的第一段代码,其主要作用是()。

10.嵌入式系统的测试可以采用()、()和()等方法。

三、应用分析

1.试说明现代计算机系统中存储器系统是如何分层的?

有什么好处?

微机中的存储器子系统一般分为四级,即:

寄存器组、高速缓存、内存和外存。

●第一级寄存器组位于微处理器的内部,速度最快,但数目较少;

●第二级高速缓存Cache是为了解决CPU与主存之间的速度不匹配问题而设置的,其性能是速度快、容量小。

●第三级内部存储器(即主存)容量大、速度较慢(相对于Cache),通常用于存放运行的程序和数据。

●第四级外部存储器容量巨大,可读可写,单位存储成本最低,且可以脱机保存信息。

现代微机把这些不同容量、不同速度的存储器按一定的体系结构组织起来,形成一个统一的存储系统,主要是为了解决存储容量、存取速度和价格之间的矛盾。

2.试比较随机逻辑结构的处理器和微码结构的处理器优缺点。

1.从设计开销角度

●随机逻辑CPU的硬件和指令集必须同步进行设计和优化,因此比较复杂。

●微码CPU的指令集设计并不直接影响现有硬件,修改指令集并不需要重新设计新的硬件。

2.从性能角度

●如果采用相同指令集,则随机逻辑CPU操作会更快。

●如果执行相同的计算任务,微码CPU能够通过使用更少(但更复杂)的指令达到更高性能。

●当系统整体性能受限于存储器的

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 总结汇报 > 学习总结

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1