数字逻辑心得体会范文精选多篇文档格式.docx
《数字逻辑心得体会范文精选多篇文档格式.docx》由会员分享,可在线阅读,更多相关《数字逻辑心得体会范文精选多篇文档格式.docx(9页珍藏版)》请在冰豆网上搜索。
以往师资队伍的培训都采用集中式培训,地点集中,参加人数有限,经费花费较大。
络培训通过现代信息通信技术,较的组织了全国同一课程教师在不同地点得到集中的培训,实现了主讲人和培训者之间的异地交流,使受众面更广。
络培训软件的互动性,bb论坛、学员的发帖、跟帖,实现了全国各点信息的互通,资源共享,避免资源的重复浪费,促进了全国各地教师的交流。
第二篇:
数字逻辑课程设计个人体会
第三篇:
数字逻辑复习
一.选择题
1.将逻辑表达式“”化简为逻辑表达式“a”,需使用公式化简法中的()。
a、并项法b、吸收法c、消去法d、配项消去法
2.逻辑代数中的三种最基本的逻辑运算是()。
a、与、与非、或非b、与、与或非、异或
c、与、或、非d、与非、与或非、异或
3.的相邻最小项的是()。
a、b、c、d、
4.在何种输入情况下,“或非”的运算结果不是“0”,()。
a、全部输入为“1”b、任一输入为“1”
c、全部输入为“0”d、任一输入为“1”,其他输入为“0”
5.在下列逻辑电路中,不是组合电路的有().
a、译码器b、编码器c、全加器d、寄存器
6.要使3:
8线译码器(74l138)能正常工作,使能控制端g1、g2a#、g2b#的电平信号应是()。
a、100b、111c、011d、000
7.七段数码显示管中,共阴极电路的所有发光二极管输出端均是()
a、逻辑1b、逻辑0c、高阻态d、接地
8.一个32路的数据选择器,最合适的地址输入端的是()
a、4b、7c、8d、5
9.组成一位的十进制计数器,至少需要()个触发器。
a、4b、3c、6d、5
10.计数器的模是()
a、触发器的数量b、序列中实际状态数c、每秒循环次数d、可能的最大状态数
11.移位寄存器由()组成
a、锁存器b、触发器c、一个字节存储器d、4位存储器
12.移位寄存器不能实现的功能是()
a、实现信号的并行到串行的转换b、实现信号的串行到并行的转换
c、对时钟信号进行分频d、对输入信号进行编码
15.对于j-k触发器,当j=0、k=0,则cp脉冲作用后,触发器的次态是()。
a、b、c、a或bd、
16.使用256某1位rom芯片组成1024某8位存储器,需要rom芯片()片。
a、10b、32c、16d、64
17.用pld开发软件输入逻辑设计的两种方式是()。
a、本和数字b、本和原理图c、原理图和代码d、编译和排序
18.vhdl属于()。
a、可编程逻辑b、硬件描述语言c、可编程阵列d、逻辑数学算
法
二.理解基本内容(看每章后的小结)
1.数字电路常用的描述工具有哪些?
2.在逻辑函数中,基本的逻辑运算有哪些?
可以组合哪些运算?
?
列举你曾学过的组合电路。
4.什么是译码器?
它是如何工作的?
七段译码器如何工作?
5.时序电路的特点是什么?
结构怎样?
6.典型的触发器jk、d的方程是什么?
它的工作状态有哪些?
状态是如何变化的?
7.计数器的模的概念及如何计算的?
某次分频如何产生相应的模?
其频率怎么设置?
8。
ram、dram的存储机理是什么?
9.存储逻辑是什么的产物?
flah的特性怎样?
10.pld、fpga、ip、vhdl涵义
三.公式法、卡诺图化简以及相关证明
看作业
四.分析设计
1.组合电路
三人表决器、路灯控制、电影院门口大人、小孩进入的自动检测等
2.时序电路
作业
3.vhdl的简单语法表达
数字逻辑复习纲要
第一章逻辑代数
一、基本概念(p30)
1.逻辑函数的描述方式及常用工具;
2.逻辑代数三种基本逻辑运算(与、或、非).
二、公式、卡诺图的化简方法
1.最小项,相邻最小项
2.公式(p16—p17)
3.卡诺图(结构、化简方法)
三、本章作业
第二章组合逻辑
一、组合逻辑的组成与特征
二、组合电路的构件
1.列出相关电路
2.译码器
74l138工作时,
功能:
每输入一组不同的代码,只有一个输出有效.
3.七段数码显示器
m4205共阴阴极接地
4.数据选择器
例:
32选1----5根控制线(选择控制信号)
第三章时序逻辑
一、时序电路的组成、功能、特点
触发器(f/f),锁存器
二、触发器(f/f)特点
有两个稳态,计数器的模触发器(f/f)的个数.
三、移位寄存器
串并转换、分频
四、-k触发器,d触发器的方程
五、序列检测
六、本章作业
第四章存储逻辑
一、存储逻辑的组成
二、ram和dram的存储机理
flah闪存
ram、rom芯片实例分析
1024某8位rom芯片:
数据线8位
地址线10位()
控制线2位(1位读写线、1位片选线)
四、有关名词
pld(programmablelogicdevice可编程器件)
fpga(field-programmablegatearray现场可编程门阵列)ip(in-ytemprogramming在系统编程)
第四篇:
数字逻辑发展历程
数字逻辑电路发展史
数字电路是以二值数字逻辑为基础的,其工作信号是离散的数字信号。
电路中的电子晶体管工作于开关状态,时而导通,时而截止。
数字电路的发展与模拟电路一样经历了由电子管、半导体分立器件到集成电路等几个时代。
但其发展比模拟电路发展的更快。
从60年代开始,数字集成器件以双极型工艺制成了小规模逻辑器件。
随后发展到中规模逻辑器件;
70年代末,微处理器的出现,使数字集成电路的性能产生质的飞跃.数字集成器件所用的材料以硅材料为主,在高速电路中,也使用化合物半导体材料,例如砷化镓等。
逻辑门是数字电路中一种重要的逻辑单元电路ttl逻辑门电路问世较早,其工艺经过不断改进,至今仍为主要的基本逻辑器件之一。
随着cmo工艺的发展,ttl的主导地位受到了动摇,有被cmo器件所取代的趋势。
近年来,可编程逻辑器件pld特别是现场可编程门阵列fpga的飞速进步,使数字电子技术开创了新局面,不仅规模大,而且将硬件与软件相结合,使器件的功能更加完善,使用更灵活,功能也更加强大。
第五篇:
数字逻辑教学大纲
课程主任:
执笔人:
吕强开课单位:
信息工程学院编写日期:
2022-2课程编码:
课程中名称:
数字逻辑课程英名称:
digitallogic
课程类别:
专业基础课
开课对象:
软件工程专业本科开课学期:
第4学期学分:
3;
总学时:
48;
理论课学时:
48
先修课程:
电路基础、模拟电子技术
参考书:
【1】数字逻辑与计算机设计基础刘真,蔡懿慈,毕才术
【2】数字系统逻辑设计曲兆瑞山东大学出版社一、课程的性质、目的和任务
《数字逻辑》是软件工程专业的专业基础课之一,是该专业本科生必修的主干课程。
数字逻辑课程阐明了数字逻辑电路的基本概念和分析设计方法,以门电路构成的逻辑电路的“经典方法”作为基本技能训练,提高以全加器、译码器、数据选择器、计数器、寄存器以及存储器等较复杂的逻辑器件来构成更复杂的逻辑电路的分析与设计的能力。
二、课程的基本要求
本课程注重理论与实践相结合。
在教学方法上,采用课堂讲授、课堂讨论、课后自学、上习题课等教学形式。
要求学生熟悉数制、码制和逻辑代数,能以逻辑代数为工具,掌握对各类组合电路、同步时序电路、异步时序电路的基本逻辑单元分析和设计,了解存储器和可编程逻辑器件的性能和特点。
三、课程的基本内容及学时分配
第一章数制和码制(学时数:
2)
1.数制
十进制、二进制、八进制、十六进制和任意进制数制
2.数制转换
二进制和八进制、二进制和十六进制、二进制和十进制。
3.编码
原码、反码、补码、bcd码和字符代码。
教学要求
掌握数制,数制之间的转换,码制和编码
第二章逻辑代数基础(学时数:
6)
1.逻辑代数基本概念
2.逻辑代数基本定律
3.逻辑函数的标准表达式和卡诺图
4.逻辑函数的化简
掌握逻辑代数基本定律和基本运算规律,逻辑函数的各种表达式,利用逻辑代数和卡诺图对逻辑函数进行化简。
第三章ttl集成门电路(学时数:
1.ttl与非门
2.ttl集电极开路与非门
3.三态输出与非门
4.其他类型的ttl门电路
了解ttl门电路的电路结构、工作原理和外部特性,掌握门电路的逻辑功能和外部特性。
第四章组合逻辑电路(学时数:
9)
1.组合逻辑电路的分析方法
编码器、译码器数据选择器和分配器、奇偶检测电路、比较器、加法器。
掌握组合逻辑电路的分析方法。
第五章集成触发器(学时数:
1.基本r-触发器
2.电位触发的触发器
3.主从触发器
4.边沿触发器
掌握触发器的基本类型及状态描写,触发器的简单应用。
第六章同步时序电路(学时数:
1.时序电路的机构与描述
2.同步时序电路的分析方法
3.同步时序电路的设计方法
掌握同步时序电路的分析和设计方法。
第七章异步时序电路(学时数:
1.脉冲异步时序电路的分析
2.脉冲异步时序电路的设计
掌握脉冲异步时序电路的特点和分析方法。
第八章存储器和可编程逻辑器件,vhdl语言描述数字系统简介(学时数:
7)
1.mo门电路
2.存储器
rom、ram
3.可编程逻辑器件
pld、pal、gal
掌握可编程逻辑器件的结构和编程过程。
3.vhdl语言描述数字系统简介
四、课内实验安排
见实验大纲
五、习题及课外教学要求
习题课以例题分析为主,并适当安排开阔思路及综合性的练习及讨论。
学时已包括在前述理论教学课时分配中。
每次课堂授课都要有相应的课外作业,其内容据上课内容而定,主要是目的是巩固课堂内容,加深对所学东西的理解。
六、考核方式及成绩评定
课外作业,平时测验占30%;
期末闭卷考试占70%。