本数字电子客观题Word格式.docx
《本数字电子客观题Word格式.docx》由会员分享,可在线阅读,更多相关《本数字电子客观题Word格式.docx(50页珍藏版)》请在冰豆网上搜索。
C.多位加法器
时序逻辑电路的输出信号:
A.与当时的输入信号无关,与电路的原状态有关。
B.与当时的输入信号有关,与电路的原状态无关。
C.与当时的输入信号有关,与电路的原状态有关。
JK触发器具有()的功能。
A.置0、置1
B.置0、置1和保持
C.置0、置1、保持和翻转
同步时序逻辑电路所有触发器的时钟输入端都接同一个时钟脉冲。
A.各触发器的触发翻转有先有后
B.各触发器同时具备时钟触发翻转的条件
C.各触发器不同时具备触发翻转的条件
具有“有1出0,全0出1”功能的逻辑门是:
A.与非门
B.异或门
C.或非门
1kB的存储器存储容量=:
A.1024×
2
B.1024×
1
C.1024×
8
半导体存储器可以用来存放数据、资料等()信息。
A.10进制
B.2进制
C.12进制
存储器以()为单位进行读写操作。
A.存储单元
B.位
C.字
施密特触发器具有:
A.两个暂稳态
B.无稳态
C.两个稳态
能将输入信号变成二进制代码的电路称为()。
A.译码器
B.编码器
C.选择器
()电路可将缓变的正弦信号整形成为同频率的数字信号。
A.多谐振荡器
B.施密特触发器
C.单稳态触发器
对偶规则的意义在于:
A.若两个表达式相等,则它们的对偶式也一定相等。
B.若两个表达式相等,则它们的对偶式一定不相等。
C.若两个表达式不等,则它们的对偶式一定相等。
一个触发器可存放一位二进制数,要存放n位二进制数码,需要有()触发器。
A.2n个
B.n个
C.2的n次方个
单稳态触发器的暂稳态:
A.无法自动回到稳态
B.要在外来触发信号的作用下才可到暂稳态
C.经一段时间可自动回到稳态
施密特触发器一般不适用于()电路。
A.波形变换
B.波形整形
C.延时
TTL门电路的输入端悬空或接大电阻相当接:
A.高电平
B.低电平
C.任意电平
将多个与非门的输出端直接相连,实现各输出端相与的逻辑功能,称为:
A.线与
B.线非
C.线或
若要对100个信息进行编码,则在输出端至少需要()位二进制代码。
A.7
B.100
C.4
74138集成芯片是一个:
A.数据选择器
B.4/10线的译码器
C.3/8线的二进制译码器
把公共数据线上的数据,按要求传送到多个不同的输出端的电路叫做:
A.数据分配器
B.数据选择器
C.编码器
二进制计数器每经一级触发器,输出脉冲的频率:
A.增大一倍
B.不会改变
C.降低一倍
数字信号在时间和数值上均是:
A.离散的
B.不确定
C.连续的
用4个JK触发器,构成12进制计数器,其中有()无效状态。
A.16
常用的脉冲产生电路:
A.自激多谐振荡器
多谐振荡器具有:
A.一个暂稳态
B.两个稳态
C.两个暂稳态
数据选择器具有:
A.一路输入数据,多路数出
B.多路输入数据,多路输出
C.多路输入数据,一路输出
在数字电路中,三极管一般作为一个开关使用,工作稳定时处于:
A.放大或截止状态
B.饱和或截止状态
C.饱和或放大状态
8421BCD码01110010所表示的十进制数是:
A.114
C.72
无关项是指:
A.允许出现的变量取值所对应的最小项
B.不允许或根本不会出现的变量取值所对应的最小项
C.允许出现的变量取值所对应的最大项
十六进制数2F所对应的十进制数为:
A.47
B.64
C.00101111
A/D转换器是可以实现()转换的电路。
A.模拟信号向数字信号
B.数字信号向模拟信号
C.二进制信号向数字信号
1GB的存储器系统:
A.地址代码有30位
B.地址代码有10位
C.地址代码有20位
计数器和二进制译码器结合可以构成:
A.编码器
B.序列信号发生器
C.脉冲分配器
一个16选一的数据选择器,至少要有()位地址选择信号输入。
B.16
D/A转换器是可以实现()转换的电路。
A.数字信号向模拟信号
B.数字信号向二进制信号
C.模拟信号向数字信号
十六进制数A6E所对应的二进制数是:
A.100001110
B.011011111101
C.101001101110
8421BCD代码是常用的一种有权BCD代码,各位的权值依次为:
A.1、2、3、4
B.8、4、2、1
C.5、4、2、1
串行进位加法器:
A.电路简单、速度较快
B.电路简单、但速度较慢
C.电路复杂、但速度较慢
单稳态触发器具有:
B.一个稳态,一个暂稳态
多位数码比较器有串联和并联两种位数比较扩展方式。
用()方式,可提高工作速度。
A.并联比较扩展
B.串联比较扩展
C.不确定
存储矩阵由许多存储单元组成。
每个存储单元可存放()位二进制数。
A.4
B.1
C.2
十进制数58的余3BCD编码是:
A.10001011
B.111010
C.01011000
或非门的多余输入端不能接:
A.0
B.有用端
C.1
4LS161是一个()的四位二进制加计数器。
A.同步清0,同步置数
B.同步清0,异步置数
C.异步清0,同步置数
74194是典型的:
B.计数器
C.移位寄存器
用一片74LS161芯片,可以构成()的计数器。
A.100
B.24
C.10
多谐振荡器工作时:
A.需要驱动
B.不需要输入信号
C.需要输入信号
存储器一个字所包含的位数,称为存储器的:
A.字数
B.存储单元
C.字长
对于优先编码器,同一时刻允许()输入。
A.两个或两个以上的信号同时
B.只允许一个信号
C.无法确定
对逻辑变量任一组取值,任意两个最小项之积为:
时钟触发器具有:
A.两个稳态0、1
B.一个稳态0
C.一个稳态,一个暂稳态
基本寄存器的数据:
A.只能并行输入、并行输出。
B.只能并行输入、串行输出。
C.只能串行输入、串行输出。
单稳态触发器可以用于:
A.编码
B.译码
C.定时
组合逻辑电路的输出状态:
A.与输入状态无关,和电路原来的状态有关
B.与输入状态有关,和电路原来的状态有关
C.与输入状态有关,和电路原来的状态无关
8k×
16的存储器系统:
A.有16条地址线,16条数据线
B.有13条地址线,8条数据线
C.有13条地址线,16条数据线
最简与或式是指逻辑表达式中的:
A.乘积项(与项)最少,且每个乘积项中变量的个数最少。
B.乘积项(与项)最多,但每个乘积项中变量的个数最少。
C.乘积项(与项)最少,但每个乘积项中变量的个数最多。
存储器的存储容量是指所包含的:
A.所存放的字数
B.存储器字长
C.总存储单元数
单稳态触发器一般不适用于()电路。
A.定时
B.延时
C.自激振荡产生脉冲信号
若用4k×
4的芯片扩展为8k×
8存储器系统,共需()片。
A
2线—4线译码器有:
A.2条输入线,4条输出线。
B.4条输入线,2条输出线。
C.4条输入线,8条输出线。
触发器具有:
A.记忆功能,可存储2位二进指数
B.记忆功能,可存储一位二进指数
C.没有记忆功能
三态门具有:
A.只有1状态
B.0和1两个状态
C.0、1和高阻三个状态
C
二进制数是以()为基数的计数体制。
B.5
4位移位寄存器构成的扭环计数器是模()计数器。
A.8
D触发器是在CP脉冲作用下,根据输入信号D,具有()功能的电路。
A.保持和翻转
B.置0、置1
C.翻转
同步计数器是指各触发器受控同一计数脉冲。
A.各进位信号并行产生,速度慢,电路简单。
B.各进位信号串行产生,速度快,电路复杂。
C.各进位信号并行产生,速度快,电路复杂。
具有保持和翻转功能的触发器,称为:
A.D触发器
B.T触发器
C.JK触发器
若由于某种原因,计数器电路进入某一无效状态,在计数脉冲CP的作用下,电路可自动返回到有效状态循环中来,则称电路:
A.10进制计数器
B.不可自启动
C.可以自启动
7448七段显示译码器,输入为8421BCD码,输出高电平有效,用以驱动:
A.任意一种数码管
B.共阴极数码管
C.共阳极数码管
计数器和数据选择器结合可以构成:
环形计数器的模M与构成计数器的触发器个数n之间有关系:
A.M=2n
B.M与n无关
C.M=n
基本RS锁存器在输入信号SR的作用下:
A.只能置1,不能置0
B.可以置“1”或置“0
C.只能置0,不能置1
既能方便地读出所存数据,又能随时写入新的数据,这种存储器叫做:
A.RAM
B.PLD
C.ROM
和CMOS门相比,TTL逻辑门具有工作()的特点。
A.速度快,功耗小
B.速度快,功耗大
C.速度慢,功耗小
n个逻辑变量,共有()个最小项。
A.2的n次方
B.2n
C.n
三位二进制计数器,共有()有效计数状态。
B.3
()电路,具有回差,抗干扰强。
A.单稳态触发器
触发器有两个互补的输出,且输出不仅与输入有关,还和电路原状态:
A.无关
B.有关
与非门的多余输入端不能接:
C.有用端
功能为“有0出1,全1出0”的门电路是()门。
A.异或门
B.与非门
对逻辑变量任一组取值,所有最小项之和为:
A.1
B.0
逻辑代数中的变量,只有()取值。
A.0到9十个
B.0和1两个
C.一个
D触发器的输入端子有()个。
所谓异步清0,是指:
A.清零输入端无效,不管其它输入为何值,亦不管CP为何值,电路立即归0。
B.清零输入端有效,CP触发沿到来,电路归0。
C.清零输入端有效,不管其它输入为何值,亦不管CP为何值,电路立即归0。
在逻辑代数中,有()3种最基本逻辑运算。
A.与、或、非
B.异或、或非、同或
C.加、减、除
十进制数58所对应的二进制数为:
A.01011000
B.010111
C.111010
RS触发器的触发输入信号之间:
A.无约束
B.有约束
组合逻辑电路输出、输入之间:
A.含记忆单元
B.没有反馈延迟通路
C.有反馈延迟通路
若只采用二极管作为开关器件,则可以实现:
A.或逻辑关系
B.与非逻辑关系
C.非逻辑关系
D.与逻辑关系
AD
74LS151集成芯片:
A.属于时序逻辑电路。
B.属于组合逻辑电路。
C.是一个3/8译码器。
D.是一个8选1数据选择器。
BD
异或运算是指:
A.输入不同,输出为1
B.输入不同,输出为0
C.输入相同,输出为0
D.输入相同,输出为1
AC
十进制数29所对应的:
A.二进制数为11101
B.十六进制数为25
C.八进制数为35
D.十六进制数为1D
E.8421BCD码为00101001
ACDE
进出RAM存储器的三类信号线有:
A.读/写控制线
B.数据线
C.地址线
ABC
VJK触发器具有的功能有:
A.保持
B.翻转
C.置1
D.置0
ABCD
T触发器具有的功能有:
A.置1
B.保持
C.置0
D.翻转
施密特触发器:
A.有回差,抗干扰强。
B.具有两个暂稳态
C.可将缓变的正弦信号整形成为同频率的数字信号。
D.当输入达到其阈值时,输出状态翻转。
E.具有两个稳态
计数器是能对输入的脉冲个数进行计数的电路。
可实现:
A.分频
B.定时
C.编码
D.选择
AB
对逻辑函数的最小项,有性质:
A.不同的最小项,使其值为1的取值组合相同。
B.不同的最小项,使其值为1的取值组合不同。
C.对变量任一组取值,任意两个最小项之积为1。
D.对变量任一组取值,所有最小项之和恒为1。
E.对变量任一组取值,任意两个最小项之积为0。
BDE
对一个逻辑函数,其()是唯一的。
A.表达式
B.波形图
C.真值表
D.最小项表达式
E.卡诺图
F.逻辑图
BCDE
555定时器的基本应用电路有:
D.单稳态触发器
E.RS触发器
ABD
RAM存储器主要包括的电路有:
A.比较器
B.地址译码
C.读/写控制电路
D.存储矩阵
BCD
同一个逻辑函数,其常用的逻辑表达式类型有:
A.与或非式
B.与或式
C.与非式
D.或非式
触发器有两个互补的输出,且输出不仅与输入有关,还和电路原状态有关,它有:
A.记忆功能
C.可存储一位二进制数
D.两个稳态0、1
ACD
二进制计数器:
A.每经一级触发器,输出脉冲的频率增大一倍
B.每经一级触发器,输出脉冲的频率降低一倍
C.每经一级触发器,输出脉冲的周期降低一倍
D.每输入一个计数脉冲,最低位的Q状态改变一次。
一般A/D转换的四个过程包含:
B.量化
C.取样
D.编码
七段共阴极数码管:
A.要用输出为低电平有效的七段显示译码器来驱动。
B.若要显示数据8,abcdefg=1000001。
C.若要显示数据8,abcdefg=1111111。
D.要用输出为高电平有效的七段显示译码器来驱动。
CD
数据选择器四选一:
A.当地址码为10时,选择D2作为输出。
B.若要选择D0作为输出,地址码必须为00。
C.当地址码为10时,选择D1作为输出。
D.若要选择D0作为输出,地址码必须为11。
普通的CMOS与非门:
A.多余输入端可以悬空
B.多余输入端不可以悬空
C.不能实现线与
BC
555定时器:
A.3脚是输出端
B.使用时8脚接电源正端,1脚接地。
C.其4脚是复位端。
D.是一个包含模拟和数字电路的中规模集成芯片。
或非门的多余输入端可以:
A.接逻辑1
B.接逻辑0
C.和有用端并接
D/A、A/D转换器的重要参数有:
A.脉宽
B.转换精度
C.转换速度
D.周期
容量为1kB存储器:
A.地址线有1K条
B.数据线10条
C.存储容量1024×
D.数据线8条
E.地址线有10条
CDE
和CMOS门相比,TTL逻辑门具有()的特点。
A.功耗小
B.功耗大
C.工作速度快
D.带负载强
E.抗干扰强
74194集成芯片,功能强大,可以:
A.右移串入
B.并入,并出
C.左移串入
D.串出
E.状态保持
ABCDE
或非运算的功能是:
A.输入有1,输出为1
B.输入全0,输出为0
C.输入有0,输出为0
D.输入有1,输出为0
E.输入全0,输出为1
DE
普通的TTL与非门:
A.可以实现线与
B.不能实现线与
C.多余输入端可以接逻辑“1”
A.地址
B.字
C.位
随机存取存储器(RAM):
A.数据易失
B.数据不易失
C.一旦掉电,所存的数据全部丢失
D.既能方便地读出所存数据,又能随时写入新的数据。
与非门的多余输入端可以:
数字信号:
A.在幅值上是离散的
B.在时间上是连续的
C.在时间上是离散的
D.在幅值上是连续的
组合电路常用的功能描述方法有:
A.卡诺图
B.逻辑表达式
D.逻辑图
E.波形图
半导体存储器由使用功能的不同分为:
A.计数器
B.只读存