现代CMOS工艺基本流程.ppt

上传人:b****2 文档编号:2121330 上传时间:2022-10-27 格式:PPT 页数:80 大小:1.06MB
下载 相关 举报
现代CMOS工艺基本流程.ppt_第1页
第1页 / 共80页
现代CMOS工艺基本流程.ppt_第2页
第2页 / 共80页
现代CMOS工艺基本流程.ppt_第3页
第3页 / 共80页
现代CMOS工艺基本流程.ppt_第4页
第4页 / 共80页
现代CMOS工艺基本流程.ppt_第5页
第5页 / 共80页
点击查看更多>>
下载资源
资源描述

现代CMOS工艺基本流程.ppt

《现代CMOS工艺基本流程.ppt》由会员分享,可在线阅读,更多相关《现代CMOS工艺基本流程.ppt(80页珍藏版)》请在冰豆网上搜索。

现代CMOS工艺基本流程.ppt

现代现代CMOS工艺工艺基本流程基本流程现代CMOS工艺基本流程1SiliconSubstrateP+2um725umSiliconEpiLayerP选择衬底晶圆的选择掺杂类型(N或P)电阻率(掺杂浓度)晶向高掺杂(P+)的Si晶圆低掺杂(P)的Si外延层2SiliconSubstrateP+SiliconEpiLayerPPadOxide热氧化热氧化形成一个SiO2薄层,厚度约20nm高温,H2O或O2气氛缓解后续步骤形成的Si3N4对Si衬底造成的应力3SiliconSubstrateP+SiliconEpiLayerP-SiliconNitrideSi3N4淀积Si3N4淀积厚度约250nm化学气相淀积(CVD)作为后续CMP的停止层4SiliconSubstrateP+SiliconEpiLayerP-SiliconNitridePhotoresist光刻胶成形光刻胶成形厚度约0.51.0um光刻胶涂敷、曝光和显影用于隔离浅槽的定义5SiliconSubstrateP+SiliconEpiLayerP-SiliconNitridePhotoresistSi3N4和SiO2刻蚀Si3N4和SiO2刻蚀基于氟的反应离子刻蚀(RIE)6SiliconSubstrateP+SiliconEpiLayerP-SiliconNitridePhotoresistTransistorActiveAreasIsolationTrenches隔离浅槽刻蚀隔离浅槽刻蚀基于氟的反应离子刻蚀(RIE)定义晶体管有源区7SiliconSubstrateP+SiliconEpiLayerP-SiliconNitrideTransistorActiveAreasIsolationTrenches除去光刻胶除去光刻胶氧等离子体去胶,把光刻胶成分氧化为气体8SiliconSubstrateP+SiliconEpiLayerP-SiliconNitrideFuturePMOSTransistorSiliconDioxideFutureNMOSTransistorNocurrentcanflowthroughhere!

SiO2淀积SiO2淀积用氧化物填充隔离浅槽厚度约为0.51.0um,和浅槽深度和几何形状有关化学气相淀积(CVD)9SiliconSubstrateP+SiliconEpiLayerP-SiliconNitrideFuturePMOSTransistorFutureNMOSTransistorNocurrentcanflowthroughhere!

化学机械抛光化学机械抛光(CMP)CMP除去表面的氧化层到Si3N4层为止10SiliconSubstrateP+SiliconEpiLayerP-FuturePMOSTransistorFutureNMOSTransistor除去Si3N4除去Si3N4热磷酸(H3PO4)湿法刻蚀,约18011TrenchOxideCrossSectionBareSilicon平面视图完成浅槽隔离(STI)12SiliconSubstrateP+SiliconEpiLayerP-FuturePMOSTransistorFutureNMOSTransistorPhotoresist光刻胶成形光刻胶成形厚度比较厚,用于阻挡离子注入用于N-阱的定义13SiliconSubstrateP+SiliconEpiLayerP-FutureNMOSTransistorPhotoresistN-WellPhosphorous(-)Ions磷离子注入磷离子注入高能磷离子注入形成局部N型区域,用于制造PMOS管14SiliconSubstrateP+SiliconEpiLayerP-FutureNMOSTransistorN-Well除去光刻胶15PhotoresistSiliconSubstrateP+SiliconEpiLayerP-FutureNMOSTransistorN-Well光刻胶成形光刻胶成形厚度比较厚,用于阻挡离子注入用于P-阱的定义16SiliconSubstrateP+SiliconEpiLayerP-PhotoresistN-WellBoron(+)IonsP-Well硼离子注入高能硼离子注入形成局部P型区域,用于制造NMOS管硼离子注入17SiliconSubstrateP+SiliconEpiLayerP-N-WellP-Well除去光刻胶18SiliconSubstrateP+SiliconEpiLayerP-P-WellN-Well退火退火在6001000的H2环境中加热修复离子注入造成的Si表面晶体损伤注入杂质的电激活同时会造成杂质的进一步扩散快速加热工艺(RTP)可以减少杂质的扩散19TrenchOxideN-WellP-WellCrossSection完成N-阱和P-阱平面视图20SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellSacrificialOxide牺牲氧化层生长牺牲氧化层生长牺牲氧化层生长厚度约25nm用来捕获Si表面的缺陷21SiliconSubstrateP+SiliconEpiLayerP-P-WellN-Well除去牺牲氧化层除去牺牲氧化层HF溶液湿法刻蚀剩下洁净的Si表面22SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellGateOxide栅氧化层生长栅氧化层生长工艺中最关键的一步厚度210nm要求非常洁净,厚度精确

(1)用作晶体管的栅绝缘层23SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPolysilicon多晶硅淀积多晶硅淀积厚度150300nm化学气相淀积(CVD)24SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPhotoresistChannelLengthPolysilicon光刻胶成形光刻胶成形工艺中最关键的图形转移步骤栅长的精确性是晶体管开关速度的首要决定因素使用最先进的曝光技术深紫外光(DUV)光刻胶厚度比其他步骤薄25SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPhotoresistChannelLength多晶硅刻蚀多晶硅刻蚀基于氟的反应离子刻蚀(RIE)必须精确的从光刻胶得到多晶硅的形状26SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellGateOxidePolyGateElectrode除去光刻胶27TrenchOxideN-WellP-WellCrossSectionPolysilicon平面视图完成栅极28SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellGateOxidePolyGateElectrodePolyRe-oxidation多晶硅氧化多晶硅氧化在多晶硅表面生长薄氧化层用于缓冲隔离多晶硅和后续步骤形成的Si3N429SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPhotoresist光刻胶成形光刻胶成形用于控制NMOS管的衔接注入30SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPhotoresistArsenic(-)IonsNTipNMOS管衔接注入NMOS管衔接注入低能量、浅深度、低掺杂的砷离子注入衔接注入用于削弱栅区的热载流子效应31SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellNTip除去光刻胶32SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPhotoresistNTip光刻胶成形光刻胶成形用于控制PMOS管的衔接注入33SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPhotoresistBF2(+)IonsNTipPTipPMOS管衔接注入低能量、浅深度、低掺杂的BF2+离子注入衔接注入用于削弱栅区的热载流子效应PMOS管衔接注入34SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellNTipPTip除去光刻胶35SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellSiliconNitrideThinnerHereThickerHereNTipPTipPTipSi3N4淀积Si3N4淀积厚度120180nmCVD36SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellSpacerSidewallNTipPTipPTipSi3N4刻蚀Si3N4刻蚀水平表面的薄层Si3N4被刻蚀,留下隔离侧墙侧墙精确定位晶体管源区和漏区的离子注入RIE37SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPhotoresistNTipPTip光刻胶成形光刻胶成形用于控制NMOS管的源/漏区注入38SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellPhotoresistArsenic(-)IonsN+DrainN+SourcePTipNMOS管源/漏注入NMOS管源/漏注入浅深度、重掺杂的砷离子注入,形成了重掺杂的源/漏区隔离侧墙阻挡了栅区附近的注入39SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellN+DrainN+SourcePTip除去光刻胶40SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellN+DrainN+SourcePhotoresistPTip光刻胶成形光刻胶成形用于控制PMOS管的源/漏区注入41SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellBF2(+)IonsPhotoresistN+DrainN+SourceP+SourceP+DrainPMOS管源/漏注入PMOS管源/漏注入浅深度、重掺杂的BF2+离子注入,形成了重掺杂的源/漏区隔离侧墙阻挡了栅区附近的注入42SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellN+DrainN+SourceP+SourceP+DrainLightlyDoped“Tips”除去光刻胶和退火除去光刻胶和退火用RTP工艺,消除杂质在源/漏区的迁移43TrenchOxidePolysiliconCrossSectionN-WellP-WellN+Source/DrainP+Source/DrainSpacer平面视图完成晶体管源/漏极,电子器件形成44SiliconSubstrateP+SiliconEpiLayerP-P-WellN-WellN+DrainN+SourceP+DrainP+Source除去表面氧化物除去表面氧化物在HF溶液中

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 考试认证 > IT认证

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1