东南大学数字电路实验报告二Word文件下载.docx
《东南大学数字电路实验报告二Word文件下载.docx》由会员分享,可在线阅读,更多相关《东南大学数字电路实验报告二Word文件下载.docx(3页珍藏版)》请在冰豆网上搜索。
第二次实验
实验名称:
门电路和组合逻辑
院(系):
电气工程专业:
电气工程及自动化
:
学号:
实验室:
104实验时间:
2013年11月8日
评定成绩:
审阅教师:
一、实验目的
(1)掌握TTL和CMOS器件的静态特性和动态特性测量方法及这些特性对数字系统设计的影响;
(2)掌握通过数字器件手册查看器件静态和动态特性参数;
(3)掌握不同结构的数字器件之间的互连;
(4)掌握OC门和三态门的特性和使用方法;
(5)加深示波器测量技术的训练;
(6)掌握小规模组合逻辑的工程设计方法;
(7)了解竞争和冒险的产生原因,消除方法,掌握用示波器和逻辑分析捕捉毛刺的方法。
二、实验器材
74LS0074LS20
74LS24474HC01
74LS04
三、必做实验
1.
(1)用OC门实现三路信号分时传送的总线结构
a.用OC门实现三路信号分时传送的总线结构,框图如图2.5.5所示,功能如表2.5.2所示。
(注意OC门必须外接负载电阻和电源,EC取5V)
表2.5.2设计要求的逻辑功能
控制输入
输出
A2
A1
A0
Y
1
D0
D1
D2
图2.5.5三路分时总线原理框图
1查询相关器件的数据手册,计算OC门外接负载电阻的取值围,选择适中的电阻值,连接电路。
选取。
设计图如右图所示
接线图如下
2静态验证:
控制输入和数据输入端加高低电平,用电压表测量输出高低电平的电压值,注意测量A2A1A0=000时的输出值。
Ec=5.1V
输出Y
电压/V
X
0.195
5.017
0.194
5.013
0.193
5.011
5.008