实验一组合逻辑电路的设计与测试振宇Word文档格式.docx

上传人:b****6 文档编号:20069911 上传时间:2023-01-16 格式:DOCX 页数:16 大小:1.12MB
下载 相关 举报
实验一组合逻辑电路的设计与测试振宇Word文档格式.docx_第1页
第1页 / 共16页
实验一组合逻辑电路的设计与测试振宇Word文档格式.docx_第2页
第2页 / 共16页
实验一组合逻辑电路的设计与测试振宇Word文档格式.docx_第3页
第3页 / 共16页
实验一组合逻辑电路的设计与测试振宇Word文档格式.docx_第4页
第4页 / 共16页
实验一组合逻辑电路的设计与测试振宇Word文档格式.docx_第5页
第5页 / 共16页
点击查看更多>>
下载资源
资源描述

实验一组合逻辑电路的设计与测试振宇Word文档格式.docx

《实验一组合逻辑电路的设计与测试振宇Word文档格式.docx》由会员分享,可在线阅读,更多相关《实验一组合逻辑电路的设计与测试振宇Word文档格式.docx(16页珍藏版)》请在冰豆网上搜索。

实验一组合逻辑电路的设计与测试振宇Word文档格式.docx

4、认识竞争冒险现象,加深对竞争冒险现象产生的理解,学会消除竞争冒险。

二、实验仪器

直流稳压电源、面包板及插线、数字示波器、台式数字万用表、函数信号发生器及相关芯片:

74LS00、74LS20、74LS86、74LS04、74LS02、74LS08、发光二极管与少量阻容器件。

三、数字电路实验步骤

1、查阅与实验相关芯片资料,从网站下载芯片数据手册。

2、列表,列出相关标准参数。

3、测试方案设定,画出电路原理图,并用multisim10软件进行功能仿真测试。

如何设计电路实现题设要求的逻辑功能,选择哪款芯片?

考虑仪器、供电电源等各种误差,如何能测量准确?

4、在实验室面包板上搭建系统、调试电路,测试逻辑功能,测量数据,绘制波形,并进行误差分析。

5、按要求完成实验报告

四、实验任务

1、查阅实验过程中所用芯片技术手册,给出相关技术指标与逻辑功能真值表,画出芯片物理与逻辑引脚图。

2、验证74LS00的逻辑功能,自行设计电路测试VOL、VOH、ICCL、ICCH等参数。

低电平输出电源电流ICCL与高电平输出电源电流ICCH说明:

芯片处于不同的工作状态,电源提供的电流就是不同的。

以与非门为例,ICCL就是指所有输入端悬空,输出端空载时,芯片输出低电平时电源提供器件的电流。

ICCH就是指输出端空载,每个门各有一个以上的输入端接地,其余输入端悬空,芯片输出高电平时电源提供给器件的电流。

通常ICCL>ICCH,它们的大小标志着器件静态功耗的大小。

器件的最大功耗为PCCL=VCCICCL。

手册中提供的电源电流与功耗值就是指整个器件总的电源电流与总的功耗。

引脚图:

7400芯片物理与逻辑引脚图:

7486芯片物理与逻辑引脚图:

7404芯片物理与逻辑引脚图:

7402芯片物理与逻辑引脚图:

验证74LS00的逻辑功能

(1)电路图:

仿真结果:

(2)VOL、VOH、ICCL、ICCH测量值:

VOL、VOH、ICCL、ICCH测量值

VOL(V)

VOH(V)

ICCL(mA)

ICCH(mA)

理论值

0、2

3、4

12

4

测量值

表1、1

3、用所提供的芯片设计1位半加器、1位全加器与1位数值比较器电路。

按设计逻辑图搭建电路测试电路逻辑功能。

1位半加、全加器与数值比较器电路设计

(1)1位半加器

电路图:

(2)1位全加器

(3)数值比较器

1位数值比较器

4、自行设计组合逻辑电路观察竞争冒险现象,并用输出并联电容法消除错误脉冲。

值得注意的就是因为每级门电路的传输延迟时间就是ns级,时间非常短,示波器中不好观察,所以设计电路时可适当多增加几级传输延迟,譬如7级。

同时用示波器观察时选择好触发档位,用us级的时间档观察尖峰窄脉冲。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 工作范文 > 行政公文

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1