第3章 存储器系统Word格式文档下载.docx
《第3章 存储器系统Word格式文档下载.docx》由会员分享,可在线阅读,更多相关《第3章 存储器系统Word格式文档下载.docx(7页珍藏版)》请在冰豆网上搜索。
(C)EPROM是可改写的,但它不能作为读写存储器(D)EPROM只能改写一次
6.主存和CPU之间增加高速缓存的目的是(A)。
(A)解决CPU和主存间的速度匹配问题(B)扩大主存容量
(C)既扩大主存容量,又提高存取速度(D)增强CPU的运算能力
7.采用虚拟存储器的目的是(C)。
(A)提高主存速度(B)扩大外存的容量(C)扩大内存的寻址空间(D)提高外存的速度
8.某数据段位于以70000起始的存储区,若该段的长度为64KB,其末地址是(C)。
(A)70FFFH(B)80000H(C)7FFFFH(D)8FFFFH
9.微机系统中的存储器可分为四级,其中存储容量最大的是(D)。
(A)内存(B)内部寄存器(C)高速缓冲存储器(D)外存
10.下面的说法中,(B)是正确的。
(A)指令周期等于机器周期
(B)指令周期大于机器周期(C)指令周期小于机器周期(D)指令周期是机器周期的两倍
11.计算机的主内存有3K字节,则内存地址寄存器需(C)位就足够。
(A)10(B)11(C)12(D)13
12.若256KB的SRAM具有8条数据线,那么它具有(B)地址线。
(A)10(B)18(C)20(D)32
13.可以直接存取1M字节内存的微处理器,其地址线需(C)条。
(A)8(B)16(C)20(D)24
14.规格为4096×
8的存储芯片4片,组成的存储体容量为(C)。
(A)4KB(B)8KB(C)16KB(D)32KB
15.一个有16字的数据区,其起始地址为70A0:
DDF6H,则该数据区末字单元的物理地址为(B)。
(A)14E96H(B)7E814H(C)7E7F6H(D)7E816H
16.某微型计算机可直接寻址64M字节的内存空间,其CPU的地址总线至少应有(D)条。
(A)20(B)30(C)16(D)26
17.对于地址总线为32位的微处理器来说,其直接寻址范围可达(D)。
(A)64MB(B)256MB(C)512MB(D)4GB
18.通常高速缓存是由快速(A)组成。
(A)SRAM(B)DRAM(C)EEPROM(D)Flash
19.CPU在执行指令的过程中,每完成一次对存储器或I/O端口的访问过程,称为(B)。
(A)时钟周期(B)总线周期(C)总线读周期(D)总线写周期
20.某CPU有32条地址线,与之相连的一个I/O芯片的口地址为210H~21FH,则该I/O芯片的片选信号至少应由(D)条地址线译码后产生。
(A)16(B)10(C)4(D)6
21.采用高速缓存Cache的目的是(B)。
(A)提高总线速度(B)提高主存速度 (C)使CPU全速运行(D)扩大寻址空间
22.堆栈的工作方式是(D)。
(A)先进先出(B)随机读写 (C)只能读出,不能写入(D)后进先出
23.EPROM是指(D)。
(A)随机读写存储器(B)可编程只读存储器 (C)只读存储器(D)可擦除可编程只读存储器
24.连续启动两次独立的存储器操作之间的最小间隔叫(
A
)。
(A)存取时间
(B)读周期
(C)写周期
(D)存取周期
25.对存储器访问时,地址线有效和数据线有效的时间关系应该是(
C
(A)数据线较先有效
(B)二者同时有效
(C)地址线较先有效
(D)同时高电平
26.微机的内存器可用(A)构成。
(A)RAM和ROM(B)硬盘(C)软盘(D)光盘
27.和外存储器相比,内存储器的特点是(C〕。
(A)容量大、速度快、成本低(B)容量大、速度慢、成本高
(C)容量小、速度快、成本高(D)容量小、速度快、成本低
28.若内存容量为64KB,则访问内存所需地址线(A)条
(A)16(B)20(C)18(D)19
29.
若用6264SRAM芯片(8K×
8位)组成128KB的存储器系统,需要(A)片6264芯片。
(A)16(B)24(C)32(D)64
30.若内存容量为64KB,则访问内存所需地址线(A)条。
(A)16(B)20(C)18(D)19
31.断电后存储的资料会丢失的存储器是(A)
(A)RAM(B)ROM(C)CD-ROM(D)硬盘
33.连接到64000H~6FFFF地址范围上的存储器用8K×
8位芯片构成,该芯片需要(A)片。
(A)4(B)8(C)6(D)12
二、判断题
1.静态随机存储器中的内容可以永久保存。
2.总线周期是指CPU执行一条指令所需的时间。
3.静态随机存储器中的内容可以永久保存。
4.Cache是一种快速的静态RAM,它介于CPU与内存之间。
5.寻址256M字节内存空间,需28条地址线。
6.无论采用何种工艺,动态RAM都是利用电容存储电荷的原理来保存信息的。
19.EPROM是指可擦除可编程随机读写存储器。
╳
36.某内存模块的地址范围为80000H~0BFFFFH,该模块的容量为256K(√)
三、填空题
1.为保证动态RAM中的内容不消失,需要进行(定时刷新)操作。
2.16K字节的存储芯片有(14)根地址线,用它构成64K空间的存储器共需(4)片,与8位机相连时需地址译码器74LS138至少
(1)片,若要求该地址空间为连续的,则译码器的引脚A应接地址线(A14),引脚B接地址线(A15),引脚C接地址线(1或0)。
3.随机存储器RAM主要包括(SRAM)和(DRAM)两大类。
4.构成64K*8的存储系统,需8K*1的芯片(64)片。
5.某存储模块的容量为64K,它的起始地址若为20000H,则末地址应为(2FFFFH)。
6.某RAM芯片的存储容量是8K×
8bit,则该芯片引脚中有13根地址线?
8根数据线?
如已知某半导体存储器芯片SRAM的引脚中有14根地址线和8根数据线,那么其存储容量应为(16kb)。
7.电路结构如下,请给出图中RAM1(92600H-927FFH)和RAM2(92A00H-92BFFH)的地址范围。
8.某RAM芯片的存储容量是4K×
8位,该芯片引脚中有(12)根地址线,(8)根数据线。
9.某16位微机系统的地址总线为20位,其存储器中RAM的容量为128KB,首地址为80000H,且地址是连续的。
问可用的最高地址是(9FFFF)H。
10.用2K×
8的SRAM芯片组成32K×
16的存储器,共需SRAM芯片(32)片,产生片选信号的地址至少需要(4)位。
11.8086中地址/数据线分时复用,为保证总线周期内地址稳定,应配置(锁存器),为提高总线驱动能力,应配置(驱动器)。
12、8086和8088的地址总线有(20)根,能寻址
(1)MB的存储器空间。
13.组成32M*8位的存储器,需要1M*4位的存储芯片共(64)片。
14.8086CPU从偶地址中按字节读时,存储器数据进入数据总线的(数据线低8位);
从奇地址按字节读时,进入数据总线的(数据线高8位
)。
15.1KB=____1024___字节,1MB=___1024__KB。
16.某8086微处理器系统中设计了一个存储为128KB的SRAM存储器模块,约定该存储器模块的起始地址为80000H,则该存储器模块的末地址为(9FFFFH)。
17.设微机的地址总线为16位,其RAM存储器容量为32KB,首地址为4000H,且地址是连续的,则可用的最高地址是(0BFFFH)。
四.做图题
1、设某计算机要用32K*4的动态RAM存储器芯片扩展128K*8的存储器。
请回答:
(1)扩展该存储器系统共需要几片RAM芯片?
(2)每块芯片应该有多少根数据线和多少根地址线?
(3)试画出存储器的组成图,并与CPU连接(设CPU有20根地址线)。
(4)根据所画出的连接图,确定其地址空间范围?
2、将一个8086微机系统再用16K*8的存储器芯片,它占的地址为D0000H至D7FFFH,试画出该存储器与CPU的接口图。
3、用16K*8的SRAM存储器芯片组成的64K字节的RAM存储器电器,试回答下列问题:
(1)试画出存储器的组成图,并与CPU连接,要求所组成的存储器空间从10000H开始并且是连续的。
(2)求各存储器的地址范围。
第3章存储器系统
一、选择题
1.(B)2.(B)3.(B)4.(D)5.(C)
6.(A)7.(C)8.(C)9.(D)10.(B)
11.(C)12.(B)13.(C)14.(C)15.(B)
16.(D)17.(D)18.(A)19.(B)20.(D)
21.(B)22.(D)23.(D)24.(A)25.(C)
26.(A)27.(C)28.(A)29.(A)30.(A)
31.(A)32.(A)33.(A)34.(A)35.(C)
1.×
2.×
3.×
4.√
5.√6.√7.×
8.√
1.定时刷新
2.14;
4;
1;
A14;
A15;
1或0
3.SRAM,DRAM
4.64
5.2FFFFH
6.13根地址线,8根数据线;
16KB
7.RAM1:
92600H~927FFHRAM2:
92A00H~92BFFH
8.12根地址线,8根数据线。
9.9FFFFH
10..32,4_
11.锁存器,驱动器
12.20,1
13.64
14..数据线低8位
数据线高8位
15.1024,1024
16.9FFFFH
17.0BFFFH