微型计算机原理与接口技术自考题模拟41Word文档下载推荐.docx
《微型计算机原理与接口技术自考题模拟41Word文档下载推荐.docx》由会员分享,可在线阅读,更多相关《微型计算机原理与接口技术自考题模拟41Word文档下载推荐.docx(12页珍藏版)》请在冰豆网上搜索。
C.OF
D.IF
C
5.指令INCBX,其条用的寻址方式是______
A.寄存器寻址
B.立即寻址
C.寄存器间接寻址
D.变址寻址
A
6.下列存储器哪一种存取速度最快______
A.SRAM
B.磁盘
C.DRAM
D.EPROM
[考点]本题考查的知识点为SRAM的特点。
SRAM的功耗较大,容量较小,存取速度较快;
DRAM的存取速度较慢,容量较大。
7.存储器是计算机系统中的记忆部件,它的主要作用是______
A.只存放程序
B.只存放数据
C.存放数据和程序
D.只存放指令代码
[考点]本题考查的知识点为存储器的作用。
存储器是计算机系统中必不可少的组成部分,用来存放计算机系统工作时所用的信息——程序和数据。
8.当8086/8088访问100H端口时,必须采用______寻址方式。
A.直接
B.寄存器问接
C.立即
D.变址
[考点]本题考查的知识点为输入指令IN。
当端口地址为8位时,指令中的PORT可以是8位立即数表示的直接地址,也可以是已定义的数值为8位二进制数的符号常量。
当端口地址大于8位时,指令中的PORT必须是以DX表示的寄存器,DX的内容为大于8位的端口地址。
9.在8086/8088指令的寻址方式中,不能用于寄存器间接寻址的是______
A.BX
B.BP
C.CX
D.DX
[考点]本题考查的知识点为寄存器间接寻址。
BX、DX、BP、SI、DI均可用于寄存器间接寻址。
10.在8086CPU的下列4种中断中,需要由硬件提供中断类型码的是______
A.INTR
B.INTO
C.INTn
D.NMI
[考点]本题主要考查的知识点为可屏蔽中断INTR。
可屏蔽中断请求INTR通常有Intel8259APCI驱动,该控制器又同需要中断服务的设备相连,可由软件命令来控制8259A的工作。
11.在进入DMA传送之前,DMA控制器是被当作CPU总线上的一个______
A.主处理器
B.I/O设备
C.I/O接口
D.主控制器
12.外设接口同外设之间交换的信息包括数据信息、状态信息和控制信息,其中数据信息和控制信息是______来传递的。
A.分别通过CPU的数据总线和控制总线
B.通过CPU的数据总线
C.通过CPU的控制总线
D.通过CPU的地址总线
[考点]本题考查的知识点为I/O接口与I/O端口。
数据信息、状态信息和控制信息通常都以数据形式通过CPU(或系统总线)的数据总线同CPU进行传送。
13.若采用8255A的PA口输出控制一个七段LED显示器,8255A的PA口应工作于______方式。
A.方式0
B.方式1
C.方式2
D.前面3种中的任一方式
[考点]本题考查的知识点为8255A的应用。
8255A的PA口用作输出数据口,未使用状态口和中断逻辑,是一个工作方式0采用无奈件传送的输出接口。
14.在异步通信接口中,为了使传送过程更可靠,一般设置有三种出错标志,它们是______
A.循环冗余校验出错标志、奇偶校验出错标志和溢出错标志
B.循环冗余校验出错标志、奇偶校验出错标志和帧出错标志
C.奇偶出错标志、溢出错标志和帧出错标志
D.循环冗余校验出错标志、溢出错标志和帧出错标志
15.在DMA传送方式中,______的传输效率最高。
A.单字节传送方式
B.成组传送方式
C.请求传送方式
D.级联方式
16.8251工作于串行异步接收时,当检测到______引脚为低电平时,可能是起始位。
A.RxD
B.TxD
C.
D.
[考点]本题考查的知识点为8251A的引脚功能。
RxD:
接收数据。
用来接收外设送来的串行数据,按规定检查有关字符和有关位后,经串—并转换送入数据总线缓冲器,RxD在时钟
上升沿采样输入。
17.可编程通信接口芯片8251A______
A.可用作并行接口
B.仅可用作异步串行接口
C.仅可用作同步串行接口
D.可用作同步、异步串行接口
[考点]本题考查的知识点为8251A的概述。
Intel8251AUSART是通用同步/异步接收发送器,是专为Intel微处理设计的,可用作CPU和串行外设的接口电路。
18.执行PUSH指令以后,栈指针的变化为______
A.SP加一
B.SP加二
C.SP减一
D.SP减二
[考点]本题考查的知识点为PUSH指令
PUSHsrc;
(W),SP←SP—2
(SP+1)_(SP)←src
其中(SP+1)_(SP)表示堆栈段内偏移地址为SP+1和SP的两个内存单元的内容,前者为高字节,后者为低字节,组成一个字数据。
本指令中(SP+1)_(SP)是目的操作数,是隐含的。
19.8086CPU响应某一外部可屏蔽中断请求后,该中断源的中断类型码送入CPU是通过CPU的______
A.地址总线
B.数据总线
C.控制总线
D.状态总线
[考点]本题主要考查的知识点为可屏蔽中断请求。
可屏蔽中断请求线INTR通常有Intel8259APCI驱动,该控制器又同需要中断服务的设备相连,可由软件命令来控制8259A的工作。
当CPU响应中断请求后,8259A必须把请求服务的那个设备的中断类型码(0~255)送上数据总线,该中断类型码是8259A的初始化过程中由8086/8088写入的。
CPU读入该中断类型码后,据此调用相应的中断服务程序。
20.在对双极性模拟信号进行编码时,常用的一种编码其符号位为“1”表示正值,符号位为“0”表示负值,这种编码称为______
A.原码
B.反码
C.补码
D.移码
第Ⅱ部分非选择题
二、多项选择题
1.8086CPU响应可屏蔽中断请求INTR的条件是______
A.外设有中断请求,中断接口中的中断请求触发器置1
B.中断接口中的中断允许触发器置1
C.8086CPU开中(IF=1)
D.CPU完成当前指令周期
E.CPU完成当前的总线周期
ABCD
2.可编程定时器/计数器8253,采用软件触发启动的工作方式是______
D.方式3
E.方式5
ACD
3.在8086CPU的控制信号线中,属于输入信号线的是______
A.RD
B.INTR
C.READY
E.BHE/S7
BCD
[考点]本题考查的知识点为控制总线。
INTR、NMI、READY、TEST均为输入信号,QS1、QS2、INTA、LOCK、BHE/S7、RD、WR等均为输出信号。
4.8086CPU进行存储器写操作时,在总线周期的T1周期(状态)下,总线信号中______
A.
B.
C.ALE=H
E.
ACE
5.串行异步通信的字符格式由______组成。
A.起始位
B.SYN字符
C.数据位
D.校验位
E.停止位
ABC
三、名词解释
1.微型计算机系统
是指有微型计算机配以相应的外围设备(如鼠标、键盘、打印机、显示器、磁盘机和磁带机等)和其他专用电器、电源、面板、机架以及足够的软件而构成的系统。
2.芯片组
采用VLSI技术,把主板上众多的接口芯片和支持芯片按不同功能分别集成到一片芯片之中。
这种用少量几片VLSI芯片的组合称为“控制芯片组”简称“芯片组”。
3.中断
中断是指CPU在正常执行程序时,由于内部/外部时间或程序的预先安排引起CPU暂时终止执行现行程序,转而去执行请求CPU为其服务的服务程序,待该服务程序执行完毕,又能自动返回到被中断的程序继续执行的过程。
4.DMA
是一种不需要CPU干预也不需要软件介入的高速数据传送方式。
5.总路线接口部件(BIU)
总线接口部件由段寄存器、指令指针、地址形成逻辑、总线控制逻辑和指令队列等组成。
四、简答题
1.简述PentiumMMX的特点。
PentiumMMX处理器是具有多媒体扩展功能的奔腾芯片,MMX即多媒体扩展,是为提高PC机处理多媒体和通信能力而推出的新技术。
PentiumMMX的主要特点是:
(1)引入了4种新的数据类型和8个64位寄存器,使一条指令就能并行执行8个8位数据,4个16位数据或2个32位数据的运算。
(2)采用饱和运算,把溢出值作为定值处理,结果大于最大值时当作最大值,结果小于最小值时当作最小值,无需进行溢出处理。
(3)具有积和运算能力,MMX处理器的PMADDWD指令(紧缩字相乘并加结果)即“积和运算”,可大大提高向量运算和矩阵运算的速度,在音频和视频图像的压缩和解压缩中经常用到。
2.存储器系统片控制方法中的全译码法和部分译码法有什么不同?
8251A中
和
是8251A同MODEM相连的控制信号。
是8251A送给MODEM的控制信号,
是MODEM送给8251A的状态信号。
(1)
:
请求发送,通知MODEM,CPU请求发送数据。
(2)
数据终端准备好,通知MODEM,CPU准备就绪。
(3)
清除发送,即允许发送,通知8251A和CPU,MODEM已做好准备,允许CPU发送数据。
(4)
数据装置(数据通信设备)准备好,MODEM已做好准备。
(5)在采用MODEM的串行通信系统中,8251A的这4条控制信号线直接同与之相连的MODEM中相应引脚相连,用来协调8251A同MODEM之间数据信息的传输;
在不采用MODEM的串行通信中,两个计算机之间或计算机与串行终端之间直接连接,这4条控制信号线将用于在通信双方间直接建立同步关系。
3.存储器系统片选控制方法中的全译码法和部分译码法有什么不同?
(1)全译码法:
CPU的全部地址总线都参与地址译码,存储器芯片中的任意单元都有唯一的确定的地址。
(2)部分译码法:
CPU地址总线中的部分地址参与地直译码,存储器芯片中任意单元都有多个地址可供选中。
4.什么是SCSI接口?
它与EIDE接口有何区别?
SCSI即小型计算机系统接口,是一种智能型接口,可连接硬盘机、CD-ROM光驱、可擦:
写光驱、磁带机、扫描仪以及一些通信设备等,一般用于高端应用领域。
SCSI接口的特点是数据传输速度快、可驱动的外部设备数目多、可靠性高、定义广泛、互换性好。
(2)同EIDE接口相比较,SCSI接口在速度和驱动设备能力上的优势是明显的。
同时,它能支持多种计算机系统,包括PC机、SPARC工作站和大型主机等多种平台,在服务器领域、超级计算机系统以及网络系统中得到广泛应用。
由于价格昂贵,通常在PC机领域首选接口是EIDE。
5.什么是8086CPU的总线周期,它至少需要由几个T状态(时钟周期)组成?
在什么情况下需要在总线周期中插入等待周期TW,TW应插入在哪里?
(1)总线周期是指8086CPU通过总线与外部(内存或I/O端口)交换一次信息(数据)所需要的时间。
8386CPU的总线周期至少需要4个T状态组成。
(2)当一些慢速设备无法在3个T状态内完成数据读写时,向CPU发出READY信号无效,8386CPU在T3与T1之间插入等待周期TW。
五、简单分析设计题
1.8086CPU执行MOV[2003H],AX指令的取指到执行指令最少需要多少时间?
设时钟频率为5MHz,该指令的机器码为4个字节,存放在1000H:
2000H开始的代码段中。
该条指令的机器码为4个字节存放在1000H:
2001H开始的4个单元中,则取指令需2个总线周期,第一次取出1000H:
2000H与1000H:
2001H2个单元中的16位代码;
第二次取出1000H:
2002H与1000H:
2003H两个单元中的16位代码;
接着为执行指令,将Ax中16位数传送到DS:
2001H与DS:
2002H两个存储单元中,因是奇地址字,需2个总线周期才能完成。
这样,从取指到执行共需4个总线周期。
在无等待周期的情况下,从取指到执行共需:
4×
1/5M=3.2μs(一个总线周期在无等待周期的情况下由4个时钟周期T组成)。
2.8251A进行初始化,要求:
工作于异步方式、采用奇校验、指定二位终止位、7位ASCII字符、波特率因子为16,出错指示处于复位状态、允许发送、允许接收、数据终端就绪、不送出空白字符、内部不复位。
(1)确定“方式指令字”为:
①因是异步方式、波特率因子为16,则D1D0=10。
②字符为7位ASCII字符,长度7位,则D3D2=10。
⑧采用奇校验,则D5D4=01。
④采用2位终止位,则D7D6=11。
⑤方式指令字为11011010B=DAH。
(2)确定“命令指令字”,按题意应为:
00010111B=17H
(3)初始化程序段为(设8251A的端口地址为80H,81H):
MOVAL,0DAH
OUT81H,AL
MOVAL,17H
下图为一个采用查询传送的输入接口,请回答如下问题:
3.输入设备在向接口传送8位数据D0~D7的同时,还要传送
信号,这个信号的作用是什么?
两个作用:
一是把输入数据打入锁存器;
二是送D触发器使输出产生高电平。
4.D触发器的作用是什么?
在
作用下,产生状态信息供CPU检测。
5.CPU什么时候可读取输入设备送来的数据,写出所用指令,该指令除读取数据外,还有什么作用?
当CPU检测到D触发器的Q=1时,可用INAL,
指令读取输入数据,该指令又使D触发器输出Q清零。
六、综合分析设计题
1.下图为一微机系统的结构框图,#1、#2、#3是CPU总线,其中#3为控制总线,h为
信号。
试分析该结构框图,说明#1、#2各为何种总线,a~g各为何种信号,U1~U9为何种器件?
该微机系统由RAM、ROM、键盘、显示器、打印机及其接口组成。
(1)CPU三总线中已知#3为控制总线,#1与#2中的#2是双向总线,因此为数据总线;
#1为地址总线。
(2)信号h接U1的控制端
,h经反相后接U2的控制端G,h为
,U1、U2为地址译码器,其中U1供上部I/O接口的地址译码,U2供下部存储器的地址译码。
U3为键盘接口,是输入接口应为三态缓冲器,U4、U5分别是显示器接口和打印机接口是输出接日,应为锁存器。
U6、U7的数据线为双向线,应为RAM,而U8、U9的数据线为输出线,应为ROM。
(3)信号a、f、g为RD信号,b、c为
信号,d、e为
或
2.有一微机系统的I/O接口系统如下图所示。
要求在定时中断服务程序中完成A/D转换及数据采集,请编写该中断服务程序,其中:
(1)当开关K闭合时进行A/D转换。
(2)将A/D转换结果存入内存变量区BUFFER中。
LOP:
INAL,85H
TESTAL,01H
JNZLOP
OUT88H,AL(88H也可为89H、8AH或8BH)
LOP1:
INAL,86H
TESTAL,01H
JZLOP1
INAL,8CH(8CH也可为8DH、8EH或8FH)
MOVBUFFER,AL