数字电子技术课程研发设计集锦Word下载.docx
《数字电子技术课程研发设计集锦Word下载.docx》由会员分享,可在线阅读,更多相关《数字电子技术课程研发设计集锦Word下载.docx(32页珍藏版)》请在冰豆网上搜索。
二、课程设计的目的和要求
1.能够较全面地巩固和应用“数字电子技术”课程中所学的基本理论和基本方法,并初步掌握小型数字系统设计的基本方法。
聞創沟燴鐺險爱氇谴净。
2.能合理、灵活地应用各种标准集成电路(SSI、MSI、LSI等)器件实现规定的数字系统。
3.培养独立思考、独立准备资料、独立设计规定功能的数字系统的能力。
4.培养独立进行实验,包括电路布局、安装、调试和排除故障的能力。
5.培养书写综合设计实验报告的能力。
三、课程设计的基本要求
根据设计任务,从选择设计方案开始,进行电路设计;
选择合适的器件,画出设计电路图;
通过安装、调试,直至实现任务要求的全部功能。
对电路要求布局合理,走线清晰,工作可靠,经验收合格后,写出完整的课程设计报告。
残骛楼諍锩瀨濟溆塹籟。
四、课程设计的具体步骤
电子电路的一般设计方法和步骤是:
分析设计任务和性能指标,选择总体方案,设计单元电路,选择器件,计算参数,画总体电路图。
进行仿真试验和性能测试。
实际设计过程中往往反复进行以上各步骤,才能达到设计要求,需要灵活掌握。
酽锕极額閉镇桧猪訣锥。
1.总体方案选择
设计电路的第一步就是选择总体方案,就是根据提出的设计任务要求及性能指标,用具有一定功能的若干单元电路组成一个整体,来实现设计任务提出的各项要求和技术指标。
彈贸摄尔霁毙攬砖卤庑。
设计过程中,往往有多种方案可以选择,应针对任务要求,查阅资料,权衡各方案的优缺点,从中选优。
2.单元电路的设计
2.1设计单元电路的一般方法和步骤
A.
根据设计要求和选定的总体方案原理图,确定对各单元电路的设计要求,必要时应详细拟定主要单元电路的性能指标。
謀荞抟箧飆鐸怼类蒋薔。
B.
拟定出各单元电路的要求后,对它们进行设计。
C.单元电路设计应采用符合的电平标准。
2.2元器件的选择
针对数字电路的课程设计,在搭建单元电路时,对于特定功能单元选择主要集成块的余地较小。
比如时钟电路选555,转换电路选0809,译码及显示驱动电路也都相对固定。
但由于电路参数要求不同,还需要通过选择参数来确定集成块型号。
一个电路设计,单用数字电路课程内容是不够的,往往同时掺有线性电路元件和集成块,因此还需对相应内容熟悉,比如运算放大器的种类和基本用法,集成比较器和集成稳压电路的特性和用法。
总之,构建单元电路时,选择器件的电平标准和电流特性很重要。
普通的门电路、时序逻辑电路、组合逻辑电路、脉冲产生电路、数模和模数转换电路、采样和存储电路等,参数选择恰当可以发挥其性能并节约设计成本。
厦礴恳蹒骈時盡继價骚。
单元电路设计过程中,阻容元件的选择也很关键。
它们的种类繁多,性能各异。
优选的电阻和电容辅助于数字电路的设计可以使其功能多样化、完整化。
茕桢广鳓鯡选块网羈泪。
3.单元电路调整与连调
数字电路设计以逻辑关系为主体,因此各单元电路的输入输出逻辑关系与它们之间的正确传递决定了设计内容的成败。
具体步骤要求每一个单元电路都须经过调整,有条件情况下可应用逻辑分析仪进行测试,确保单元正确。
各单元之间的匹配连接是设计的最后步骤,主要包含两方面,分别是电平匹配和驱动电流匹配。
它也是整个设计成功的关键一步。
鹅娅尽損鹌惨歷茏鴛賴。
4.衡量设计的标准
工作稳定可靠;
能达到预定的性能指标,并留有适当的余量;
电路简单,成本低,功耗低;
器件数目少,集成体积小,便于生产和维护。
籟丛妈羥为贍偾蛏练淨。
五、课程设计报告要求
课程设计报告应包括以下内容:
1.对设计课题进行简要阐述。
2.设计任务及其具体要求。
3.总体设计方案方框图及各部分电路设计(含各部分电路
功能、输入信号、输出信号、电路设计原理图及其功能阐述、所选用的集成电路器件等)。
4.整机电路图(电路图应用标准逻辑符号绘制,电路图中
应标明接线引出端名称、元件编号等)。
5.器件清单。
6.调试结果记录。
7.总结与体会。
课程设计报告应内容完整、字迹工整、图表整齐、数据详实。
课题一数字电子钟逻辑电路设计
一、简述
数字电子钟是一种用数字显示秒、分、时、日的计时装置,与传统的机械钟相比,它具有走时准确,显示直观、无机械传动装置等优点,因而得到了广泛的应用。
小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。
預頌圣鉉儐歲龈讶骅籴。
数字电子钟的电路组成方框图如图1.1所示。
图1.1数字电子钟框图
由图1.1可见,数字电子钟由以下几部分组成:
石英晶体振荡器和分频器组成的秒脉冲发生器;
校时电路;
六十进制秒、分计数器,二十四进制(或十二进制)计时计数器;
秒、分、时的译码显示部分等。
渗釤呛俨匀谔鱉调硯錦。
二、设计任务和要求
用中、小规模集成电路设计一台能显示日、时、分、秒的数字电子钟,要求如下:
1.由晶振电路产生1Hz标准秒信号。
2.秒、分为00~59六十进制计数器。
3.时为00~23二十四进制计数器。
4.周显示从1~日为七进制计数器。
5.可手动校时:
能分别进行秒、分、时、日的校时。
只要将开关置于手动位置,可分别对秒、分、时、日进行手动脉冲输入调整或连续脉冲输入的校正。
铙誅卧泻噦圣骋贶頂廡。
6.整点报时。
整点报时电路要求在每个整点前呜叫五次低音(500Hz),整点时再呜叫一次高音(1000Hz)。
擁締凤袜备訊顎轮烂蔷。
三、可选用器材
1.通用实验底板
2.直流稳压电源
3.集成电路:
CD4060、74LS74、74LS161、74LS248及门电路
4.晶振:
32768Hz
5.电容:
100μF/16V、22pF、3~22pF之间
6.电阻:
200Ω、10KΩ、22MΩ
7.电位器:
2.2KΩ或4.7KΩ
8.数显:
共阴显示器LC5011-11
9.开关:
单次按键
10.三极管:
8050
11.喇叭:
1W/4,8Ω
四、设计方案提示
根据设计任务和要求,对照数字电子钟的框图,可以分以下几部分进行模块化设计。
1.秒脉冲发生器
脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器发出的脉冲经过整形、分频获得1Hz的秒脉冲。
如晶振为32768Hz,通过15次二分频后可获得1Hz的脉冲输出,电路图如图1.2所示。
贓熱俣阃歲匱阊邺镓騷。
图1.2秒脉冲发生器
2.计数译码显示
秒、分、时、日分别为60、60、24、7进制计数器、秒、分均为60进制,即显示00~59,它们的个位为十进制,十位为六进制。
时为二十四进制计数器,显示为00~23,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4时清零,就为二十四进制了。
坛摶乡囂忏蒌鍥铃氈淚。
周为七进制数,按人们一般的概念一周的显示日期“日、1、2、3、4、5、6”,所以我们设计这个七进制计数器,应根据译码显示器的状态表来进行,如表1.1所示。
蜡變黲癟報伥铉锚鈰赘。
按表1.1状态表不难设计出“日”计数器的电路(日用数字8代替)。
所有计数器的译码显示均采用BCD—七段译码器,显示器采用共阴或共阳的显示器。
Q4Q3Q2Q1
显示
1000
日
0001
1
0010
2
0011
3
0100
4
0101
5
0110
6
表1.1状态表
3.校时电路
在刚刚开机接通电源时,由于日、时、分、秒为任意值,所以,需要进行调整。
置开关在手动位置,分别对时、分、秒、日进行单独计数,计数脉冲由单次脉冲或连续脉冲输入。
4.整点报时电路
当时计数器在每次计到整点前六秒时,需要报时,这可用译码电路来解决。
即
当分为59时,则秒在计数计到54时,输出一延时高电平去打开低音与门,使报时声按500Hz频率呜叫5声,直至秒计数器计到58时,结束这高电平脉冲;
当秒计数到59时,则去驱动高音1KHz频率输出而鸣叫1声。
買鲷鴯譖昙膚遙闫撷凄。
五、参考电路
数字电子钟逻辑电路参考图如图1.3所示。
图1.3数字电子钟逻辑电路参考图
六、参考电路简要说明
1.秒脉冲电路
由晶振32768Hz经14分频器分频为2Hz,再经一次分频,即得1Hz标准秒脉冲,供时钟计数器用。
2.单次脉冲、连续脉冲
这主要是供手动校时用。
若开关K1打在单次端,要调整日、时、分、秒即可按单次脉冲进行校正。
如K1在单次,K2在手动,则此时按动单次脉冲键,使周计数器从星期1到星期日计数。
若开关K1处于连续端,则校正时,不需要按动单次脉冲,即可进行校正。
单次、连续脉冲均由门电路构成。
綾镝鯛駕櫬鹕踪韦辚糴。
3.秒、分、时、日计数器
这一部分电路均使用中规模集成电路74LS161实现秒、分、时的计数,其中秒、分为六十进制,时为二十四进制。
从图3中可以发现秒、分两组计数器完全相同。
当计数到59时,再来一个脉冲变成00,然后再重新开始计数。
图中利用“异步清零”反馈到/CR端,而实现个位十进制,十位六进制的功能。
驅踬髏彦浃绥譎饴憂锦。
时计数器为二十四进制,当开始计数时,个位按十进制计数,当计到23时,这时再来一个脉冲,应该回到“零”。
所以,这里必须使个位既能完成十进制计数,又能在高低位满足“23”这一数字后,时计数器清零,图中采用了十位的“2”和个位的“4”相与非后再清零。
猫虿驢绘燈鮒诛髅貺庑。
对于日计数器电路,它是由四个D触发器组成的(也可以用JK触发器),其逻辑功能满足了表1,即当计数器计到6后,再来一个脉冲,用7的瞬态将Q4、Q3、Q2、Q1置数,即为“1000”,从而显示“日”(8)。
锹籁饗迳琐筆襖鸥娅薔。
4.译码、显示
译码、显示很简单,采用共阴极LED数码管LC5011-11和译码器74LS248,当然也可用共阳数码管和译码器。
構氽頑黉碩饨荠龈话骛。
5.整点报时
当计数到整点的前6秒钟,此时应该准备报时。
图3中,当分计到59分时,
将分触发器QH置1,而等到秒计数到54秒时,将秒触发器QL置1,然后通过QL与QH相与后再和1s标准秒信号相与而去控制低音喇叭呜叫,直至59秒时,产生一个复位信号,使QL清0,停止低音呜叫,同时59秒信号的反相又和QH相与后去控制高音喇叭呜叫。
当计到分、秒从59:
59—00:
00时,呜叫结束,完成整点报时。
輒峄陽檉簖疖網儂號泶。
6.呜叫电路
呜叫电路由高、低两