4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx

上传人:b****1 文档编号:15016660 上传时间:2022-10-26 格式:DOCX 页数:14 大小:332.98KB
下载 相关 举报
4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx_第1页
第1页 / 共14页
4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx_第2页
第2页 / 共14页
4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx_第3页
第3页 / 共14页
4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx_第4页
第4页 / 共14页
4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx_第5页
第5页 / 共14页
点击查看更多>>
下载资源
资源描述

4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx

《4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx》由会员分享,可在线阅读,更多相关《4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx(14页珍藏版)》请在冰豆网上搜索。

4路抢答器数字电路课程设计毕业设计论文Word文档格式.docx

抢答器具有定时抢答的功能,且一次抢答的时间为3秒。

当主持人启动“开始”键后,要求定时器立即进行减计时,并用显示器显示通过定时电路和译码电路将秒脉冲产生的信号在显示器上输出实现计时功能,构成扩展电路。

参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止;

如果定时抢答的时间已到,而没有选手抢答时,本次抢答无效,并封锁输入电路,禁止选手超时后抢答,定时显示器上显示0并闪烁。

经过布线、焊接、调试等工作后数字抢答器成形。

1概述

1.1设计题目:

抢答器电路设计

1.2设计任务和要求

1、可同时供4名选手参赛,其编号分别是1到4,各用一个抢答按钮,按钮的编号与选手的编号相对应。

给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答的开始。

2、抢答器具有数据锁存和显示的功能。

3、抢答器具有定时抢答的功能,且一次抢答的时间为3秒。

当主持人启动“开始”键后,要求定时器立即进行减计时,并用显示器显示。

4、参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止;

5、在主持人未按下开始键时,如有人抢答犯规,在显示器上锁存并闪烁犯规选手的编号。

6、确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画出总体电路原理图,阐述基本原理。

1.3方案比较

与普通抢答器相比,本作品有以下几方面优势:

1、具有清零装置和抢答控制,可由主持人操纵避免有人在主持人说“开始”

前提前抢答违反规则。

2、具有定时功能,在3秒内无人抢答表示所有参赛选手获参赛队对本题弃

权。

3、3秒时仍无人抢答其报警电路工作表示抢答时间耗尽并禁止抢答。

2系统总体方案及硬件设计

2.1系统总体方案

抢答器的组成框

其工作原理为:

接通电源后,主持人将开关拨到"

清除"

状态,抢答器处于禁止状态,编号显示器灭灯,定时显示器显示设定时间;

主持人将开关置“开始”状态,宣布"

开始"

,抢答器处于工作状态,定时器倒计时,扬声器给出声响提示。

当定时时间到,却没有选手抢答时,系统报警,并封锁输入电路,禁止选手超时后抢答。

当选手在定时时间内抢答时,抢答器完成要完成以下四项工作:

1)优先编码电路立即分辨出抢答者的编号,并由所存器进行所存,然后由译码显示电路显示编号;

2)扬声器发出短暂声响,提醒节目主持人注意;

3)控制电路要对输入编码电路进行封锁,避免其它选手再次进行抢答;

4)控制电路要使定时器停止工作,时间显示器上显示剩余的抢答时间,并保持到主持人将系统清零为止。

当选手将问题回答完毕,主持人操作控制开关,使系统回复到禁止工作状态,以便进行下一轮抢答。

2.2硬件设计

本课程设计,要求用集成电路:

74LSl48,74LS279,74LS48,74LSl92,74LS00,74LSl21和其它器件等,实现四路定时抢答功能。

1.优先编码器74LS148

74LS148为8线-3线优先编码器。

它允许多个输入信号同时有效,但只对一个优先级最高的输入信号进行编码。

74LS148管脚图

74LS1488线—3线二进制编码器真值表

74LS148工作原理如下:

该编码器有8个信号输入端,3个二进制码输出端。

此外,电路还设置了输入使能端ST非,输出使能端YS和优先编码工作状态标志YEX非。

当ST非=0时,编码器工作;

而当ST非=1时,则不论8个输入端为何种状态,3个输出端均为高电平,且优先标志端和输出使能端均为高电平,编码器处于非工作状态。

这种情况被称为输入低电平有效,输出也为低电来有效的情况。

当ST非为0,且至少有一个输入端有编码请求信号(逻辑0)时,优先编码工作状态标志YEX非为0。

表明编码器处于工作状态,否则为1。

由功能表可知,在8个输入端均无低电平输入信号和只有输入0端(优先级别最低位)有低电平输入时,Y2Y1Y0的非均为111,出现了输入条件不同而输出代码相同的情况,这可由YEX非的状态加以区别,当YEX非=1时,表示8个输入端均无低电平输入,此时Y2Y1Y0的非=111为非编码输出;

YEX非=0时,Y2Y1Y0的非=111表示响应输入0端为低电平时的输出代码(编码输出)。

YS只有在ST非为0,且所有输入端都为1时,输出为0,它可与另一片同样器件的ST非连接,以便组成更多输入端的优先编码器。

从功能表不难看出,输入优先级别的次为7,6,……,0。

输入有效信号为低电平,当某一输入端有低电平输入,且比它优先级别高的输入端无低电平输入时,输出端才输出相对应的输入端的代码。

例如5为0。

且优先级别比它高的输入6和输入7均为1时,输出代码为010,这就是优先编码器的工作原理。

2.锁存器74LS279

每片74LS279中包含四个独立的用与非门组成的基本RS触发器。

其中第一个和第三个触发器各有两个Rd输入端(S1和S3),在任一输入端上加入低电平均能将触发器置1;

每个触发器只有一个Rd输入端(R)。

74LS279管脚引线图

3.计数器74LS192

74LS192具有下述功能:

①异步清零:

CR=1,Q3Q2Q1Q0=0000

②异步置数:

CR=0,LD=0,Q3Q2Q1Q0=D3D2D1D0

③保持:

CR=0,LD=1,CPU=CPD=1,Q3Q2Q1Q0保持原态

④加计数:

CR=0,LD=1,CPU=CP,CPD=1,Q3Q2Q1Q0按加法规律计数

⑤减计数:

CR=0,LD=1,CPU=1,CPD=CP,Q3Q2Q1Q0按减法规律计数

74LS192是双时钟方式的十进制可逆计数器。

CPU为加计数时钟输入端,CPD为减计数时钟输入端。

LD为预置输入控制端,异步预置。

CR为复位输入端,高电平有效,异步清除。

CO为进位输出:

1001状态后负脉冲输出

BO为借位输出:

0000状态后负脉冲输出。

74LS192管脚引线图

4.NE555

555定时器的基本组成

(1)基本RS触发器

由两个与非门组成,是专门设置的可从外部进行置0的复位端,当R=0时,使Q=0、=1。

(2)比较器

C1、C2是两个电压比较器。

比较器有两个输入端,分别标有+号和-号,如果用U+和U-表示相应输入端上所加的电压,则当U+>U-时其输出为高电平,U+<U-时输出为低电平,两个输入端基本上不向外电路索取电流,即输入电阻趋近于无穷大。

(3)分压器

三个阻值均为5kΩ的电阻串联起来构成分压器(555也因此而得名),为比较器C1和C2提供参考电压,C1之+端U+=2VCC/3、C2之-端U-=VCC/3。

如果在电压控制端CO另加控制电压,则可改变C1、C2的参考电压。

工作中不使用CO端时,一般都通过一个0.01μF的电容接地,以旁路高频干扰。

(4)晶体管开关和输出缓冲器

晶体管TD构成开关,其状态受Q端控制,当为0时TD截止、为1时TD导通。

输出缓冲器就是接在输出端的反相器G3,其作用是提高定时器的带负载能力和隔离负载对定时器的影响。

综上所述可知,555定时器不仅提供了一个复位电平为2VCC/3、置位电平为VCC/3,且可通过端直接从外部进行置0的基本RS触发器,而且还给出了一个状态受该触发器端控制的晶体管开关,因此使用起来极为灵活。

555定时器的菜单

UTH

U

uo

TD的状态

X

0

UOL

导通

>2VCC/3

>VCC/3

1

UOL

<2VCC/3

不变

X

<VCC/3

UOH

截止

5.74LS00

发光二极管简称LED,采用砷化镓、镓铝砷、和磷化镓等材料制成,其内部结构为一个PN结,具有单向导电性。

当在发光二极管PN结上加正向电压时,PN结势垒降低,载流子的扩散运动大于漂移运动,致使P区的空穴注入到N区,N区的电子注入到P区,这样相互注入的空穴与电子相遇后会产生复合,复合时产生的能量大部分以光的形式出现,因此而发光。

常用的发光二极管应用电路有四种,即直流驱动电路、交流驱动电路、脉冲驱动电路、变色发光驱动电路。

使用LED作指示电路时,应该串接限流电阻,该电阻的阻值大小应根据不同的使用电压和LED所需工作电流来选择。

发光二极管的压降一般为1.5~2.0V,其工作电流一般取10~20mA为宜。

6.47LS121

TTL集成器件74121是一种不可重复触发集成单稳态触发器

关于定时:

单稳态电路的定时取决于定时电阻和定时电容的数值。

74121的定时电容连接在芯片的10、11引脚之间。

若输出脉宽较宽,而采用电解电容时,电容C的正极连接在C输出端(10脚)。

功能表

3软件设计

3.1单元电路设计

3.1.1抢答电路

该部分电路要完成两个功能:

一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号;

二是禁止其他选手按键操作无效。

选用优先编码器74LS148和RS锁存器74LS279可以完成上述功能,所组成的电路图如下所示。

这个电路的工作原理过程:

当主持人控制开关S置于"

清零"

端时,RS触发器的R非端均为0,4个触发器输出(Q4—Q1)全部置0,使74LS48的BI的非=0,显示器灯灭;

74LS148的选通输入端ST的非=0,使之处于工作状态,此时锁存电路不工作。

当主持人把开关S置于"

时,优先编码器和锁存电路同时处于工作状态,即抢答器处于等待工作状态,等待输入端的信号输入,当有选手将键按下时(如按下S2),74LS148的输出Y2Y1Y0的非=110,YEX的非=0,经RS锁存后,CTR=1,BI的非=1,74LS279处于工作状态,Q4Q3Q2=010,74LS48处于工作状态,经74LS148译码后,显示器显示为"

2"

此外,CTR=1,使74LS148的ST的非为高电平,74LS148处于禁止工作状态,封锁其他按键的输入。

当按键松开即按下时,74LS148的YEX的非为高电平,但由于CTR维持高电平不变,所以74LS148仍处于禁止状态,确保不会

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 解决方案 > 学习计划

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1