奇数分频器VHDL设计docxWord文档格式.docx
《奇数分频器VHDL设计docxWord文档格式.docx》由会员分享,可在线阅读,更多相关《奇数分频器VHDL设计docxWord文档格式.docx(12页珍藏版)》请在冰豆网上搜索。
分频预置数--clkout:
分频后得到的时钟
ARCHITECTUREbehaveOFfdivIS
SIGNALs1,s2:
STD_LOGIC;
SIGNALcnt:
INTEGERRANGE0TOpreset-1;
--设计构造体
--内部信号s1,s2--模为preset的计数信号
BEGIN
P1:
PROCESS(clk,reset)
IFreset='
1'
THENcnt<
=0;
ELSIFclk'
eventANDclk='
THENIFcnt=0THEN
--计数器
cnt<
=preset-1;
ELSEcnt<
=cnt-1;
ENDIF;
ENDPROCESS;
P2:
THEN
s1<
='
;
IFcnt=0THEN
=NOTs1;
ELSE
=s1;
P3:
s2<
0'
IFcnt=(preset-1)/2THEN
=NOTs2;
--信号1
--计数信号为0时,S1翻转
--信号2
--计数信号为N时,S2翻转
=s2;
clkout<
=s1XORs2;
--异或输出ENDBEHAVE;
程序说明:
以上程序实现任意奇数为PRESET的50%占空比分频,计
数器CNT的模值为PRESET,计数器是为了控制信号S1和信号S2,使两
信号保持恒定的时间差。
信号S1为上升沿触发,在CNT=0时翻转,信号S2为下降沿触发,在CNT=(PRESET-1)/2时翻转。
然后将S1和S2异或输出,这样就实现了PRESET的50%占空比分频。
3仿真波形
本设计选用的是FLEX10K系列器件,仿真波形如图所示。
图中预置值为7,即分频器分频值为7由图中的波形可以看出,结果正确。
500卩吨1qus1呼$22富啊3M字$山4爭
LrLrLrLrLrLrLTLrLrLrLrLrLrLrLrLrLrLJ
9000附1Out120u$2£
ut3Ch*3.5u*4Ou*45ut
_II■Iii・hII
elk
TLTLTLT
■jTJLTLrLrLrin
-TLTLrL
rTTLTLTirLrLrLrL'
u
站ent
DS
1615g
312X1XDXU6X4P
!
6I5X4PX2X1JDX6J
oisi
Q
nr
r
a
1
*RE常科
D7
7
reseE
-Oclkoin苜preselifl讨ent
波形分析:
计数器CNT的模值为7,信号S1是上升沿触发,CNT=0时翻转,S2是下降沿触发,CNT=(7-1)/2=3时翻转,然后将S1和S2异或输出,这样就实现了50%占空比的7分频。
半整数分频器
1引言
在数字系统设计中,分频器是一种基本电路。
整数分频器的实现非常简单,可采用标准的计数器来实现。
但在某些场合下,时钟源所给频率与所需频率不成整数倍关系,譬如把12MHZ的时钟频率分频为1.024MHZ
的时钟,分频系数为11.71875,此时可采用小数分频器进行分频。
这类问题在通信ASIC的设计中用的比较多。
作为小数分频器的一个特例,本程序完成的是半整数分频器的设计。
2半整数分频器的基本原理
设有一个5MHZ的时钟源,但电路中需要产生一个2MHZ的时钟信号,这时就需要设计一个分频比为2.5的分频器,可采用以下方法:
设计一个
模3的计数器,再设计一个扣除脉冲电路,加在模3计数器输出之后,每
来两个脉冲就扣除一个脉冲,就可以得到分频系数为2.5的小数分频器。
实现扣除的电路是由二分频器和异或逻辑组成。
采用类似的方法,可以设计出分频系数为任意半整数的分频器。
3电路组成
设需要设计一个分频系数为N-0.5的分频器,其电路可由一个模N计
数器、二分频器和一个异或门组成,如图
(一)所示。
图
(一)通用半整数分频器电路组成
4VHDL程序
ENTITYdecountIS
PORT(inclk:
preset:
INSTD_LOGIC_VECTOR(3DOWNTO0);
outclk:
BUFFERSTD_LOGIC);
ENDdecount;
--时钟源
--预置分频值N
--输出时钟
ARCHITECTUREdecount_archOFdecountIS
SIGNALclk,divide2:
--clk:
异或门输出;
--divide2:
二分频器输出SIGNALcount:
STD_LOGIC_VECTOR(3DOWNTO0);
clk<
=inclkXORdivide2;
PROCESS(clk)
IF(clk'
eventandclk='
)THENIF(count="
0000"
)THENcount<
outclk<
ELSEcount<
=count-1;
--inclk与divide2异或后,
--作为模N计数器的时钟
--置整数分频值N
--模N计数器减法计数
PROCESS(outclk)
IF(outclk'
eventandoutclk='
)THENdivide2<
=notdivide2;
ENDdecount_arch;
--输出时钟二分频
说明:
以上程序实现对时钟源inclk进行分频系数为N-0.5的分频,得
到输出频率outclk。
Preset输入端口是预置分频值N,本程序中preset设为4位宽的位矢量,即分频系数为16以内的半整数值。
若分频系数大于16,
需同时增大preset和count的位宽,两者的位宽应始终一致。
五仿真波形
本设计选用的是MAX7000系列的EPM7032LC44-15器件实现,仿真波形如图
(二)所示。
图中预置值设为3,即分频器分频值为2.5,由图中
outclk与inclk的波形可以看出,outclk会在inclk每隔2.5个周期处产生一个上升沿,从而实现分频系数为2.5的分频器。
JDCuOnsECOQn?
BOO.Eh;
IQ時丨2阳16u$I.Qus22u$24us26u$2<
TIIIIITIII
H3
3
i^htk
-L_n
」LI
_—_^r
峠MOUldk
n
图
(二)仿真结果
设计题目
1.设计一个按键脉冲宽度处理电路。
假设按键的高电平脉冲宽度可能为
10-100个时钟宽度,设计一个电路使每次按键在按键松开(释放)时
输出一个时钟周期的高电平脉冲。
根据代码画出电路结构示意图。
源程序如下:
ENTITYkeyIS
P0RT(clk,key_in:
key_out:
ENDENTITY;
ARCHITECTUREbehavOFkeyIS
SIGNALq1,q2:
PROCESS
WAITUNTILRISING_EDGE(clk);
q1<
=key_in;
q2<
=q1;
key_out<
=q2andnot(q1);
电路图:
2.设计帧同步检测电路,输入位宽1位的二进制序列及时钟,输出高电
平脉冲的检测结果。
对输入的二进制序列检测帧同步序列“01011”,
即当输入的二进制序列中出现帧同步序列时,输出一个高电平脉冲。
源程序(对连续输入信号进行检测):
ENTITYfindIS
PORT(clk,input:
find_out:
ENDfind;
ARCHITECTUREbehavOFfindIS
SIGNALlocal_PN:
STD_LOGIC_VECTOR(4DOWNTO0);
eventANDclk='
)THEN
local_PN(0)<
=input;
local_PN
(1)<
=local_PN(0);
local_PN
(2)<
=local_PN
(1);
local_PN(3)<
=local_PN
(2);
local_PN(4)<
=local_PN(3);
find_out<
='
WHENlocal_PN="
01011"
ELSE'
--检测到01011时,find_out输出为1
ENDb