本科生期末考试题库文档格式.docx

上传人:b****3 文档编号:14391115 上传时间:2022-10-22 格式:DOCX 页数:41 大小:372.61KB
下载 相关 举报
本科生期末考试题库文档格式.docx_第1页
第1页 / 共41页
本科生期末考试题库文档格式.docx_第2页
第2页 / 共41页
本科生期末考试题库文档格式.docx_第3页
第3页 / 共41页
本科生期末考试题库文档格式.docx_第4页
第4页 / 共41页
本科生期末考试题库文档格式.docx_第5页
第5页 / 共41页
点击查看更多>>
下载资源
资源描述

本科生期末考试题库文档格式.docx

《本科生期末考试题库文档格式.docx》由会员分享,可在线阅读,更多相关《本科生期末考试题库文档格式.docx(41页珍藏版)》请在冰豆网上搜索。

本科生期末考试题库文档格式.docx

EEPROM!

指()。

A读与存储器

B

只读存储器

C闪速存储器

D

电擦除可编程只读存储器

5

常用的虚拟存储系统由

)两级存储器组成,其中辅存是大容量的磁

表面存储器。

Acache-主存

主存-辅存Ccache-辅

存D通用寄存器-cache

6RISC访内指令中,操作数的物理位置一般安排在()

A栈顶和次栈顶

B两个主存单元

C一个主存单元和一个通用寄存器

D两个通用寄存器

7当前的CPUiC)组成。

A控制器

B控制器、运算器、cache

C运算器、主存

D控制器、ALU主存

8流水CPU是由一系列叫做“段”的处理部件组成。

和具备m个并行部件

的CPU相比,一个m段流水CPU的吞吐能力是()。

A具备同等水平

B不具备同等水平

C小于前者

D大于前者

9在集中式总线仲裁中,()方式响应时间最快。

A独立请求B计数器定时查询C菊花链

10CPU中跟踪指令后继地址的寄存器是()。

A地址寄存器B指令计数器

C程序计数器D指令寄存器

11从信息流的传输速度来看,()系统工作效率最低。

A单总线B双总线

C三总线D多总线

12单级中断系统中,CPU一旦响应中断,立即关闭()标志,以防止

本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。

A中断允许B中断请求

13安腾处理机的典型指令格式为()位

A32位B64位C41位D48位

14下面操作中应该由特权指令完成的是()。

A设置定时器的初值

B从用户模式切换到管理员模式

C开定时器中断

D关中断

15下列各项中,不属于安腾体系结构基本特征的是()。

A超长指令字

B显式并行指令计算

C推断执行

D超线程

二、填空题(每小题2分,共20分)

1字符信息是符号数据,属于处理()领域的问题,国际上采用的字符

系统是七单位的()码。

2按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、

尾数M(23位)三个域组成。

其中阶码E的值等于指数的真值()加上一个固定的偏移值()。

3双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用()并行技术,后者采用()并行技术。

4虚拟存储器分为页式、()式、()式三种

5安腾指令格式采用5个字段:

除了操作码(0P字段和推断字段外,还有3个7位的()字段,它们用于指定()2个源操作数和1个目标操作数的地址。

6CPU从内存取出一条指令并执行该指令的时间称为(),它常用若干个()来表示。

7安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个()和8个()。

8衡量总线性能的重要指标是(),它定义为总线本身所能达到的最高

传输速率,单位是()。

9DMA空制器按其结构,分为()DM/控制器和()DM/控制器。

者适用于高速设备,后者适用于慢速设备。

1064位处理机的两种典型体系结构是()和()。

前者保持了与

IA-32的完全兼容,后者则是一种全新的体系结构。

三、简答题(每小题8分,共16分)

1CPU中有哪几类主要寄存器,用一句话回答其功能。

2指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何

区分读出的代码是指令还是数据。

四、计算题(10分)

设x=-15,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积xxy,并用十进制数乘法进行验证。

五、证明题(12分)

用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。

六、设计题(15分)

某计算机有下图所示的功能部件,其中M为主存,指令和数据均存放在其中,MDM主存数据寄存器,MAF为主存地址寄存器,R。

〜R3为通用寄存器,IR为指令寄存器,PC为程序计数器(具有自动加1功能),C、D为暂存寄存器,ALU为算术逻辑单元,移位器可左移、右移、直通传送。

⑴将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。

⑵画出“ADDR1,(R2)”指令周期流程图。

该指令的含义是将Ri中的数与(R2)指示的主存单元中的数相加,相加的结果直通传送至Ri中。

⑶若另外增加一个指令存贮器,修改数据通路,画出⑵的指令周期流程图。

IR

MDR

移位器

PC

Ri

M

1\

警\

/A\

R-3

MAR

七、分析计算题(12分)

如果一条指令的执行过程分为取指令、指令译码、指令执行三个子过程,每个子过程时间都为100ns。

⑴请分别画出指令顺序执行和流水执行方式的时空图。

⑵计算两种情况下执行n=1000条指令所需的时间。

⑶流水方式比顺序方式执行指令的速度提高了几倍?

本科生期末试卷

(二)

、选择题(每小题1分,共15分)

1冯•诺依曼机工作的基本方式的特点是()

A多指令流单数据流

B按地址访问并顺序执行指令

C堆栈操作

D存贮器按内容选择地址

2在机器数()中,零的表示形式是唯一的。

A原码B补码C移码D反码

3在定点二进制运算器中,减法运算一般通过()来实现。

A原码运算的二进制减法器

B补码运算的二进制减法器

C原码运算的十进制加法器

D补码运算的二进制加法器

4某计算机字长32位,其存储容量为256MB若按单字编址,它的寻址范

围是()。

A0—64MBB0—32MBC0—32MD0—64

5主存贮器和CPU之间增加cache的目的是()。

A解决CPL和主存之间的速度匹配问题

B扩大主存贮器容量

C扩大CPU中通用寄存器的数量

D既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

6单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数

外,另一个常需采用()。

A堆栈寻址方式B立即寻址方式

C隐含寻址方式D间接寻址方式

7同步控制是()。

A只适用于CPU控制的方式

B只适用于外围设备控制的方式

C由统一时序信号控制的方式

D所有指令执行时间都相同的方式

8描述PCI总线中基本概念不正确的句子是()。

APCI总线是一个与处理器无关的高速外围设备

BPCI总线的基本传输机制是猝发式传送

CPCI设备一定是主设备

D系统中只允许有一条PCI总线

9CRT的分辨率为1024X1024像素,像素的颜色数为256,则刷新存储器的容量为()。

A512KBB1MBC256KBD2MB

10为了便于实现多级中断,保存现场信息最有效的办法是采用()。

A通用寄存器B堆栈C存储器D外存

11特权指令是由()执行的机器指令。

A中断程序B用户程序C操作系统核心程

序DI/O程序

12虚拟存储技术主要解决存储器的()问题。

A速度B扩大存储容量C成本D前三

者兼顾

13引入多道程序的目的在于()。

A充分利用CPU减少等待CPU时间

B提高实时响应速度

C有利于代码共享,减少主辅存信息交换量

D充分利用存储器

1464位双核安腾处理机采用了()技术。

A流水B时间并行C资源重复D流水+

资源重复

15在安腾处理机中,控制推测技术主要用于解决()问题。

A中断服务

B与取数指令有关的控制相关

C与转移指令有关的控制相关

D与存数指令有关的控制相关

二、填空题(每小题2分,共20分)

1在计算机术语中,将ALU控制器和()存储器合在一起称为()。

2数的真值变成机器码可采用原码表示法,反码表示法,()表示法,

()表示法。

3广泛使用的()和()都是半导体随机读写存储器。

前者的速度

比后者快,但集成度不如后者咼。

4反映主存速度指标的三个术语是存取时间、()和()。

5形成指令地址的方法称为指令寻址,通常是()寻址,遇到转移指令

时()寻址。

6CPU从()取出一条指令并执行这条指令的时间和称为()。

7RISC指令系统的最大特点是:

只有()指令和()指令访问存储

器,其余指令的操作均在寄存器之间进行。

8微型机的标准总线,从带宽132MB/S的32位()总线发展到64位的()总线。

9IA-32表示()公司的()位处理机体系结构。

10安腾体系机构采用显示并行指令计算技术,在指令中设计了()字

段,用以指明哪些指令可以()执行。

1简述64位安腾处理机的体系结构主要特点

2画出分布式仲裁器的逻辑示意图。

已知x=-0.01111,y=+0.11001,求:

1[x]补,[-x]补,[y]补,[-y]补;

2x+y,x-y,判断加减运算是否溢出。

五、分析题(12分)

参见图1,这是一个二维中断系统,请问:

1在中断情况下,CPU和设备的优先级如何考虑?

请按降序排列各设备的中断优先级。

2若CPU现执行设备C的中断服务程序,IM2,IM1,IM°

的状态是什么?

如果CPU执行设备H的中断服务程序,IM2,IM1,IM。

的状态又是什么?

3每一级的IM能否对某个优先级的个别设备单独进行屏蔽?

如果不能,采取什么方法可达到目的?

4若设备C一提出中断请求,CPU立即进行响应,如何调整才能满足此要求?

图2所示为双总线结构机器的数据通路,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受R/W信号控制),AR为地址寄存器,DR为数据缓冲寄存器,ALU由加、减控制信号决定完成何种操作,控制信号G控制的是一个门电路。

另外,线上标注有小圈表示有控制信号,例中yi表示y寄存

器的输入控制信号,Rio为寄存器Ri的输出控制信号,未标字符的线为直通线,不受控制。

①“ADDR2,R0'

指令完成(Ro)+(R2)-R。

的功能操作,画出其指令周期

流程图,假设该指令的地址已放入PC中。

并在流程图每一个CPU周期右边列出相应的微操作控制信号序列。

②若将(取指周期)缩短为一个CPU周期,请先画出修改数据通路,然后画出指令周期流程图。

七、分析题(12分)

设有k=4段指令流水线,它们是取指令、译码、执行、存结果,各流水段持续时间均为△t。

1连续输入n=8条指令,请画出指令流水线时空图。

2推导流水线实际吞吐率的公式P,它定义为单位时间中输出的指令数。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 教学研究 > 教学反思汇报

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1