高频电子线路杨霓清答案第六章反馈控制电路可编辑修改word版.docx
《高频电子线路杨霓清答案第六章反馈控制电路可编辑修改word版.docx》由会员分享,可在线阅读,更多相关《高频电子线路杨霓清答案第六章反馈控制电路可编辑修改word版.docx(22页珍藏版)》请在冰豆网上搜索。
高频电子线路杨霓清答案第六章反馈控制电路可编辑修改word版
思考题与习题
6.1有哪几种反馈控制电路,每一类反馈控制电路控制的参数是什么,要达到的目的是什么?
答:
自动增益控制(AGC)电路、自动频率控制(AFC)电路、自动相位控制(APC)电
路三种
控制参量分别为信号的电平、频率、和相位
AGC电路可用于控制接收通道的增益,它以特性增益为代价,换取输入信号动态范围的扩大使输出几乎不随输入信号的强弱变化而变化。
AFC电路用于稳定通信与电子系统中的频率源利用频率误差信号来调节输出信号的频率,使输出频率稳定。
APC电路以相位误差去消除频率误差。
6.2AGC的作用是什么?
主要的性能指标包括哪些?
答:
AGC电路可用于控制接收通道的增益,它以特性增益为代价,换取输入信号动态范围的扩大使输出几乎不随输入信号的强弱变化而变化。
其性能指标有两个:
动态范围和响应时间
6.3AFC的组成包括哪几部分,其工作原理是什么?
答:
AFC由以下几部分组成:
频率比较器、可腔频率电路、中放器、鉴频器、滤波器
工作原理:
在正常情况下,接收信号的载波为fs,本振频率fL混频输出的中频为fI。
若由于某种不稳定因素使本振发生了一个偏移+∆fL。
混频后的中频也发生同样的偏移,成
为fI+∆fL,中频输出加到鉴频器的中心频率fI,鉴频器就产生了一个误差电压,低通滤波
器去控制压控振荡器,使压控振荡器的频率降低从而使中频频率减小,达到稳定中频的目的
6.4比较AFC和AGC系统,指出它们之间的异同。
6.5锁相与自动频率微调有何区别?
为什么说锁相环路相当于一个窄带跟踪滤波器?
6.6有几种类型的频率合成器,各类频率合成器的特点是什么?
频率合成器的主要性能指标有哪些?
答:
频率合成器有三种:
直接式频率合成器、锁相频率合成器(包括倍频锁环、混频锁相环、
除法降频锁相环)、直接数字式频率合成器。
直接式频率合成器是直接对参考频率源进行混频分频和倍频得到所需频率是一个开环系统;锁相频率合成器是锁相环进行频率合成,是一个闭环譏数字频率合成器是一种全数字化的频率合成器,是一个开环系统。
频率合成器的主要性能指标有:
频率准确度和频率稳定度、频率分辨率(频率步长)、频率范围、频率转换时间(或频率时间)、相位噪声和杂散、功耗和体积等
6.7PLL的主要性能指标有哪些?
其物理意义是什么?
答:
我们可以用“稳”、“准”、“快”、“可控”、“抗扰”五大指标衡量PLL的优劣。
(a)“稳”是指环的稳定性。
PLL的稳定是它工作的前提条件,若环路由负反馈变成了正反馈,就不稳定了。
理论分析表明,一、二阶环路是无条件千金之子环。
(b)“准”是指环路的锁定精度。
PLL锁定后没有频差,只有剩余相差,所以锁定精度由剩余相差来表征,我们希望相差越小越好,(c)“快”是环路由失锁进入锁定状态的时间,所以锁定时间由捕获时间来表征,我们希望快捕时间与捕获时间越短越好。
(d)“可控”指环路能进入锁定与维持锁定的频差范围,通常前者以快捕带与捕获带来表征,而后者以同步带来表征。
我们希望捕获带和同步带越大越好,这
样环路的可控能力就越强;(e)“抗扰”指一号对干扰或噪声的过滤能力。
这种能力可由环路信噪比、输出相位抖动方差、失锁概率等表征。
6.8AFC电路达到平衡时回路有频率误差存在,而PLL在电路达到平衡时频率误差为零,这是为什么?
PLL达到平衡时,存在什么误差?
答:
AFC电路是一个负反馈闭合环路,它利用频率误差信号来调节输出信号的频率,使输出
频率稳定。
AFC电路在达到最后状态时,两个频率不可能完全相等,存在剩余频差。
PLL电路是以消除频率误差为目的的反馈电路,但其基本原理是利用相位误差消除频率误差,所以当电路达到平衡状态时虽然有剩余相位误差存在,但频率误差可以降到0从而实现无频率误差的频率跟踪和相位跟踪。
6.9锁相环路合成法频率合成器根据哪些特点分为模拟式与数字式两大类?
它们各有何优缺点?
6.10
为什么在鉴相器后面一定要加入环路滤波器?
题6.11图
6.11题6.11图是调频接收机AGC电路的两种设计方案,试分析哪一种可行,并加以说明。
6.12在题6.12图所示的锁相环路中,已知Ao=2⨯25krad/sV,fr=50kHz,A1=2,鉴相器的最大输出电压0.7V,试求环路的同步带。
若R=3.6kΩ,C=0.3μF,试求环
路的快捕带。
解:
(1)同步带
题6.12图
∆L=±AdA1A0AF(0),其中AF(0)=1,则
L
∆=±0.7V⨯2⨯2⨯25krad/(sV)=±219.9⨯103rad/s
(2)快捕带
∆c=±=±
=±rad/s=±14.27⨯103rad/s
6.13在题6.12图所示的锁相环路中,当输入频率发生突变∆i=100rad/s时,要求环路的
稳态相位误差为0.1rad,试确定放大器的增益A。
已知A=25mV/rad,A=103rad/sV,
1d0
RC=10-3s。
1
解:
e∞
=∆i=
A
∆i
AAAA
(0)
,因为AF
(s)=sC=
R+1
1
1+sRC
∑0
所以AF(0)=1
o1dF
sC
A=∆i=
100rad/s
=40
odFe∞
1AAA(0)
25⨯10-3V/rad⨯10-3rad/(sV)⨯0.1rad
6.14已知一阶锁相环路鉴相器的最大输出电压Vd=2V,压控振荡器的A=10Hz/V(或
o
4
o
2⨯104rad/sV),压控振荡器的振荡器频率=2⨯106rad/s。
问当输入信号频率
i
=2⨯1015⨯103rad/s时,环路能否锁定?
若能,稳态相差等于多少?
此时控制电压等于多少?
6.15在某锁相环路中,鉴相器灵敏度A=1V/rad,压控灵敏度A=2⨯105rad/sV,输入
do
信号频率fi=1MHz,VCO的固有频率fo=1.02MHz。
(1)若环路滤波器采用有源比例积分器,其直流增益AF(0)=10,可使环路入锁.试求
锁定后的剩余相差,以及鉴相器与滤波器输出端的直流电压。
(2)若环路滤波器采用RC积分滤波器或无源比例积分滤波器,试问环路能否锁定?
解:
题中K
指的是=0时的dUd
,单位是V/rad。
de
∆=2(f-f)=2(1-1.02)⨯106rad/s=2⨯0.02⨯106rad/s
oio
(1)对正弦鉴相特性,ud=Kdsine=Udsine,此时Kd的单位是V,则锁定后的剩
余相差为(∞)=arcsin∆o=arcsin
-2⨯0.02⨯106
KdKVF(0)
=arcsin(-0.02)≈-0.02rad
1⨯2⨯106⨯10
鉴相器的直流输出电压为
ud(0)=Kdsine(∞)=Udsine(∞)≈-0.02V
滤波器的输出端的直流电压为
uc=ud(0)⨯F(0)≈-0.02⨯10=-0.2V
(2)对于正弦鉴相特性,RC积分器和无源比例积分器的F(0)=12⨯(-0.02)⨯106
e(∞)=arcsin
环路能够锁定。
2⨯106⨯1
=arcsin(-0.2)
6.16无低通滤波器的一阶锁相环路,PD的灵敏度A=1V/rad,VCO的A=2⨯104rad/sV
do
,输入信号频率fi=1MHz,VCO的固有频率fo=1.25MHz,试问:
(1)环路有无
可能捕捉入锁?
(2)若fo调低到1.008MHz。
有无可能入锁?
剩余相差e∞是多少?
(3)
o
若要求剩余相差不超过5o,f应调到多少?
解:
对于无低通滤波器的一阶锁相环路,同步带=捕捉带。
(1)如用正弦鉴相特性
∆=2(f-f)=2(1-1.25)⨯106rad/s=2⨯0.25⨯106rad/s
oio
KdKV=1⨯2⨯10rad/s
4
∆o>KdKV,所以环路不能入锁。
⎛⎫
如用题6。
16图所示鉴相特性即e在ç-2
2⎪之间是线性鉴相特性,则由锁定
条件得;
∆o=KdeKV
p
=1⨯⨯
2
⎝⎭
2⨯104=2⨯1.57⨯104<2⨯25⨯104也不能入锁。
(2)∆=2(f-f)=2(1-1.008)⨯106=-2⨯0.008⨯106rad/s
oio
用正弦鉴相特性∆o
=2⨯0.008⨯106
=2⨯104
所以能够入锁,其剩余相差为
∞=
-2⨯0.8⨯1040
e()
arcsin
2⨯104
=arcsin(-0.8)=-53
如用题6。
16图所示的鉴相特性,则
e(∞)=
∆o
KdKV
=-0.8rad
=-45.860
(3)
(∞)=arcsin∆o
dV
=arcsin
2(fi-f0)
2⨯104
=50
fi-f0=0.087
104
则f0
=0.99913MHz
题6。
16图开关乘法器作相位检测器的鉴相特性
6.17如题6.17图所示锁相环中,输入信号频率的变化为∆i=100rad/s,鉴相器的
A=25mV/rad,VCO的A=2⨯103rad/sV,RC=10-3S,要求稳态相位误差为
do
0.1rad,试确定放大器的增益A。
题6.17图
解:
1=103rad/s,保证∆=100rad/s的范围内,低通滤器能通过RC
0.1=arcsin
∆m
KdKKV
因为e很小,所以上式可写成
得K=40。
即要放大器的增益为40
0.1≈sin
∆m
KdKKV
=-100
25⨯10-3⨯K⨯103
6.17锁相环路采用无源比例积分滤波器,已知同步带∆fL=±10kHz,VCO的Ao=10kHz/V
,试求鉴相灵敏度。
解:
(1)如用正弦鉴相特性,则∆H=±KdF(0)KV
式中F(0)=1
∆104
K=m==1V/rad
K104
p
(2)如用题6。
16图所示的鉴相特性,∆H=±KdeF(0)KV,式中e=±
2
则K=∆H=
d
2⨯104
=2V/rad
eF(0)KV
⨯1⨯2⨯104
2
6.18某锁相环路PD的A=2V/rad。
VCO的A=2⨯104rad/sV,中心频率f=103kHz。
doo
i
输入信号频率f=1.01⨯106Hz,滤波器为无源积分滤波器,试求:
(1)稳态相位误差。
(2)VCO的直流控制电压。
(3)环路的同步范围。
解:
设用正鉴相特性
(1)=arcsin∆o=arcsin
2⨯(1.01⨯106-106)
=arcsin0.5
eKF(0)K
dV
e
=300
2⨯1⨯2⨯104
(2)Ud=Kdsine=2⨯0.5=1V
(3)同步带∆=±KF(0)K
=±2⨯1⨯2⨯104=±4⨯104rad/s
HdV
同步范围0+∆H
2
0-∆H
2
200⨯104+4⨯104
2
200⨯104-4⨯104
2
zZ
1020⨯103H980⨯⨯103H
6.19将题6.20图所示的锁相环路用来解调调频信号。
设环路的输入信号
(t)=Vsin(t+10sin2⨯103t),已知,有源比例积分滤波器的参数为
iimr
R1=17.7kΩ,R2=0.94kΩ,C=0.03μF,Ad=250mV/rad,A=40,
A=2⨯25⨯103rad/sV,试求放大器输出1kHz的音频电压振幅VΩ。
题6.20图
解:
因为Vo(s)=
so(s)Ao
=sH(s)i(s)Ao
H(s)=
Ho(s)
1+Ho(s)
AsA1AoAF(s)
式中o=,
s
AF(s)=
1+s2
s1
其中=RC=0.53⨯10-3s,=RC=0.028⨯10-3s
11
AAA
22
AAA1+s
83⨯10-3-3
所以H(s)=s1oA
(s)=s1o2=
(s+37.5⨯10)
osF
ss1s
H(s)=
Ho(s)
83⨯10-3(s+37.5⨯10-3)
=
1+Ho(s)
s2+83⨯10-3s⨯2.96⨯10-9
已知∆i(t)=MfsinΩt
di(t)33
所以∆i(t)=dt=MfΩcosΩt=2⨯10cos2⨯10t(rad/s)
其中im
=20⨯10-3rad/S
所以VΩm=
imH(Ω)=
Ao
20⨯10-3
2⨯25⨯10-3
H(Ω)=0.4H(Ω)
83⨯103(jΩ+37.5⨯103)
其中H(jΩ)=2.96⨯109-Ω2+85⨯103jΩ
H(Ω)=
(2.96⨯109-Ω2)+(85⨯103Ω)2
m
当Ω=2⨯103rad/s时,H(2⨯103)≈1则VΩ=0.4V
6.20在题6.20图所示的锁相环路中,若将环路滤波器改为简单RC滤波器,则当环路的输入信号i(t)=Vimsin(rt+MfsinΩt)时,试证明:
为实现不失真解调,必须满足下列关
mc
系式Ω∆≤()2
证明:
不失真解调的两个条件为
(1)快捕带大于或等于调频波的最大频偏∆c≥∆m;
(2)
环路带宽大于或等于调制频率≥Ω。
根据式∆≈±=±和式
Hc
1
==⎛AoAd⎫2,采用简单滤波器RC时=∆,
(∆)2≥Ω。
Hnç⎪
Hccm
⎝⎭
6.21锁相环直接调频电路组成如题6.22图所示。
由于锁相环为无频差的自动控制系统,具有
精确的频率跟踪特性,它有很高的中心频率稳定度。
试分析该电路的工作原理。
题6.22图
6.22锁相可变倍频器如题6.23图所示。
已知鉴相器的灵敏度Ad=0.1V/rad,压控振荡器的灵
敏度A=1.1⨯107rad/(sV),环路输入端的基准信号(由晶振产生)频率f
为12.5kHz,
反馈支路中的固定分频器的分频比P=8,可变分频器的分频比M=653~793。
试求
VCO输出信号的频率范围及频率间隔。
题6.23图
解:
环路锁定时,
fr=MP
所以VCO输出信号的频率范围
fo=MPfr=(653793)⨯8⨯12.5=(653793)⨯100=6530079300(kHz)
频率间隔∆f=8⨯12.5=100(kHz)
6.23电路如题6.24图所示,试求输出频率的变化范围,以及输出频率的间隔N=760~950。
题6.24图
解:
PD的输入为fi'=10KHZ
(1)当分频器为760时,f'=10KH
=f'=⎛f0⎫÷760
iZ
所以f0=f'⨯10⨯760=760⨯10KH
2
iZ
oç⎪
⎝⎭
当分频器为950时
f0=f'⨯10⨯950=950⨯10KH
iZ
2
即输出频率在前76MHZ95MHZ的范围内变化。
(2)输出频率在fd=
(95-76)⨯106950-760
=0.1MHZ。
6.24某频率合成器的框图如题6.25图所示,已知=106rad/s,=500⨯103rad/s,求
环路输出频率o。
题6.25图
解:
从图上看,混频器的频率为0-2,差频放大频率为0-2,2分频器输出的频率为
0-2,应该等于,即
2i
0-2=
2i
所以=2+=2⨯106+500⨯103=2.5⨯106rad/s
0i2
6.25
频率合成器框图如题6.26图所示,N=200~300,混频器取差频。
试求输出频率范围和频率间隔。
题6.26图
解:
环路锁定时,有如下关系成立
2=f1
2050
2=f2
200N
所以f=2⨯50=5(MHz)
120
输出频率范围
f2=
2
200
fo=
⨯N=0.01N=(23)(MHz)
f1-f2=5-0.01N
频率间隔:
6.26锁相频率合成器的鉴相频率为1kHz,参考时钟源频率为10MHz,输出频率范围为9~10MHz,频率间隔为25kHz,求可变分频器的变化范围。
若用分频数为10的前置分频器,可变分频器的变化范围又如何?
6.27设信号源频率为fi,要求实现fo=Mfi/N的频率合成(M、N)均为整数,试画出应
用锁相环路的方框图。
6.28频率合成器有哪些主要技术指标?
6.29已知晶体振荡器振荡频率为1024kHz,当要求输出频率范围为40~500kHz、频率间隔为1kHz时,试决定题6.30图示频率合成器的分频比R及N。
题6.30图
6.30吞脉冲锁相频率合成器有何特点?
为何它能保持频率间隔不变而可提高输出频率?