微机原理选择题.docx
《微机原理选择题.docx》由会员分享,可在线阅读,更多相关《微机原理选择题.docx(19页珍藏版)》请在冰豆网上搜索。
微机原理选择题
单选题(重点和作业一致的)
1.下列数中最小的数是(A)。
A:
(1011011)2
B:
(142)8
C:
(62)16
D:
(97)10
2.若二进制数为010111.101,则该数的十进制表示为(B)。
A:
23.5
B:
23.625
C:
23.75
D:
23.5125
3.11000110为二进制补码,该数的真值为(D)。
A:
+198
B:
-198
C:
+58
D:
-58
4.01000110为二进制补码,该数的真值为(A)。
A:
+70
B:
-70
C:
+58
D:
-58
5.8位二进制数的原码表示范围为(C)。
A:
0~255
B:
-128~+127
C:
-127~+127
D:
-128~+128
扩展:
n位二进制数的原码表示范围为?
6.8位二进制数的反码表示范围为(C)。
A:
0~255
B:
-128~+127
C:
-127~+127
D:
-128~+128
扩展:
n位二进制数的反码表示范围为?
7.8位二进制数的补码表示范围为(B)。
A:
0~255
B:
-128~+127
C:
-127~+127
D:
-128~+128
扩展:
n位二进制数的补码表示范围为?
8.8位二进制数的无符号数表示范围为(A)。
A:
0~255
B:
-128~+127
C:
-127~+127
D:
-128~+128
扩展:
n位二进制数的无符号数表示范围为?
9.决定计算机主要性能的是(A)。
A:
中央处理器
B:
整机功耗
C:
存储容量
D:
整机价格
10.MIPS用来描述计算机的运算速度,含义是(C)。
A:
每秒处理百万个字符
B:
每分钟处理百万个字符
C:
每秒执行百万条指令
D:
每分钟执行百万条指令
11.完整的计算机系统应包括(D)。
A:
运算器、控制器、存储器
B:
主机和应用程序
C:
主机和外部设备
D:
硬件设备和软件系统
12.计算机硬件主要由CPU、内存、I/O设备和(B)组成。
A:
运算器
B:
三总线
C:
显示器
D:
键盘
13.在机器数(B)中,零的表示形式是惟一的。
A:
原码
B:
补码
C:
反码
D:
原码和反码
14.程序计数器PC的作用是(A)。
A:
保存将要执行的下一条指令的地址
B:
保存运算器运算结果内容
C:
保存CPU要访问的内存单元地址
D:
保存正在执行的一条指令
15.8086当前被执行的指令存放在(D)。
A:
DS:
BX
B:
SS:
SP
C:
CS:
PC
D:
CS:
IP
16.下面关于CPU的叙述中,不正确的是(C)。
A:
CPU中包含了多个寄存器,用来临时存放数据
B:
CPU担负着运行系统软件和应用软件的任务
C:
所有CPU都有相同的机器指令
D:
CPU可以由多个微处理器组成
17.运算器执行两个补码表示的整数加法时,产生溢出的正确叙述为(D)。
A:
最高位有进位则产生溢出
B:
相加结果的符号位为0则产生溢出
C:
相加结果的符号位为1则产生溢出
D:
相加结果的符号位与两同号加数的符号位相反则产生溢出
18.8086中,存储器物理地址形成算法是(B)。
A:
段地址+偏移地址
B:
段地址左移4位+偏移地址
C:
段地址×16H+偏移地址
D:
段地址×10+偏移地址
19.下列逻辑地址中对应不同的物理地址的是(C)。
A:
0400H:
0340H
B:
0420H:
0140H
C:
03E0H:
0740H
D:
03C0H:
0740H
20.存储字长是指(B)。
A:
存储单元中二进制代码组合
B:
存储单元中二进制代码个数
C:
存储单元的个数
D:
以上都是
21.通常所说的32位机是指(A)。
A:
CPU字长为32位
B:
寄存器数量为32个
C:
存储器单元数据位为32位
D:
地址总线宽度为32位
22.8086系统中,每个逻辑段的最多存储单元数为(C)。
A:
1MB
B:
256B
C:
64KB
D:
根据需要而定
23.若某CPU具有64GB的寻址能力,则该CPU的地址总线宽度为(B)。
A:
64
B:
36
C:
32
D:
24
24.指令队列具有(D)的作用。
A:
暂存操作数地址
B:
暂存操作数
C:
暂存指令地址
D:
暂存预取指令
25.指令队列工作方式为(A)。
A:
先进先出
B:
随机存取
C:
先进后出
D:
都可以
26.堆栈存储器存取数据的方式是(C)。
A:
先进先出
B:
随机存取
C:
先进后出
D:
都可以
27.8086系统中,一个栈可用的最大存储空间是(B)。
A:
IMB
B:
64KB
C:
由SP初值决定
D:
由SS初值决定
28.8086CPU有(B)个16位的段寄存器。
A:
2
B:
4
C:
8
D:
16
29.8086CPU共有(D)个16位寄存器。
A:
4
B:
8
C:
10
D:
14
30.某补码表示的8位二进制整数由5个1和3个0组成,则其可表示的最小值是(C)。
A:
-120
B:
-15
C:
-113
D:
-121
扩展:
可表示的最大值是多少?
31.用MB表示存储器容量时,1MB等于(C)。
A:
210个字节
C:
220个字节
B:
216个字节
D:
232个字节
32.下列说法中属于最小工作模式特点的是(A)。
A:
CPU提供全部的控制信号
B:
由编程进行模式设定
C:
不需要8286收发器
D:
需要总线控制器8288
33.下列说法中属于最大工作模式特点的是(C)。
A:
M/IO引脚可直接引用
B:
由编程进行模式设定
C:
需要总线控制器8288
D:
适用于单一处理机系统
34.8086CPU复位后,下列寄存器的值为(C)。
A:
CS=0000H、IP=0000H
B:
CS=0000H、IP=FFFFH
C:
CS=FFFFH、IP=0000H
D:
CS=FFFFH、IP=FFFFH
35.8086CPU中,需要(B)片数据总线收发器芯片8286。
A:
1
B:
2
C:
8
D:
16
36.8086CPU中,需要(C)片地址锁存器芯片8282。
A:
1
B:
2
C:
3
D:
4
37.从8086存储器中读取非规则字需要(B)个总线周期。
A:
1
B:
2
C:
4
D:
3
扩展:
从8086存储器中读取存放在偶地址的字需要总线周期几个?
从8086存储器中读取存放在奇地址的字节需要总线周期几个?
38.下列说法中,不正确的是(C)。
A:
堆栈操作均以字为单位
B:
栈顶是堆栈操作的唯一出口
C:
栈底是堆栈地址较小的一端
D:
入栈操作后,栈顶地址减小
39.CPU对存储器访问时,地址线和数据线的有效时间关系为(B)。
A:
同时有效
B:
地址线先有效
C:
数据线先有效
D:
同时无效
40.8086CPU共有(D)根分时复用总线。
A:
16
C:
8
B:
20
D:
21
41.关于8086CPU存储器管理的叙述中,错误的是(D)。
A:
8086CPU采用了存储器分段技术
B:
每个逻辑段最长包含64K字节
C:
段起始地址最低四位必须为0
D:
每个段的起始地址必须被32整除
42.现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为(A)
A:
B000H,1000H
B:
0000H,0FFFH
C:
B000H,0FFFH
D:
B000H,00FFH
43.8086CPU中,时钟周期、指令周期和总线周期的费时长短的排列是(C)。
A:
时钟周期>指令周期>总线周期
B:
时钟周期>总线周期>指令周期
C:
指令周期>总线周期>时钟周期
D:
总线周期>指令周期>时钟周期
44.8086CPU从功能结构上看,是由(D)组成
A:
控制器和运算器
B:
控制器,运算器和寄存器
C:
控制器和20位物理地址加法器
D:
执行单元和总线接口单元
45.16个字数据存储区的首址为70A0H:
DDF6H,末字单元的物理地址为(C)。
A:
7E7F6H
B:
7E816H
C:
7E814H
D:
7E7F8H
46.8个字节数据存储区的首址为70A0H:
DDF6H,末字节单元的物理地址为(D)。
A:
7E7F6H
B:
7E7FEH
C:
7E714H
D:
7E7FDH
47.计算机中保护断点和现场应使用(D)。
A:
ROM
B:
中断向量表
C:
寄存器
D:
堆栈
48.下列寻址方式中,需要执行总线周期的为(D)。
A:
固定寻址
B:
立即数寻址
C:
寄存器寻址
D:
存储器寻址
49.如果指令中的地址码就是操作数的有效地址,那么这种寻址方式称为(B)。
A:
立即寻址
B:
直接寻址
C:
间接寻址
D:
寄存器寻址
50.若寄存器中的数左移2位且无溢出,则新数值是原数值的(C)。
A:
1倍
B:
2倍
C:
4倍
D:
8倍
51.若寄存器中的数右移1位且无1数移出,则新数值是原数值的(B)。
A:
1倍
B:
1/2倍
C:
1/4倍
D:
1/8倍
52.若要使寄存器AL中的高4位不变,低4位清0,使用指令(B)。
A:
ANDAL,0FH
B:
ANDAL,0F0H
C:
ORAL,0FH
D:
ORAL,0F0H
53.若要使寄存器AL中的高4位不变,低4位置1,使用指令(C)。
A:
ANDAL,0FH
B:
ANDAL,0F0H
C:
ORAL,0FH
D:
ORAL,0F0H
54.下列指令中,能实现AL寄存器清零的指令有(C)条。
CMPAL,AL;SUBAL,AL;
XORAL,AL;MOVAL,0;
A:
1
B:
2
C:
3
D:
4
55.在堆栈内,有效地址为2500H到2505H单元内依次存放10H、20H、30H、40H、50H、60H六个数,已知SP=2502H,执行POPBX指令后,有(B)。
A:
SP=2502H,BX=1020H
B:
SP=2504H、BX=4030H
C:
SP=2504H,BX=3040H
D:
SP=2500H,BX=2010H
扩展:
在堆栈内,已知SP=2500H,执行PUSHBX指令后,堆栈指针SP如何变化?
56.设(AX)=1000H,(BX)=2000H,则在执行指令“SUBAX,BX”后,标志位CF和ZF的值分别为( C)。
A:
0,0
B:
0,1
C:
1,0
D:
1,1
57.8086CPU的输入/输出指令的最大直接寻址能力为(D)个端口地址。
A:
32
B:
64
C:
128
D:
256
58.在8086的I/O指令中,间接端口寄存器是(B)。
A:
BX
B:
DX
C:
SI
D:
DI
59.对于指令MOVAX,[1000H],(A)描述是正确的。
A:
执行结果为:
将1000H和1001H单元内容送入AX
B:
执行结果为:
将1000H送入AX
C:
执行结果为:
将1000H单元内容送入AX
D:
执行结果为:
将1000H单元内容送入AH,将1001H单元内容送入AL
扩展:
分析指令错在哪里?
源操作数、目的操作数各采用什么寻址方式?
60.下列指令中,正确的指令是(A)。
A:
MOVAX,20H
B:
MOVDS,1000H
C:
MOVAX,CL
D:
MOV1000H,BX
扩展:
分析指令错在哪里?
源操作数、目的操作数各采用什么寻址方式?
61.下列指令中,正确的指令是(C)。
A:
MOV[BX],[1000]
B:
POPAL
C:
MOVAX,DATA
D:
MOVIP,1000H
扩展:
分析指令错在哪里?
源操作数、目的操作数各采用什么寻址方式?
62.下列指令中,不正确的指令是(D)。
A:
MOVAX,BX
B:
MOVAX,[BX]
C:
MOVAX,CX
D:
MOVAX,[CX]
扩展:
分析指令错在哪里?
源操作数、目的操作数各采用什么寻址方式?
63.下列指令中,不正确的指令是(D)。
A:
MOVAL,BL
B:
MOVAL,[BX]
C:
MOVAL,CL
D:
MOVAL,[BL]
扩展:
分析指令错在哪里?
源操作数、目的操作数各采用什么寻址方式?
64.下列指令中,不正确的指令是(D)。
A:
MOV[BX+SI],AX
B:
MOVAX,[BX+SI]
C:
MOVAX,SI
D:
MOVAX,[BX+CX]
扩展:
分析指令错在哪里?
源操作数、目的操作数各采用什么寻址方式?
65.下列指令中,不正确的指令是(A)。
A:
MOV[SI+DI],1020H
B:
MOVCS,AX
C:
MOV[BX],DI
D:
MOV[1000H],AL
扩展:
分析指令错在哪里?
源操作数、目的操作数各采用什么寻址方式?
66.汇编源程序文件的扩展名是(C)。
A:
*.LST
B:
*.OBJ
C:
*.ASM
D:
*.EXE
67.下列说法中,正确的是(D)。
A:
EPROM是不能改写的
B:
EPROM可以改写,所以也是一种读写存储器
C:
EPROM只能改写一次
D:
EPROM可以改写,但不能取代读写存储器
68.下面叙述中,正确的是(C)。
A:
ROM在系统工作时即能读也能写
B:
掉电后,ROM中存放的数据会丢失
C:
RAM在系统工作时即能读也能写
D:
掉电后,RAM中存放的数据不丢失
69.下面说法中,正确的是(D)。
A:
外设可以直接挂在总线上
B:
外设品种有限,易于控制
C:
存储器需通过接口电路和CPU相连
D:
接口电路可传递数据信息,状态信息和控制信息
70.下列说法中,错误的是(C)。
A:
存储器芯片的片选控制信号由CPU片选地址线经译码器产生
B:
用1024×4的SRAM芯片组成1KB内存储器,应扩展位线
C:
用1024×8的SRAM芯片组成2KB存储器,应扩展位线
D:
相对而言,静态RAM比动态RAM的集成度低
71.8086CPU中,关于存储器的叙述,错误的是(D)。
A:
内存储器由半导体器件构成
B:
当前正在执行的指令应放在内存中
C:
字节是内存的基本编址单位
D:
一次读写操作仅能访问一个存储器单元
72.断电后,存储的资料会丢失的存储器是(A)。
A:
RAM
B:
ROM
C:
CD-ROM
D:
硬盘
73.需要进行刷新的存储器是(B)。
A:
SRAM
B:
DRAM
C:
ROM
D:
EPROM
74.当扩充存储容量时,采用(B)的方法
A:
地址并联
B:
地址串联
C:
数据线并联
D:
数据线串联
75.若256KB的SRAM有8条数据线,则它有(B)地址线。
A:
8条
B:
18条
C:
20条
D:
256条
76.某SRAM芯片容量为8K×8,组成32KB存储系统所用芯片数为(B)。
A:
2片
B:
4片
C:
8片
D:
16片
77.用容量64K×1的RAM芯片构成1MB的存储器系统需要芯片数为(D)。
A:
16
B:
32
C:
64
D:
128
78.容量为8KB的SRAM的起始地址为2000H,则终止地址为(D)。
A:
21FFH
B:
23FFH
C:
27FFH
D:
3FFFH
79.存储器系统中10KBRAM的寻址范围为(A)。
A:
0000H~27FFH
B:
0000H~0FFFH
C:
0000H~03FFH
D:
0000H~4AFFH
80.RAM芯片容量为2K×8,其片内地址选择线和数据线分别是(B)。
A:
A0~A15和D0~D15
B:
A0~A10和D0~D7
C:
A0~A11和D0~D7
D:
A0~A11和D0~D15
81.CPU的I/O传送控制方式中,效率高、实时性强的方式是(D)。
A:
同步传送
B:
查询传送
C:
无条件传送
D:
中断传送
82.CPU的I/O传送控制方式中,传送速度最快的方式为(D)。
A:
同步传送
B:
查询传送
C:
中断传送
D:
DMA传送
83.CPU被动,外设主动的接口方式为(C)。
A:
无条件程控方式
B:
查询控制方式
C:
中断控制方式
D:
A、B、C都不对
84.CPU主动,外设被动的接口方式为(B)。
A:
DMA方式
B:
查询控制方式
C:
中断控制方式
D:
A、B、C都不对
85.占用CPU时间最多的数据传送方式是(C)。
A:
DMA
B:
中断
C:
查询
D:
同步
86.DMA控制器能够实现高速数据传送的主要原因是(C)。
A:
采用高速芯片
B:
时钟频率高
C:
直接由硬件完成
D:
DMA内部采用特殊控制方式
87.采用条件传送方式时,必须要有(C)。
A:
中断逻辑
B:
请求信号
C:
状态端口
D:
类型号
88.状态信息是通过(A)总线进行传送的。
A:
数据
B:
地址
C:
控制
D:
外部
89.通常一个外设的状态信息在状态端口内占有(A)位。
A:
1
B:
2
C:
8
D:
16
90.中断号16H的中断向量表地址的首址为(A)。
A:
58H
B:
60H
C:
62H
D:
64H
91.从8086RAM地址002CH开始存放四个字节中断向量,对应的中断号是(B)。
A:
0AH
B:
0BH
C:
0CH
D:
0DH
92.8086CPU响应可屏蔽中断的条件是(D)。
A:
IF=0、TF=0
B:
IF=1、TF=1
C:
IF=0、与TF无关
D:
IF=1、与TF无关
93.8086CPU响应NMI请求的必要条件是(C)。
A:
IF=1
B:
IF=0
C:
一条指令结束
D:
无INTR请求
94.8086CPU提供的中断类型号有(D)。
A:
1个
B:
8个
C:
32个
D:
256个
95.8086的中断向量表(B)。
A:
用于存放中断类型号
B:
用于存放中断服务程序入口地址
C:
是中断服务程序的入口
D:
是中断服务程序的返回地址
96.8086若要访问1024个字节端口,需使用(C)根地址线。
A:
4
B:
8
C:
10
D:
16
97.8086有一个独立的I/O空间,该空间的范围是(C)。
A:
1K
B:
10K
C:
64K
D:
1024K
98.某I/O接口芯片中的I/O端口地址为0330H~033FH,它的片内地址线有(B)。
A:
2条
B:
4条
C:
8条
D:
16条
99.输入接口需要(B)。
A:
锁存器
B:
缓冲器
C:
计数器
D:
反相器
100.输出接口需要(A)。
A:
锁存器
B:
缓冲器
C:
计数器
D:
反相器