数字电子技术模拟试题5含答案.docx

上传人:b****0 文档编号:12449685 上传时间:2023-04-19 格式:DOCX 页数:10 大小:109.87KB
下载 相关 举报
数字电子技术模拟试题5含答案.docx_第1页
第1页 / 共10页
数字电子技术模拟试题5含答案.docx_第2页
第2页 / 共10页
数字电子技术模拟试题5含答案.docx_第3页
第3页 / 共10页
数字电子技术模拟试题5含答案.docx_第4页
第4页 / 共10页
数字电子技术模拟试题5含答案.docx_第5页
第5页 / 共10页
点击查看更多>>
下载资源
资源描述

数字电子技术模拟试题5含答案.docx

《数字电子技术模拟试题5含答案.docx》由会员分享,可在线阅读,更多相关《数字电子技术模拟试题5含答案.docx(10页珍藏版)》请在冰豆网上搜索。

数字电子技术模拟试题5含答案.docx

数字电子技术模拟试题5含答案

《数字电子技术》模拟试题5

(试卷共7页,答题时间120分钟)

 

题号

总分

统分人

得分

得分

阅卷人

一、填空题(每空1分,共16分。

 

1.逻辑函数有四种表示方法,它们分别是()、()、()和()。

2.将2004个“1”异或起来得到的结果是()。

3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。

4.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。

5.已知Intel2114是1K*4位的RAM集成电路芯片,它有地址线()条,数据线()条。

6.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于()kHz;完成一次转换所用的时间应小于()。

7.GAL器件的全称是(),与PAL相比,它的输出电路是通过编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使用更为方便灵活。

得分

阅卷人

二、选择题(每题2分共20分)

 

1、是8421BCD码的是()。

A、1010B、0101C、1100D、1101

2、和逻辑式

相等的是()。

A、ABCB、1+BCC、AD、

3、二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式

Y=()。

A、ABB、

C、

D、A+B

4、一个T触发器,在T=1时,加上时钟脉冲,则触发器()。

A、保持原态B、置0C、置1D、翻转

5、欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是()。

A、5B、6C、8D、43

6、比较两个一位二进制数A和B,当A=B时输出F=1,则F的表达式是()。

A、F=ABB、

C、

D、F=A⊙B

7、逻辑函数F(A,B,C)=AB+BC+

的最小项标准式为()。

A、F(A,B,C)=∑m(0,2,4)B、F(A,B,C)=∑m(1,5,6,7)

C、F(A,B,C)=∑m(0,2,3,4)D、F(A,B,C)=∑m(3,4,6,7)

8、设某函数的表达式F=A+B,若用四选一数据选择器来设计,则数据端D0D1D2D3的状态是()。

(设A为高位)

A、0111B、1000C、1010D、0101

9、在移位寄存器中采用并行输出比串行输出()。

A、快B、慢C、一样快D、不确定

10、用触发器设计一个24进制的计数器,至少需要()个触发器。

A、3B、4C、6D、5

得分

阅卷人

三、作图题(共10分)

 

FF1是D锁存器,FF2是维持-阻塞D触发器,输入CP、D的波形如图1所示,试画出Q1和Q2的输出波形。

设触发器的初始状态均为0。

 

图1

 

得分

阅卷人

四、分析题(共24分,第一题10分,第二题14分)

 

1、图2、3中电路由TTL门电路构成,图4由CMOS门电路构成,试分别写出F1、F2、F3的表达式。

 

 

2、集成4位二进制加法计数器74161的连接图如图5所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。

试分析电路的功能。

要求:

(1)画出状态转换图;

(2)检验自启动能力;

(3)说明计数模值。

 

得分

阅卷人

四、设计与计算题(共30分,每题15分)

 

1、设计一位8421BCD码的判奇电路,当输入码为奇数时,输出为1,否则为0。

要求使用两种方法实现:

(1)用最简与非门实现,画出逻辑电路图;

(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。

 

 

六、电路如图6所示,其中RA=RB=10kΩ,C=0.1μf,试问:

1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?

2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:

写出驱动方程和状态方程,画出完整的状态转换图;

3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?

 

《数字电子技术》模拟试题5答案

一、填空(每空1分,共16分)

1.真值表、逻辑图、逻辑表达式、卡诺图;

2.0;

3.TTL、CMOS;

4.两、0;

5.10、4;

6.20、50μS;

7.通用阵列逻辑、输出逻辑宏单元、E2CMOS;

二、选择题(每题2分,共20分,多选、错选、少选均不得分)

BCCDBDDAAD

三、作图题(每图5分,共10分)

四、分析题(第一题10分,第二题14分)

1、

(3分)

(3分)

(4分)

2、

(1)

状态转换图:

(8分)

 

(2)可以自启动;(3分)

(3)模=8;(3分)

五、设计与计算题(每题15分,共30分)

1、首先,根据电路逻辑描述画出卡诺图:

(1)最简“与-或式”为:

;(2分)

化为“与非-与非式”为:

(与非门实现图略)(3分)

(2)用一片8选1数据选择器74LS151加若干门电路实现,

选择器表示为:

(2分)

电路图为

(3分)

2、

(1)      多谐振荡器;(4分)

(2)      驱动方程:

(3分)

状态方程:

(3分)

状态转换图:

(3分)

 

 

(3)初态为000,五个周期后将保持在100状态。

(2分)

 

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > PPT模板 > 动态背景

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1