数字电子技术考试复习选择填空题汇总.docx
《数字电子技术考试复习选择填空题汇总.docx》由会员分享,可在线阅读,更多相关《数字电子技术考试复习选择填空题汇总.docx(28页珍藏版)》请在冰豆网上搜索。
数字电子技术考试复习选择填空题汇总
数字电子技术试卷
一、选择题:
A组:
1.如果采用偶校验方式,下列接收端收到的校验码中,(A)是不正确的
A、00100 B、10100 C、11011 D、11110
2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是( B )
A、逻辑函数的最简与或式 B、逻辑函数的最小项之和
C、逻辑函数的最简或与式 D、逻辑函数的最大项之和
3、在下列逻辑电路中,不是组合逻辑电路的是( D )
A、译码器 B、编码器 C、全加器 D、寄存器
4、下列触发器中没有约束条件的是( D )
A、基本RS触发器 B、主从RS触发器
C、同步RS触发器 D、边沿D触发器
5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.JK触发器
6、编码器(A )优先编码功能,因而( C )多个输入端同时为1。
A、有 B、无 C、允许 D、不允许
7、( D )触发器可以构成移位寄存器。
A、基本RS触发器 B、主从RS触发器
C、同步RS触发器 D、边沿D触发器
8、速度最快的A/D转换器是( A )电路
A、并行比较型 B、串行比较型
C、并-串行比较型 D、逐次比较型
9、某触发器的状态转换图如图所示,该触发器应是(C)
A.J-K触发器
B.R-S触发器
C.D触发器
D.T触发器
10.(电子专业作)对于VHDL以下几种说法错误的是(A)
AVHDL程序中是区分大小写的。
B一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成
CVHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚
D结构体是描述元件内部的结构和逻辑功能
B组:
1、微型计算机和数字电子设备中最常采用的数制是--------------------------------(A)
A.二进制B.八进制C.十进制D.十六进制
2、十进制数6在8421BCD码中表示为-------------------------------------------------(B)
A.0101B.0110C.0111D.1000
3、在图1所示电路中,使
的电路是---------------------------------------------(A)
A.
B.
C.
D.
4、接通电源电压就能输出矩形脉冲的电路是------------------------------------------(D)
A.单稳态触发器B.施密特触发器C.D触发器D.多谐振荡器
5、多谐振荡器有-------------------------------------------------------------------------------(C)
A.两个稳态B.一个稳态C.没有稳态D.不能确定
6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------(D)
A.与门B.与非门C.或非门D.异或门
7、下列电路中属于时序逻辑电路的是------------------------------------------------------(B)
A.编码器B.计数器C.译码器D.数据选择器
8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------(A)
A.延迟B.超前C.突变D.放大
9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的
时序电路--------------------------------------------------------------------------------(C)
A.RS触发器B.JK触发器C.D触发器D.T触发器
10、电路和波形如下图,正确输出的波形是-----------------------------------------------(A)
A.
B.
C.
D.
C组:
1.十进制数25用8421BCD码表示为A。
A.11001B.00100101C.100101D.10001
2.当逻辑函数有n个变量时,共有D个变量取值组合?
A.nB.2nC.n2D.2n
3.在何种输入情况下,“与非”运算的结果是逻辑0。
D
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1
4.存储8位二进制信息要D个触发器。
A.2B.3C.4D.8
5.欲使JK触发器按Qn+1=
n工作,可使JK触发器的输入端A。
A.J=K=1B.J=0,K=1C.J=0,K=0D.J=1,K=0
6.多谐振荡器可产生B。
A.正弦波B.矩形脉冲C.三角波D.锯齿波
7.在下列逻辑电路中,不是组合逻辑电路的是A。
A.译码器B.编码器C.全加器D.寄存器
8.八路数据分配器,其地址输入端有B个。
A.2B.3C.4D.8
9.8位移位寄存器,串行输入时经D个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.8
10.一个无符号8位数字量输入的DAC,其分辨率为D位。
A.1B.3C.4D.8
D组:
1、下列四个数中,最大的数是(B)
A、(AF)16B、(001010000010)8421BCD
C、(10100000)2D、(198)10
2、下列关于异或运算的式子中,不正确的是(B)
A、A
A=0B、
C、A
0=AD、A
1=
3、下列门电路属于双极型的是(A)
A、OC门B、PMOS
C、NMOSD、CMOS
4、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为(A)
A、RS=X0B、RS=0X
C、RS=X1D、RS=1X
5、如图所示的电路,输出F的状态是( D)
A、AB、A
C、1D、0
6、AB+A在四变量卡诺图中有(B)个小格是“1”。
A、13B、12
C、6D、5
7、二输入与非门当输入变化为(A)时,输出可能有竞争冒险。
A.01→10B.00→10C.10→11D.11→01
8、N个触发器可以构成能寄存(B)位二进制数码的寄存器。
A.N-1B.NC.N+1D.2N
9、以下各电路中,(B)可以产生脉冲定时。
A.多谐振荡器B.单稳态触发器
C.施密特触发器D.石英晶体多谐振荡器
10、输入至少(B)位数字量的D/A转换器分辨率可达千分之一。
A.9B.10C.11D.12
二、判断题:
A组:
1、MP3音乐播放器含有D/A转换器,因为要将存储器中的数字信号转换成优美动听的模拟信号——音乐。
( √ )
2、真值表、函数式、逻辑图、卡诺图和时序图,它们各具有特点又相互关联。
( √ )
3、有冒险必然存在竞争,有竞争就一定引起冒险。
( × )
4、时序逻辑电路的特点是:
电路任一时刻的输出状态与同一时刻的输入信号有关,与原有状态没有任何的联系( × )
5、(电子专业作)FPGA是现场可编程门阵列,属于低密度可编程器件。
( × )
B组:
1、时序电路无记忆功能,组合逻辑电路有记忆功能。
--------------------------------------(×)
2、在普通编码器中,任何时刻都只允许输入二个编码信号,否则输出将发生混乱。
(×)
3、基本的RS触发器是由二个与非门组成。
----------------------------------------------------(√)
4、A/D转换器是将数字量转换为模拟量。
-----------------------------------------------------(×)
5、逻辑电路如下图所示,只有当A=0,B=0时Y=0才成立。
----------------------------(√)
C组:
1.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
(×)
2.三态门的三种状态分别为:
高电平、低电平、不高不低的电压。
(×)
3.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
(×)
4.编码与译码是互逆的过程。
(√)
5.同步时序电路具有统一的时钟CP控制。
(√)
D组:
1、时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。
(×)
2、D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。
(×)
3、用数据选择器可实现时序逻辑电路。
(×)
4、16位输入的二进制编码器,其输出端有4位。
(√)
5、时序电路不含有记忆功能的器件。
(×)
三、填空题:
A组:
1、数字电路按照是否有记忆功能通常可分为两类:
组合逻辑电路、时序逻辑电路。
2、三态门的三种状态是指___0____、___1___、____高阻___。
3、实现A/D转换的四个主要步骤是___采样___、___保持__、___量化__、___编码____。
4、将十进制转换为二进制数、八进制数、十六进制数:
(25.6875
=(
=(
5、寄存器分为____基本寄存器___________和_______移位寄存器_______两种。
6、半导体数码显示器的内部接法有两种形式:
共阳极接法和共阴极接法。
7、与下图真值表相对应的逻辑门应是____与门__________
输入AB
输出F
00
0
01
0
10
0
11
1
8、已知L=A
+
C,则L的反函数为
=_______。
9、基本RS触发器,若现态为1,S=R=0,则触发状态应为____1___。
10、(电子专业选作)ROM的存储容量为1K×8,则地址码为__10____位,数据线为_____8______位。
B组:
1、请将下列各数按从大到小的顺序依次排列:
(246)8;(165)10;(10100111)2;(A4)16(10100111)2>(246)8>(165)10>(A4)16
2、逻辑函数有三种表达式:
逻辑表达式、真值表、卡诺图。
3、TTL逻辑门电路的典型高电平值是3.6V,典型低电平值是0.3V。
4、数据选择器是一种多个输入单个输出的中等规模器件。
5、OC门能实现“线与”逻辑运算的电路连接,采用总线结构,分时传输数据时,应选用三态门。
6、逻辑表达式为
,它存在0冒险。
7、时序逻辑电路在某一时刻的状态不仅取决于这一时刻的输入状态,还与电路过去的状态有关。
8、触发器按逻辑功能可以分为RS、D、JK、T四种触发器。
9、双稳态触发器电路具有两个稳态,并能触发翻转的两大特性。
10、模数转换电路包括采样、保持、量化和编码四个过程。
C组:
1、二进制(1110.101)2转换为十进制数为_____14.625_________。
2、十六进制数(BE.6)16转换为二进制数为________(10111110.011)2___。
3、F=
BCD+A
C+AB
+ABC=Σm(__7,10,11,12,13,14,15_______)。
4、F=AC+
D的最小项表达式为_Σm(1,3,9,10,11,14,15)____________________。
5.一个基本RS触发器在正常工作时,它的约束条件是
+
=1,则它不允许输入
=0且
=0的信号。
6.555定时器的最后数码为555的是TTL产品,为7555的是CMOS产品。
7、TTL与非门的多余输入端悬空时,相当于输入_____高____电平。
8.数字电路按照是否有记忆功能通常可分为两类:
组合逻辑电路、时序逻辑电路。
9.对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
10、F=AB+
的对偶函数是_______F¹=(A+B)·
______________。
D组:
1、将(234)8按权展开为2×82+3×81+4×80。
2、(10110010.1011)2=(262.54)8=(B2.B)16
3、逻辑函数F=
+B+
D的反函数
=A
(C+
)。
4、逻辑函数通常有真值表、代数表达式、卡诺图等描述形式。
5、施密特触发器具有回差现象,又称电压滞后特性。
6、在数字电路中,按逻辑功能的不同,可以分为逻辑电路和时序电路。
7、消除冒险现象的方法有修改逻辑设计、吸收法、取样法和选择可靠编码。
8、触发器有2个稳态,存储8位二进制信息要8个触发器。
9、逻辑代数运算的优先顺序为非、与、或。
10、寄存器按照功能不同可分为两类:
移位寄存器和数码寄存器。
E组:
1、数字信号的特点是在上和上都是不连续变化的,其高电平和
低电平常用和来表示。
2、请将下列各数按从大到小的顺序依次排列:
(123)8;(82)10;(1010100)2;(51)16:
>>>,以上四个数中最小数的8421BCD码为()8421BCD。
3、除去高、低电平两种输出状态外,三态门的第三态输出称为状态。
4、在555定时器组成的脉冲电路中,脉冲产生电路有,脉冲整形电路有、,其中属于双稳态电路。
5、存储容量为4K×8的SRAM,有根地址线,有根数据线,用其扩展成容量为16K×16的SRAM需要片。
6、实现A/D转换的四个主要步骤是_____、_____、_____和编码。
1.十进制9用余3码表示为1100。
2.逻辑函数Y=A(B+C),其反函数
=
。
对偶函数Y’=A+BC。
3.OC门在实际使用时必须在输出端外接负载电阻和电源。
4.设计模值为30的计数器至少需要5级触发器。
1.逻辑函数的描述有多种,下面B描述是唯一的。
A.逻辑函数表达式B.卡诺图C.逻辑图D.文字说明
2.一只四输入与非门,使其输出为0的输入变量取值组合有D种。
A.15B.8C.7D.1
3.可用来暂时存放数据的器件是B。
A.译码器B.寄存器C.全加器D.编码器
4.D可用来自动产生矩形脉冲信号。
A.施密特触发器B.单稳态触发器C.T触发器D.多谐振荡器
5.单稳态触发器的主要用途是C。
A.整形、延时、鉴幅B.整形、鉴幅、定时
C.延时、定时、整形D.延时、定时、存储
一、填空题(每空1分,共20分)
1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93)。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL与非门多余的输入端应接(高电平或悬空)。
4.TTL集成JK触发器正常工作时,其
和
端应接(高)电平。
5.已知某函数
,该函数的反函数
=
6.如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。
7.典型的TTL与非门电路使用的电路为电源电压为(5)V,其输出高电平为(3.6)V,输出低电平为(0.35)V,CMOS电路的电源电压为(3—18)V。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A2A1A0=110时,输出
应为(10111111)。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM。
该ROM有(11)根地址线,有(16)根数据读出线。
10.两片中规模集成电路10进制计数器串联后,最大计数容量为(100)位。
11.下图所示电路中,Y1=
(AB);Y2=(AB+AB);Y3=(AB)。
12.某计数器的输出波形如图1所示,该计数器是(5)进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为(低)有效。
二、单项选择题
1. 函数F(A,B,C)=AB+BC+AC的最小项表达式为(A)。
A.F(A,B,C)=∑m(0,2,4)B.(A,B,C)=∑m(3,5,6,7)
C.F(A,B,C)=∑m(0,2,3,4)D.F(A,B,C)=∑m(2,4,6,7)
2.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出
的值是(C)。
A.111B.010C.000D.101
3.十六路数据选择器的地址输入(选择控制)端有(C)个。
A.16B.2C.4D.8
4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是(A)。
A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000
C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111
5.已知74LS138译码器的输入三个使能端(E1=1,E2A=E2B=0)时,地址码A2A1A0=011,则输出Y7~Y0是(C)。
A.11111101B.10111111C.11110111D.11111111
6.一只四输入端或非门,使其输出为1的输入变量取值组合有(A)种。
A.15 B.8C.7 D.1
7.随机存取存储器具有(A)功能。
A.读/写B.无读/写C.只读D.只写
8.N个触发器可以构成最大计数长度(进制数)为(D)的计数器。
A.NB.2NC.N2D.2N
9.某计数器的状态转换图如下,
其计数的容量为(B)
A.八B.五
C.四D.三
10.已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为(C)。
A
B
Qn+1
说明
0
0
Qn
保持
0
1
0
置0
1
0
1
置1
1
1
Qn
翻转
A.Qn+1=AB.
C.
D.Qn+1=B
11.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为(A)。
A.8.125VB.4VC.6.25VD.9.375V
12.函数F=AB+BC,使F=1的输入ABC组合为( D )
A.ABC=000 B.ABC=010C.ABC=101 D.ABC=110
13.已知某电路的真值表如下,该电路的逻辑表达式为(C)。
A.
B.
C.
D.
A
B
C
Y
A
B
C
Y
0
0
0
0
1
0
0
0
0
0
1
1
1
0
1
1
0
1
0
0
1
1
0
1
0
1
1
1
1
1
1
1
14.四个触发器组成的环行计数器最多有(D)个有效状态。
A.4B.6C.8D.16
(B)
三、判断说明题
1、逻辑变量的取值,1比0大。
(×)
2、D/A转换器的位数越多,能够分辨的最小输出电压变化量就越小(√)。
3.八路数据分配器的地址输入(选择控制)端有8个。
(×)
4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
(×)
5、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。
(√)
6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
(√)
7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作0。
(√)
8.时序电路不含有记忆功能的器件。
(×)
9.计数器除了能对输入脉冲进行计数,还能作为分频器用。
(√)
10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码.(√)
一、单项选择题(每小题1分,共15分)
1.一位十六进制数可以用多少位二进制数来表示?
(C)
A.1B.2C.4D.16
2.以下电路中常用于总线应用的是(A)
A.TSL门B.OC门C.漏极开路门D.CMOS与非门
3.以下表达式中符合逻辑运算法则的是(D)
A.C·C=C2B.1+1=10C.0<1D.A+1=1
4.T触发器的功能是(D)
A.翻转、置“0”B.保持、置“1”
C.置“1”、置“0”D.翻转、保持
5.存储8位二进制信息要多少个触发器(D)
A.2B.3C.4D.8
6.多谐振荡器可产生的波形是(B)
A.正弦波B.矩形脉冲C.三角波D.锯齿波
7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个数是(C)
A.1B.2C.4D.16
8.引起组合逻辑电路中竟争与冒险的原因是(C)
A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
9.同步计数器和异步计数器比较,同步计数器的最显著优点是(A)
A.工作速度高B.触发器利用率高
C.电路简单D.不受时钟CP控制
10.N个触发器可以构成能寄存多少位二进制数码的寄存器?
(B)
A.N-1B.NC.N+1D.2N
11.若用JK触发器来实现特性方程
,则JK端的方程应为(B)
A.J=AB,K=
B.J=AB,K=
C.J=
,K=ABD.J=
,K=AB
12.一个无符号10位数字输入的DAC,其输出电平的级数是(C)
A.4B.10C.1024D.100
13.要构成容量为4K×8的RAM,需要多少片容量为256×4的RAM?
(D)
A.2B.4C.8D.32
14.随机存取存储器RAM中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?
(C)
A.全部改变B.全部为1C.不确