ImageVerifierCode 换一换
格式:DOCX , 页数:20 ,大小:530.90KB ,
资源ID:9979628      下载积分:3 金币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.bdocx.com/down/9979628.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录  

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(PMD701腕表设计论文洪年伟解析.docx)为本站会员(b****8)主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(发送邮件至service@bdocx.com或直接QQ联系客服),我们立即给予删除!

PMD701腕表设计论文洪年伟解析.docx

1、PMD701腕表设计论文洪年伟解析 毕业设计论文 模拟腕表电路PMD703的芯片设计 系 电子信息工程系 专业 微电子技术 姓名 洪年伟 班级 微电103 学号 1001113127 指导教师 席筱颖 职称 讲师 指导教师 居水荣 职称 高工 设计时间 2012.9.192011.1.4 目录目录 2第一章 引言 3第二章 设计工具及运用 41.1 电路提取 41.1.1 提图 51.1.2 ERC检查 61.1.3 导出网表并整理 71.2 电路仿真 81.2.1 Hspice 仿真介绍 81.2.2 电路仿真过程 81.2.3 输入网表文件( .sp )的编辑 9第三章 数字电路仿真结果

2、113.1 电器规则及整理后的电路图 123.1.1 电器规则 123.2 数字电路 123.2.1 分频电路 123.2.2 RESET仿真 143.2.3 MOT输出仿真 153.3 PMD703电路应用实例 17第四章 总结 18致谢: 19参考文献: 20摘要:本论文以数字逻辑的仿真测试展开,主要运用candence软件,和Hspice仿真工具对模拟腕表电路PMD703进行了整理及性能测试,本次设计的电路选用中上华公司的0.5m CMOS工艺库模型进行仿真。PMD703(系列)是一个CMOS工艺。这个电路是一个32768赫兹晶体振荡器模拟马达驱动,1.5V 电池供电,这个输出频率可以设

3、置为1赫兹或16赫兹的掩膜选项。输出脉冲宽度由光罩选择,由0.98MS递增到30.3MS,该电路具有低功耗、高稳定性的特点。关键词:仿真测试;腕表电路PMD703;CMOS工艺。第一章 引言我国自二十世纪五十年代生产首款手表以来,钟表产业取得了长足的发展。如今,我国每年的手表产量达十四亿块,时钟产量达六亿台,分别占世界总产量80和90以上,成为钟表生产的第一大国。中国钟表行业发展虽然取得长足的进步,但是也不能忽视中国企业及其品牌在国际市场上的信誉度和影响力微乎其微,占据世界70%的产量却只占世界30%的产值。钟表行业存在的问题也是显而易见的。产业转型滞后于消费结构的升级;钟表产品的结构性矛盾突

4、出。一方面中低档产品积压严重,其生产能力大量过剩,另一方面,适应高消费的有效供给不足,其技术含量高、质量好的高档名牌产品仍然依靠进口。因此,当前中国钟表行业需要加快技术创新步伐,发展企业的核心技术;努力提高产品品质,打造国产钟表精品;搞好产品结构调整,适应市场变化;抓好员工队伍建设,引进和培养人才等。以此提高中国的中国行业的国际竞争力。手表可分类为:机械表,电子表,石英表,其中石英表是用“石英晶体”作为振荡器,通过电子分频去控制马达运转,带动指针,走时精度很高。电子行针表即是将电子机芯与石英机芯组合而成的,既有电子显示又有表针行走指示的手表这类机芯如西铁城(Citizen Miyota Co.

5、, Ltd)的T250机芯。现在是石英手表要比20年前省电,大多数手表电池都可以使用二年以上,原因在于一方面IC电路的技术水平提高了,另一方面也在于马达驱动方式的改进。石英手表电路里,有两个会自动改变的,一个是计数电路的频率输出,也叫做“逻辑调频”,石英振子不再一定被精确的校正到32768Hz的振荡频率上了,而双石英振子的石英手表还可以根据温度变化,由IC电路自动校正频率(也就是精度);再有就是“变脉宽”驱动输出,也就是说,步进马达的驱动脉冲信号并不固定。模拟腕表电路采用CMOS的工艺设计完成,在MOS型集成电路中MOS(金属氧化物半导体)是最基本的组成单位。MOS型集成电路具有功耗低,抗干扰

6、能力强和速度快的特点,是一种性能优异的集成电路。在一般逻辑电路、大规模存贮器以及微处理机、电子手表等领域,都得到了广泛的应用。这类电路其中重要的脉冲指标通过掩膜选项来实现,输出脉冲的频率也能通过掩膜选项来实现。本论文针对手表马达的特点,通过分析同类产品的实现方式,采用全定制的设计方法,来完成该电路的逻辑设计并与版图设计人员一道完成该电路的整个设计,然后通过集成电路加工和测试,对比该电路的各项指标以及功能和性能,设计了一套驱动控制电路,通过对该电路的仿真与测试,得到了令人满意的结果。第二章 设计工具及运用1.1 电路提取 电路提取是将芯片电子照片上的电路以符号的形式表现出来,电路提取是在Wind

7、ows下用上海宜硕公司提供的NetEditor软件进行的,步骤如图(1)所示。图(1)网表提取流程1.1.1 提图 运用提图工具将图(2)上芯片照片的线网,单元提取出来。 (a) (b) (c)图(2)芯片层次图图(a)为注入层图像,在提图时,需要对注入类型进行判断,以区分晶体管的类型,即判断晶体管是P型管还是N型管,PMD703以n型为衬底做p管,n管做在p阱中,图中白色地方为n型衬底,暗的为p阱。图(b)为多晶层图像,多晶层用来看清管子连接,图中淡红色就是多晶。图(c)为金属层,用来判断单元,器件之间的链接关系,图中棕色的就为金属。(1)线网提取电路线网的提取就是照片上的金属线画出电路单元

8、连接线的过程,依照金属线将各层电路线逐一画出,对一铝图层,只需画出通道中引线,单元条中无需画出。其它层铝应全部描出,包括悬空线头(dummy除外)。在画线状态时,鼠标右键自动画线;SHIFT+右键,剪断引线;CTRL+右键,连接引线。画线时一定要根据照片进行照描,即使有很短的引线,而三层叠孔无需描出,在画线时发现有不清楚的铝线,定用芯片在显微镜下进行确认,并在照片上对结果进行标注。每层数据描完后进行目检,确保无遗漏。(2)打孔打孔为了让不同层次的线连接起来,从顶层往下逐层完打孔。对同层数据和邻层数据可直接用Q键融合,利用实心画笔加方向键也可对数据进行融合。打孔采用逐屏扫描方式,枚举所有悬空线头

9、和多叉头,检查有无遗漏十字孔,把通孔层大小设为最大,隐掉其它层次,逐屏扫描。(3)单元提取电路单元的提取就是将照片上的电路逻辑进行识别,然后用单元框划出照片上的单元部分的图形,并且在器件的接触空处加上单元端口的过程。每一种新建的单元上有一个模板和一个实例,模板代表了单元的种类,提取CMOS 电路图的基本构建模块有:晶体管(PMOS管、NMOS管),逻辑门,电阻,电容等等。能提成逻辑门的尽量提成逻辑门,不要提成单管,这样可以减少逻辑整理时的工作量。(4)引脚连接:将提取单元的引脚,连到线网上。1.1.2 ERC检查ERC检查主要是为了对提图过程中出现的错误进行修改,以便后面的逻辑整理和仿真。下面

10、就简单介绍下主要注意的问题和解决办法。(1) 悬空线头悬空线头会对电路的功能产生影响,所以在提取电路图的过程中应尽量避免。产生悬空线头的原因很多,主要归纳为以下几点:A、通孔或连接点处有小线头未去除。产生该情况,解决的方法是:按Insert键将画笔空心圈移至报错出按Q便可除去。有的线头是可除去的,或者在画笔状态下将空心圈移至线头处按F9,便会标记上悬空标记。B、线网断连:同层画线或邻层画线本应相连却未连接。按下Insert键将画笔空心圈移至报错处按Q便可连接上。C、未连引脚:一些单元的端口漏连。通过对实图的分析判断,将其正确连接便可。有的引脚确实未与任何器件相连,则给此报错端口打上悬空标记便可

11、。(2)悬空的引脚连接器A、是由于工作人员在变动单元模版后,未修正各引脚的连接,致使模版以及以此模板的实例单元各引脚出现此类错误。B、重叠的引线孔,由于误操作引起的。(3)多个输出接在一起:数字电路只有3态输出的几个端口可以短接在一起,像反相器,与非门等一般是不会输出短接在一起的。(4)主要还有的错误有:只有输入没有输出的线网,没有引脚的线网。 通过ERC检查,可以查出在提取电路时产生的错误并改正。1.1.3 导出网表并整理导出网表到candence 中得到电路图如图(3),然后进行整理。整理就是为了让提取的电路图有序的排列起来,根据不同的功能,划分出几个模块。整理可以从整个网表的端口入手,也

12、可以从大的数字单元入手,也可以依据照片上的方位将器件分成各个模块,再从模块入手,将一个个器件整理成一个个小的模块,再将小模块组合成大模块,最后分析功能进行划分,大致确定模块的功能,完成电路整理。整理后总体的电路图如图(4)图(3) 导出到candence中的电路图 图(4) 整理后的整体电路图1.2 电路仿真1.2.1 Hspice 仿真介绍HSPICE是MetaSoft ware公司为集成电路设计中的稳态分析,瞬态分析和频域分析等电路性能的模拟分析而开发的一个商业化通用电路模拟程序,它在柏克莱的SPICE(1972年推出),MicroSim公司的PSPICE(1984年推出)以及其它电路分析

13、软件的基础上,又加入了一些新的功能,经过不断的改进,目前已被许多公司、大学和研究开发机构广泛应用。HSPICE可与许多主要的EDA设计工具,诸如Candence,Workview等兼容,能提供许多重要的针对集成电路性能的电路仿真和设计结果。1.2.2 电路仿真过程 进行电路仿真是为了通过观察输出波形的正确性来判断模块路基功能的正确性。首先我们要有一个设计指标,像输入输出的电压电流的、输出脉冲的宽度和频率、电源电压等都要合符芯片设计的性能标准。然后再初步确定电路的初始方案以及电路元器件的参数,将这些参数以文件的形式输入,然后加入激励文件用Hspice工具进行仿真,分析电路性能是否满足要求,不满足

14、要求要继续修改电路参数和电路结构然后继续仿真直到性能满足要求。图(5)是仿真的流程图。图(5) 仿真流程图1.2.3 输入网表文件( .sp )的编辑 HSPICE 采用自由格式输入。语句中的域由一个或多个空格,一个Tab,一个逗号,一个等号或一个左/右圆括号分开。除UNIX系统中的文件名外,不予区分大写或小写字母。每行语句长度限于80个字符以下。一个语句如在一行写不下,可以用续号继续下去。续行以“+”作为第一个非数值、非空格字符。输入网表文件不能被“打包”,也不能被压缩。输入网表文件中不要采用特殊的控制字符。在输入网表文件中要加入电路的输入激励和源,Hspice中的激励源分为独立源和受控源两

15、种,这里我们仅简单介绍独立源。独立源有独立电压源和独立电流源两种,分别用V 和I 表示。他们又分为直流源,交流小信号源和瞬态源,可以组合在一起使用。 (a)直流源VXXXX N+ N- DC VALUEIXXXX N+ N- DC VALUE例如:VCC 1 0 DC 5v (表示节点1,0 间加电压5v) (b)交流小信号源VXXXX N+ N- AC IXXXX N+ N- AC 其中,ACMAG 和ACPHASE 分别表示交流小信号源的幅度和相位。例如:V1 1 0 AC 1v (表示节点1,0 间加交流电压幅值1v,相位0) (c)瞬态源瞬态源有几种,以下我们均只以电压源为例,电流源类

16、似: (d) 脉冲源(又叫周期源)VXXXX N+ N- PULSE(V1 V2 TD TR TF PW PER)V1 初始值,V2 脉动值,TD 延时,TR 上升时间,TF下降时间,PW脉冲宽度,PER 周期例如:V1 5 0 PULSE(0 1 2NS 4Ns 4Ns 20NS 50NS) (e)分段线性源VXXXX N+ N- PWL(T1 V1 )其中每对值(T1,V1)确定了时间tT1是分段线性源的值V1。例如:V2 VDD 0 PWL(0 0V,1ms 1.5V)如图(6)所示为该电路的仿真激励文件,其中以”*”为首字符的语句是注释语句,位置是任意的,它为非执行语句。在输入文件的最

17、后一行,要加入一个结束语句,用.END 描述,必须设置。图(6)输入网表文件( .sp )第三章 数字电路仿真结果PMD701是一款CMOS硅栅工艺的模拟腕表时钟电路,应用在驱动步进电机的32768Hz晶振模拟手表中。通过不同的版本选择,PMD701电路输出的时钟周期可以在1S到60S之间选择,同时输出脉宽可以从0.98ms到30.3ms之间0.98ms的整数倍数值中选择。电路还提供一个片上的参考电压电路,用于降低功耗和提高稳定性。3.1 电器规则及整理后的电路图3.1.1 电器规则 PMD701产品生产后,需要具备一定的性能指标,这些指标给出测试时的依据。表(1)列出了该产品的电器规则。表(

18、1) 电器规则 VDD=1.5V VSS=0V特性符号测试条件最小值典型值最大值单位工作电压VDD1.21.551.8V静态电流IDDPMD703-15No Load230350nA马达驱动电压VMRL =2K 1.41.5V输出周期TCMask Option1/161s脉冲宽度tMMask Option3.96.8msRESET输出频率FRERESET as output512HzRESET防抖动时间TRERESET=VDD24msRESET输入电流IRRESET=VDD31850nA起振电压VST 1.2V起振时间TST2sec3.2 数字电路数字电路主要包括以下几部分:分频电路,RESE

19、T,MOTE1,2输出。3.2.1 分频电路振荡器产生的32678Hz频率时钟信号最开始通过以下的分频电路图(7)进行分频。图(7)分频电路此电路是将计数器作为分频器使用,它是由6个T触发器(图8)组成,计数脉冲CPN通过输入缓冲器加至触发器FF0的时钟脉冲输入端,每输入一个计数脉冲,FF0翻转一次。FF1,FF2,FF3,FF4和FF5都以前级触发器的Q端输出作为触发信号,当Q0由1变0时,FF1翻转,其余类推。分析其工作过程,可得到输出波形(图9)。图(8)T触发器其中Q0的频率是CPN的1/2,即实现了2分频,Q1得到CP的4分频,以此类推,Q2 ,Q3 ,Q4 ,Q5分别对CP进行了8

20、分频,16分频,32分频和64分频。T触发器是由T触发器变换而来,当T触发器的T输入端固定接高电平时(即T=1),代入式,则,也就是说,时钟脉冲每作用一次,触发器翻转一次,它的输入信号只有时钟信号,称T触发器。图(9)分频电路仿真波形3.2.2 RESET仿真图(10)是RESET的部分电路图,在RESET端口处有一个宽长比比较大的MOS管,在这起到保护作用。图(10)RESET部分电路该部分的时序图如下:图(11)RESET部分时序图仿真图如下:图(12)RESET仿真波形从仿真波形中可以看出当从RESET端输入高电平时,经过一段去偶时间后整个数字电路将被复位。最小的去偶时间是31.25ms

21、,当RESET端口悬空或者接地,则下一个MOT脉冲将在一个时钟周期后出现。3.2.3 MOT输出仿真PMD701电路包含两个推挽输出端口MOT1和MOT2见图(13)用于驱动双极步进电机。输出周期和脉宽都可以通过备份选择,同时在MOT输出时还可以通过备份选择是否加入斩波。图(13)MOT部分输出电路该部分时序图如下:图(14)MOT时序图仿真图形如下 图(15)MOT仿真波形图从仿真图中可以看出,本版本电路输出周期为1s,脉宽为5.9ms,符合我们的设计标准。3.3 PMD703电路应用实例 PMD703封装后具有七个端口,其主要端口名称如表(2)所示。表(2)封装端口名称 图(16)是该产品

22、典型应用的电路图,2,3端口是MOT输出接马达上,4端口接了个开关,1端口是VDD加了1.5V的电压。图(16)芯片应用图 第四章 总结本论文涉及了模拟腕表电路PMD703设计的提图及数字部分的仿真,通过分析同类产品的实现方式,采用全定制的设计方法,来完成该电路的逻辑设计并与版图设计人员一道完成该电路的整个设计,然后通过集成电路加工和测试,对比该电路的各项指标以及功能和性能,设计了一套驱动控制电路。在进行数字部分仿真的时候,我模拟出振荡器产生的32678Hz频率时钟信号加在分频电路的信号输入端,对数字部分进行的整体的仿真,分析MOT输出,RESET的波形符合我们的设计标准。整个模拟电路能够达到

23、预期的要求,并将芯片设计的版图进行了流片。在这次毕业设计中,使我收益非浅,我系统地学习和总结了三年来所学的专业知识。尤其在于,这次设计涉及到的课程使我有了深刻的理解,例如腕表电路原理及应用技术等。还对一些专业软件和办公软件更加熟悉了如宜硕的NetEditor软件,cadence,Hspice仿真软件,Word2003等。虽然这个设计做的也不太好,但是在设计过程中所学到的东西是这次课程设计的最大收获和财富,使我终身受益。在这次毕业设计中我深刻地体会到,在动手设计以前,应该进行充分调查研究,根据所收集的资料进行系统分析,在脑海中形成一个具体的结构,再进行有计划的实施。在三年的学习中,我现在发现我对

24、理论知识的学习不够严谨,专业知道方面范围太小。我现在深深体会到,自己要想在专业方面有所作为,不仅要有严谨认真,注重实践的科学态度,还要有较为全面系统和先进的专业知识。从某一方面来说这次毕业设计可以认为顺利成功,但是,我能力有限,其中肯定有一些不足和欠缺的地方。在以后的学习中我会时时提醒自己在以后的实践里会做到精益求精,不求最好,只求更好。致谢: 大学的学习生活即将结束。在此,我要感谢所有曾经教导过我的老师和关心过我的同学,他们在我成长过程中给予了我很大的帮助。本文能够顺利完成,要特别感谢我的导师席老师和居老师,感谢各位老师的关心和帮助。参考文献:1 康华光,邹寿彬,秦臻。电子技术基础:数字部分(第5版),高等教育出版社。2 李西平等编著。电路与电路仿真分析,机械工业出版社。3 兰吉昌等编著。数字集成电路应用260例/电子工程设计与应用百例系列,化学工业出版社。

copyright@ 2008-2022 冰豆网网站版权所有

经营许可证编号:鄂ICP备2022015515号-1